完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 賽靈思
提供賽靈思公司最新的技術(shù)和產(chǎn)品信息,工程師最喜歡的賽靈思技術(shù)社區(qū)
文章:1699個(gè) 瀏覽:132273次 帖子:56個(gè)
了解系統(tǒng)監(jiān)控儀System Monitor的各種功能
了解System Monitor的各種功能以及如何利用它來(lái)在各種應(yīng)用程序/市場(chǎng)中增加重要價(jià)值。
如何運(yùn)行UltraScale PCI Express解決方案的四個(gè)主要數(shù)據(jù)接口
了解UltraScale PCI Express解決方案的四個(gè)主要數(shù)據(jù)接口如何運(yùn)行。 具有四個(gè)獨(dú)立的數(shù)據(jù)接口簡(jiǎn)化了用戶設(shè)計(jì)并提高了整體PCI Expr...
2018-11-29 標(biāo)簽:數(shù)據(jù)賽靈思pci 3861 0
全新的軟件定義規(guī)范環(huán)境如何實(shí)現(xiàn)“軟”定義網(wǎng)絡(luò)
本視頻由賽靈思公司副總裁Nick Possley向您介紹全新的軟件定義規(guī)范環(huán)境如何實(shí)現(xiàn)“軟”定義網(wǎng)絡(luò)('Softly'定義網(wǎng)絡(luò),SDNet),以及該技術(shù)...
2018-11-29 標(biāo)簽:賽靈思軟件網(wǎng)絡(luò) 2398 0
了解UltraScale DSP架構(gòu)如何降低設(shè)計(jì)功耗
了解UltraScale DSP架構(gòu)及其如何幫助降低設(shè)計(jì)功耗,以及UltraScale時(shí)鐘架構(gòu)中的省電功能。 您還將學(xué)習(xí)估算DSP和時(shí)鐘的功率......
采用XilinxVirtex-7 FPGA的12.5Gb/s HMC接口演示
觀看業(yè)界首款采用XilinxVirtex?-7 FPGA的12.5 Gb / s混合存儲(chǔ)器立方體(HMC)接口演示。
2018-11-29 標(biāo)簽:賽靈思時(shí)鐘設(shè)計(jì) 3242 0
如何使用Vivado功能創(chuàng)建AXI外設(shè)
了解如何使用Vivado的創(chuàng)建和封裝IP功能創(chuàng)建可添加自定義邏輯的AXI外設(shè),以創(chuàng)建自定義IP。
如何使用Xilinx SDK啟動(dòng)電路板及利用Zynq DRAM進(jìn)行測(cè)試
在本視頻中,我們將學(xué)習(xí)如何使用Xilinx SDK啟動(dòng)電路板,利用每個(gè)驅(qū)動(dòng)程序提供的應(yīng)用示例并測(cè)試各種外設(shè)。 我們將詳細(xì)介紹Zynq DRAM測(cè)試,并...
如何在軟件定義無(wú)線電等應(yīng)用提供高性能的解決方案
Xilinx的Dave Tokic和ADI公司的Gerd Melder討論了如何協(xié)同工作使他們能夠?qū)崿F(xiàn)前進(jìn),并在軟件定義無(wú)線電等應(yīng)用中為客戶提供快速,有...
用于Zynq微處理器和可編程邏輯的新型操作系統(tǒng)Dyplo介紹
Xilinx的Dave Tokic與Topic Embedded Systems的創(chuàng)始人兼首席執(zhí)行官Rieny Rijnen進(jìn)行了交談,他描述了Dypl...
2018-11-30 標(biāo)簽:賽靈思操作系統(tǒng)微處理器 2906 0
用于定時(shí)關(guān)閉的UltraFast Vivado設(shè)計(jì)方法
本培訓(xùn)中概述的方法將使您能夠?qū)崿F(xiàn)時(shí)序收斂的“簽核”質(zhì)量XDC約束。 無(wú)論復(fù)雜程度如何,這種方法還可以使您更快地實(shí)現(xiàn)時(shí)序收斂......
Xilinx的2x100G MuxMapSAR參考設(shè)計(jì)
了解Xilinx的2x100G MuxMapSAR參考設(shè)計(jì),該設(shè)計(jì)在VC730 OTN測(cè)試開(kāi)發(fā)平臺(tái)上運(yùn)行。 (簡(jiǎn)明版)
2018-11-29 標(biāo)簽:賽靈思操作系統(tǒng)應(yīng)用程序 2094 0
如何使用Vivado中的Synopsys VCS仿真器進(jìn)行仿真
了解如何使用Vivado中的Synopsys VCS仿真器使用MicrBlaze IPI設(shè)計(jì)運(yùn)行仿真。 我們將演示如何編譯仿真庫(kù),為IP或整個(gè)項(xiàng)目生成...
如何使用Synopsys VCS仿真器進(jìn)行ZYNQ BFM IPI設(shè)計(jì)仿真
了解如何使用Vivado中的Synopsys VCS仿真器使用ZYNQ BFM IPI設(shè)計(jì)運(yùn)行仿真。 我們將演示如何編譯仿真庫(kù),為IP或整個(gè)項(xiàng)目生成仿...
UltraScale如何支持下一代Ultra系統(tǒng)
了解UltraScale如何支持下一代Ultra系統(tǒng)。
2019-01-08 標(biāo)簽:視頻賽靈思ultrascale 2853 0
Kintex UltraScale器件的16.3 Gbps背板性能演示
本視頻向您展示了Kintex UltraScale器件的業(yè)界首個(gè)16.3 Gbps背板性能演示。
Xilinx高級(jí)副總裁Victor Peng討論了業(yè)界首個(gè)All Programmable ASIC級(jí)架構(gòu)背后的戰(zhàn)略。
Xilinx DDR4控制器和接口的速度運(yùn)行是2400 Mb/s
在安捷倫最新的測(cè)試解決方案之一Infinium 90000X系列示波器上驗(yàn)證,UltraScale FPGA上運(yùn)行的2400 Mb / s DDR4內(nèi)存...
All Programmable架構(gòu)中應(yīng)用最先進(jìn)的ASIC架構(gòu)優(yōu)化
推出ASIC級(jí)全可編程架構(gòu)
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |