完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 走線(xiàn)
文章:93個(gè) 瀏覽:24290次 帖子:105個(gè)
“長(zhǎng)安回望繡成堆,山頂千門(mén)次第開(kāi);一騎紅塵妃子笑,無(wú)人知是荔枝來(lái)?!毕嘈鸥魑豢垂賹?duì)杜牧的這首《過(guò)華清宮》并不陌生,這是講述唐明皇和中國(guó)四大美女之一楊玉環(huán)...
如何預(yù)防走線(xiàn)長(zhǎng)度引起的電磁場(chǎng)
雖然通過(guò)增加走線(xiàn)寬度可以減少20%的自感,但減少50%走線(xiàn)的長(zhǎng)度,減少50%的自感。相對(duì)而言,走線(xiàn)寬度必須增加5倍,以減少50%的自感。
2020-10-10 標(biāo)簽:走線(xiàn)電磁場(chǎng) 2710 0
pcb設(shè)計(jì):Allegro自動(dòng)修改差分線(xiàn)寬方法
在pcb設(shè)計(jì)過(guò)程中,有時(shí)候因?yàn)樽杩沟淖兓?,我們需要更改已?jīng)布好的走線(xiàn),單根走線(xiàn)非常好更改,直接使用change命令修改線(xiàn)寬即可,對(duì)于差分信號(hào),有線(xiàn)寬、線(xiàn)...
2020-10-18 標(biāo)簽:阻抗PCB設(shè)計(jì)走線(xiàn) 8424 0
銅是一種具有高熔點(diǎn)的強(qiáng)導(dǎo)體,但您仍應(yīng)盡力保持低溫。在這里,您需要適當(dāng)調(diào)整走線(xiàn)寬度的大小,以將溫度保持在一定范圍內(nèi)。但是,這是您需要考慮給定走線(xiàn)中流動(dòng)的電...
PCB技術(shù)之背板設(shè)計(jì)入門(mén)
PCB設(shè)計(jì)如果需要將多個(gè)板連接到一個(gè)較大的系統(tǒng)中并在它們之間提供互連,則可能會(huì)使用背板來(lái)排列這些板并進(jìn)行級(jí)聯(lián)。背板是高級(jí)板,它借鑒了高速設(shè)計(jì),機(jī)械設(shè)計(jì),...
2020-12-14 標(biāo)簽:連接器PCB設(shè)計(jì)走線(xiàn) 5613 0
高速信號(hào)回流環(huán)路實(shí)際走線(xiàn)分析
時(shí)鐘信號(hào)是由PCIE主機(jī)給到PCIE從機(jī)的,所以信號(hào)流向是指向左下角的。而此時(shí)的信號(hào)回流路徑包含包地路徑和地平面路徑。
2020-11-19 標(biāo)簽:PCIe走線(xiàn)時(shí)鐘信號(hào) 4045 0
PCB設(shè)計(jì)之電氣(Electrical)規(guī)則設(shè)置
電氣(Electrical)規(guī)則設(shè)置是設(shè)置電路板在布線(xiàn)時(shí)必須遵守的規(guī)則,包括安全距離、開(kāi)路、短路方面的設(shè)置。這幾個(gè)參數(shù)的設(shè)置會(huì)影響所設(shè)計(jì)PCB的生產(chǎn)成本...
方塊統(tǒng)計(jì)的關(guān)鍵概念是:任何尺寸的正方形印刷電路板走線(xiàn)(厚度確定)的電阻值都與其它尺寸的方塊相同。正方塊的電阻值只取決于導(dǎo)電材料的電阻率及其厚度。這一概念...
差分信號(hào)和普通的單端信號(hào)走線(xiàn)相比有什么優(yōu)勢(shì)
差分信號(hào)和普通的單端信號(hào)走線(xiàn)相比,最明顯的優(yōu)勢(shì)體現(xiàn)在以下三個(gè)方面:a.抗干擾能力強(qiáng),因?yàn)閮筛罘肿呔€(xiàn)之間的耦合很好,當(dāng)外界存在噪聲干擾時(shí),幾乎是同時(shí)被耦...
PCB走線(xiàn)對(duì)信號(hào)時(shí)延的影響分析
串行信號(hào)在發(fā)送端將數(shù)據(jù)信號(hào)和時(shí)鐘(CLK)信號(hào)通過(guò)編碼方式一起發(fā)送,在接收端通過(guò)時(shí)鐘數(shù)據(jù)恢復(fù)(CDR)得到數(shù)據(jù)信號(hào)和時(shí)鐘信號(hào)。由于時(shí)鐘數(shù)據(jù)在同一個(gè)通道傳...
2019-09-20 標(biāo)簽:PCB設(shè)計(jì)走線(xiàn)串行信號(hào) 6627 0
印刷電路板(PCB)布局審查會(huì)議期間的一個(gè)常見(jiàn)問(wèn)題是,“50歐姆的痕跡是用于這種PCB布局中的數(shù)字信號(hào)?“這個(gè)問(wèn)題的答案常常是”是“。然而,在做出平衡成...
行業(yè) | 為什么PCB走線(xiàn)中避免出現(xiàn)直角?直角走線(xiàn)真的那么可怕嗎?
直角走線(xiàn)究竟會(huì)對(duì)信號(hào)傳輸產(chǎn)生多大的影響呢?
PCB電路板上把走線(xiàn)當(dāng)傳輸線(xiàn)的處理方法解析
信號(hào)在這條走線(xiàn)上向前傳播,傳輸?shù)阶呔€(xiàn)盡頭需要10ns,返回到源端又需要10ns,則總的往返時(shí)間是20ns。如果把上面的信號(hào)往返路徑看成普通的電流回路的話(huà)...
在同學(xué)們的印象中,靜態(tài)銅只能手動(dòng)編輯形狀無(wú)法避讓線(xiàn)、孔、銅皮或其它障礙物,包括用了多年Allegro的老司機(jī)對(duì)這點(diǎn)都深信不疑。其實(shí)靜態(tài)銅不僅可以進(jìn)行避讓...
2019-02-02 標(biāo)簽:PCB設(shè)計(jì)allegro走線(xiàn) 1.7萬(wàn) 0
PCB布線(xiàn)時(shí),這些情況下我們必須考慮走線(xiàn)寬度變化對(duì)信號(hào)的影響
如果線(xiàn)寬8mil,線(xiàn)條和參考平面之間的厚度為4mil,特性阻抗為46.5歐姆。線(xiàn)寬變化到6mil后特性阻抗變成54.2歐姆,阻抗變化率達(dá)到了20%.反射...
2018-09-18 標(biāo)簽:電路板pcb布線(xiàn)走線(xiàn) 6637 0
布線(xiàn)(Layout)是PCB設(shè)計(jì)工程師最基本的工作技能之一。走線(xiàn)的好壞將直接影響到整個(gè)系統(tǒng)的性能,大多數(shù)高速
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |