完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > amd
提供最新的AMD公司產(chǎn)品和技術(shù),最活躍的AMD工程師社區(qū)
突破交付瓶頸:FPGA項(xiàng)目加速交付的“致勝密碼”
引言在當(dāng)今快節(jié)奏的數(shù)字化時(shí)代,軟件開(kāi)發(fā)、工程項(xiàng)目等各類(lèi)開(kāi)發(fā)進(jìn)程猶如一場(chǎng)與時(shí)間賽跑的競(jìng)技賽。然而,項(xiàng)目延遲、瓶頸或設(shè)計(jì)挑戰(zhàn)
FPGA 40周年!面向未來(lái)的FPGA,AMD聚焦邊緣智能與異構(gòu)計(jì)算
電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)賽靈思(Xilinx)推出的第一款FPGA芯片XC2064于1985年6月問(wèn)世,它有600
全新AMD Vitis統(tǒng)一軟件平臺(tái)2025.1版本發(fā)布
全新 AMD Vitis 統(tǒng)一軟件平臺(tái) 2025.1 版正式上線!此最新版本為使用 AMD Versal AI 引擎的高
使用AMD Vitis Unified IDE創(chuàng)建HLS組件
這篇文章在開(kāi)發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) ID
基于AMD Versal器件實(shí)現(xiàn)PCIe5 DMA功能
Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強(qiáng)的邏輯性能,并且其PS系統(tǒng)中的CPM PCIe
2025-06-19 標(biāo)簽: amd soc 開(kāi)發(fā)板 471 0
AMD Spartan UltraScale+ FPGA 開(kāi)始量產(chǎn)出貨
高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用 AMD 很高興宣布,Spartan UltraScale+
AMD Vivado Design Suite 2025.1現(xiàn)已推出
AMD Vivado Design Suite 2025.1 現(xiàn)已推出,支持 AMD Spartan UltraScal
性能狂飆!AMD新品叫板英偉達(dá)GB200,角逐5000億AI加速器賽道
電子發(fā)燒友原創(chuàng) 章鷹 當(dāng)?shù)貢r(shí)間6月12日,在美國(guó)舊金山圣何塞舉辦的“AMD Advancing AI 2025”大會(huì)上,
如何使用AMD Vitis HLS創(chuàng)建HLS IP
本文逐步演示了如何使用 AMD Vitis HLS 來(lái)創(chuàng)建一個(gè) HLS IP,通過(guò) AXI4 接口從存儲(chǔ)器讀取數(shù)據(jù)、執(zhí)行
電子發(fā)燒友網(wǎng)報(bào)道(文 / 吳子鵬)當(dāng)前游戲掌機(jī)市場(chǎng)呈現(xiàn)出多元化競(jìng)爭(zhēng)與技術(shù)創(chuàng)新并行的態(tài)勢(shì),主要由任天堂、Valve 等廠商
AMD 是高性能與自適應(yīng)計(jì)算領(lǐng)域的領(lǐng)先企業(yè),致力于提供優(yōu)質(zhì)的產(chǎn)品和服務(wù),助力客戶(hù)解決各種重大的挑戰(zhàn)。我們的技術(shù)推動(dòng)著數(shù)據(jù)中心、嵌入式系統(tǒng)、游戲和 PC 市場(chǎng)邁向未來(lái)。
AMD 于 1969 年在硅谷創(chuàng)立,最初只有幾十名員工,從那時(shí)起 AMD 便踏上創(chuàng)新之路,致力于引領(lǐng)半導(dǎo)體產(chǎn)品領(lǐng)域的最前沿。如今,AMD 已經(jīng)成長(zhǎng)為一家現(xiàn)代化的全球性企業(yè),憑借先進(jìn)技術(shù)和諸多突破性行業(yè)創(chuàng)新,樹(shù)立現(xiàn)代計(jì)算新標(biāo)桿。
同超越,共成就_數(shù)據(jù)中心
作為在高性能計(jì)算領(lǐng)域表現(xiàn)卓越的公司2,3,AMD 致力研發(fā)創(chuàng)新技術(shù)以全面加速各種數(shù)據(jù)中心工作負(fù)載,助力科學(xué)家、工程師和設(shè)計(jì)師更快獲得見(jiàn)解和更準(zhǔn)確的結(jié)果。
同超越,共成就_人工智能
當(dāng)今世界,人工智能逐漸應(yīng)用于方方面面。它將智能科技賦予零售、城市管理以及醫(yī)療保健等眾多行業(yè),也讓智能家居日新月異。從數(shù)據(jù)中心和邊緣設(shè)備,AMD 可提供先進(jìn)的人工智能加速技術(shù),帶來(lái)高性能和高效率,讓世界變得更加智能。
同超越,共成就_云計(jì)算
隱私與進(jìn)步 - 基于 AMD 計(jì)算技術(shù)的 Google Cloud機(jī)密計(jì)算。在不影響性能的情況下實(shí)現(xiàn)卓越的安全性,推動(dòng)業(yè)務(wù)不斷發(fā)展。
同超越,共成就_空氣動(dòng)力學(xué)
Mercedes-AMG Petronas 車(chē)隊(duì)借助 AMD EPYC(霄龍)處理器實(shí)現(xiàn)卓越空氣動(dòng)力學(xué)性能。在 F1 的世界,每一秒都關(guān)乎成敗。
同超越,共成就_開(kāi)創(chuàng)性科學(xué)研究
基于 AMD 處理器的超級(jí)計(jì)算機(jī)正在幫助推進(jìn)從氣候變化到亞原子結(jié)構(gòu)等領(lǐng)域的科學(xué)研究,應(yīng)對(duì)世界面臨的各種棘手挑戰(zhàn)。了解 LUMI 超級(jí)計(jì)算機(jī)如何助力推進(jìn)這一開(kāi)創(chuàng)性科學(xué)研究。
性能狂飆!AMD新品叫板英偉達(dá)GB200,角逐5000億AI加速器賽道
電子發(fā)燒友原創(chuàng) 章鷹 當(dāng)?shù)貢r(shí)間6月12日,在美國(guó)舊金山圣何塞舉辦的“AMD Advancing AI 2025”大會(huì)上,AMD董事長(zhǎng)兼首席執(zhí)行官蘇姿豐正...
使用AMD Vitis Unified IDE創(chuàng)建HLS組件
這篇文章在開(kāi)發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎(chǔ)上撰寫(xiě),但使用的是 ...
基于AMD Versal器件實(shí)現(xiàn)PCIe5 DMA功能
Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強(qiáng)的邏輯性能,并且其PS系統(tǒng)中的CPM PCIe也較上一代MPSoC PS硬核P...
2025-06-19 標(biāo)簽:amdsoc開(kāi)發(fā)板 471 0
如何使用AMD Vitis HLS創(chuàng)建HLS IP
本文逐步演示了如何使用 AMD Vitis HLS 來(lái)創(chuàng)建一個(gè) HLS IP,通過(guò) AXI4 接口從存儲(chǔ)器讀取數(shù)據(jù)、執(zhí)行簡(jiǎn)單的數(shù)學(xué)運(yùn)算,然后將數(shù)據(jù)寫(xiě)回存...
ATS失效請(qǐng)求報(bào)文問(wèn)題的故障排除步驟
本篇文章提供了解決 ATS 失效請(qǐng)求報(bào)文問(wèn)題的故障排除步驟,主要聚焦在 CQ 接口上未顯示主機(jī)發(fā)送的報(bào)文的情況。
利用AMD VERSAL自適應(yīng)SoC的設(shè)計(jì)基線策略
您是否準(zhǔn)備將設(shè)計(jì)遷移到 AMD Versal 自適應(yīng) SoC?設(shè)計(jì)基線是一種行之有效的時(shí)序收斂方法,可在深入研究復(fù)雜的布局布線策略之前,幫您的 RTL ...
Versal 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南
AMD 自適應(yīng)計(jì)算文檔按一組標(biāo)準(zhǔn)設(shè)計(jì)進(jìn)程進(jìn)行組織,以便幫助您查找當(dāng)前開(kāi)發(fā)任務(wù)相關(guān)的內(nèi)容。您可以在設(shè)計(jì)中心頁(yè)面上訪問(wèn) AMD Versal 自適應(yīng) SoC...
AMD Versal Adaptive SoC Clock Wizard AXI DRP示例
本文將使用 Clocking Wizard 文檔 PG321 中的“通過(guò) AXI4-Lite 進(jìn)行動(dòng)態(tài)重配置的示例”章節(jié)作為參考。
如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果
本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結(jié)果(以 Vivado 2024.2 為例)。
FPGA 大神 Adam Taylor 使用 ALINX VD100(AMD Versal系列)開(kāi)發(fā)平臺(tái)實(shí)現(xiàn)圖像處理
本篇文章來(lái)自 FPGA 大神、Ardiuvo XVtc VtcInst;VideoMode video;XVtc_Config *vtc_config ...
突破交付瓶頸:FPGA項(xiàng)目加速交付的“致勝密碼”
引言在當(dāng)今快節(jié)奏的數(shù)字化時(shí)代,軟件開(kāi)發(fā)、工程項(xiàng)目等各類(lèi)開(kāi)發(fā)進(jìn)程猶如一場(chǎng)與時(shí)間賽跑的競(jìng)技賽。然而,項(xiàng)目延遲、瓶頸或設(shè)計(jì)挑戰(zhàn)如同賽道上的重重障礙,不斷拖慢開(kāi)...
FPGA 40周年!面向未來(lái)的FPGA,AMD聚焦邊緣智能與異構(gòu)計(jì)算
電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)賽靈思(Xilinx)推出的第一款FPGA芯片XC2064于1985年6月問(wèn)世,它有600個(gè)門(mén),64個(gè)可配置邏輯塊,運(yùn)行頻...
全新AMD Vitis統(tǒng)一軟件平臺(tái)2025.1版本發(fā)布
全新 AMD Vitis 統(tǒng)一軟件平臺(tái) 2025.1 版正式上線!此最新版本為使用 AMD Versal AI 引擎的高性能 DSP 應(yīng)用提供了改進(jìn)后的...
AMD Spartan UltraScale+ FPGA 開(kāi)始量產(chǎn)出貨
高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用 AMD 很高興宣布,Spartan UltraScale+ 成本優(yōu)化型系列的首批器件現(xiàn)已投...
AMD Vivado Design Suite 2025.1現(xiàn)已推出
AMD Vivado Design Suite 2025.1 現(xiàn)已推出,支持 AMD Spartan UltraScale+ 和新一代 Versal 器...
性能狂飆!AMD新品叫板英偉達(dá)GB200,角逐5000億AI加速器賽道
電子發(fā)燒友原創(chuàng) 章鷹 當(dāng)?shù)貢r(shí)間6月12日,在美國(guó)舊金山圣何塞舉辦的“AMD Advancing AI 2025”大會(huì)上,AMD董事長(zhǎng)兼首席執(zhí)行官蘇姿豐正...
電子發(fā)燒友網(wǎng)報(bào)道(文 / 吳子鵬)當(dāng)前游戲掌機(jī)市場(chǎng)呈現(xiàn)出多元化競(jìng)爭(zhēng)與技術(shù)創(chuàng)新并行的態(tài)勢(shì),主要由任天堂、Valve 等廠商主導(dǎo),同時(shí)新興品牌和技術(shù)趨勢(shì)正在...
AMD第二代Versal AI Edge和Versal Prime系列加速量產(chǎn) 為嵌入式系統(tǒng)實(shí)現(xiàn)單芯片智能
我們推出了 AMD 第二代 Versal AI Edge 系列和第二代 Versal Prime 系列,這兩款產(chǎn)品是對(duì) Versal 產(chǎn)品組合的擴(kuò)展,可...
八天三次收購(gòu)!AMD收購(gòu)AI芯片制造商Untether AI團(tuán)隊(duì),刺激創(chuàng)新
電子發(fā)燒友原創(chuàng) 章鷹 6月6日,美國(guó)芯片大廠AMD宣布收購(gòu)加拿大AI推理芯片公司Untether AI。這是AMD公司在短短八天之內(nèi)完成的第三筆收購(gòu)。U...
超大規(guī)模芯片驗(yàn)證:基于AMD VP1902的S8-100原型驗(yàn)證系統(tǒng)實(shí)測(cè)性能翻倍
引言隨著AI、HPC及超大規(guī)模芯片設(shè)計(jì)需求呈指數(shù)級(jí)增長(zhǎng)原型驗(yàn)證平臺(tái)已成為芯片設(shè)計(jì)流程中驗(yàn)證復(fù)雜架構(gòu)、縮短迭代周期的核心工具。然而,傳統(tǒng)原型驗(yàn)證系統(tǒng)受限于...
2025-06-06 標(biāo)簽:amd芯片驗(yàn)證驗(yàn)證系統(tǒng) 384 0
型號(hào) | 描述 | 數(shù)據(jù)手冊(cè) | 參考價(jià)格 |
---|---|---|---|
XCF128XFTG64C | IC PROM SRL 128M GATE 64-FTBGA |
獲取價(jià)格
|
|
XA7K160T-1FFG676Q | Kintex?-7 Field Programmable Gate Array (FPGA) IC 400 11980800 162240 676-BBGA,F(xiàn)CBGA |
獲取價(jià)格
|
|
SK-KV260-G | Kria KV260 視覺(jué) AI 入門(mén)套件 SM-K26, XCK26 Zynq? UltraScale+? Kria? FPGA + MCU/MPU SoC 評(píng)估板 |
獲取價(jià)格
|
|
AM188EM-20VC--W | IC MCU EMBEDDED 16BIT |
獲取價(jià)格
|
|
BS640HE9V | BS640HE9V - 128 or 64 Megabit (8 M or 4 M x 16-Bit) CMOS 1.8 Volt-only Simultaneous Read/Write, Burst Mode Flash Memory - Advanced Micro Devices |
獲取價(jià)格
|
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |