完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > dds
DDS是直接數(shù)字式頻率合成器(Direct Digital Synthesizer)的英文縮寫,是一項(xiàng)關(guān)鍵的數(shù)字化技術(shù)。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時間等優(yōu)點(diǎn),廣泛使用在電信與電子儀器領(lǐng)域,是實(shí)現(xiàn)設(shè)備全數(shù)字化的一個關(guān)鍵技術(shù)。
文章:372個 瀏覽:154227次 帖子:374個
直接數(shù)字合成(DDS)技術(shù)正在迅速發(fā)展,但直接合成UHF和微波輸出頻率尚不實(shí)用或經(jīng)濟(jì)上可行。目前最先進(jìn)的商用DDS IC(如300 MHz AD9852...
DDS arcihtecture提供輸出頻率和subdegree相位調(diào)諧功能的微赫調(diào)諧分辨率,全部在完全數(shù)字控制下。它們在調(diào)諧輸出頻率(或相位),相位連...
2019-04-10 標(biāo)簽:dds 5730 0
基于FPGA實(shí)現(xiàn)頻率和可調(diào)相位的DDS
從查找表讀取出來的數(shù)據(jù),經(jīng)DA轉(zhuǎn)換芯片可以直接輸出進(jìn)行濾波或其他操作,最后可使用示波器進(jìn)行觀察波形變化。
一種基于FPGA的帶死區(qū)的SPWM波形產(chǎn)生的設(shè)計(jì)與實(shí)現(xiàn)詳解
PWM(Pulse Width Modulation)是通過調(diào)節(jié)輸出波形的脈沖寬度來改變輸出電壓大小的一種調(diào)制方法,在交流傳動、電力拖動系統(tǒng)和控制領(lǐng)域有...
EDA實(shí)驗(yàn)之在FPGA上設(shè)計(jì)一個DDS模塊
在FPGA上設(shè)計(jì)一個DDS模塊,在DE0 開發(fā)板上運(yùn)行,在FPGA芯片內(nèi)部合成出數(shù)字波形即可。
良好的掌握PCB設(shè)計(jì)才能更好的學(xué)習(xí)FPGA
今天的電子技術(shù)幾乎是數(shù)字邏輯的天下,雖然傳感器、模擬電路等也非常重要,但從比重上來講,無疑越來越多的處理、算法都將在數(shù)字領(lǐng)域?qū)崿F(xiàn)。 因此PLD/FPGA...
VHDL語言與DDS技術(shù)結(jié)合產(chǎn)生的的BPSK信號
直接數(shù)字式頻率合成器(Direct Digitalfrequency Synthesizer,DDS)是從相位概念出發(fā),直接合成所需波形的頻率合成技術(shù)。...
通過FPGA與并行處理技術(shù)實(shí)現(xiàn)DDS系統(tǒng)時鐘電路
不同的應(yīng)用領(lǐng)域,對DDS的性能有不同的要求。當(dāng)把DDS用做雷達(dá)系統(tǒng)中的本振信號源時,對寄生信號抑制的要求可能比較高,如要求在60dB或70dB以上。當(dāng)把...
2018-10-07 標(biāo)簽:轉(zhuǎn)換器頻率合成器雷達(dá) 7929 0
利用FPGA實(shí)現(xiàn)DDS技術(shù)實(shí)際任意波形發(fā)生器
DDS( Direct Digital Sy nthesis) 的概念由美國學(xué)者J. T ier ncy、C. M. Rader 和B. Gold 在1...
基于FPGA和DDS+PLL器件實(shí)現(xiàn)跳頻信號發(fā)生器的設(shè)計(jì)
為了保證機(jī)載電臺的設(shè)計(jì)性能和通信質(zhì)量,并且各種電臺都有各自詳細(xì)的技術(shù)指標(biāo)要求,需要使用很多臺單一功能的儀器或綜合檢測儀來測試。目前,產(chǎn)生穩(wěn)定可靠、符合要...
2019-07-18 標(biāo)簽:fpgadds信號產(chǎn)生器 5068 0
采用頻率合成技術(shù)實(shí)現(xiàn)高精度高頻數(shù)控函數(shù)信號發(fā)生器的設(shè)計(jì)
直接數(shù)字頻率合成技術(shù)(Direct Digital FrequencySynthesis ,DDS)是從相位概念出發(fā)直接合成所需波形的一種新的頻率合成技...
2018-12-25 標(biāo)簽:濾波器dds數(shù)模轉(zhuǎn)換器 6602 0
基于AD9959多通道DDS器件實(shí)現(xiàn)測控通信電路的設(shè)計(jì)及應(yīng)用研究
近年來,為了提高信息傳輸速率,增強(qiáng)通信抗干擾能力,飛行器測控通信系統(tǒng)已從統(tǒng)一載波體制向擴(kuò)頻統(tǒng)一測控通信體制發(fā)展。但是,這種寬帶擴(kuò)頻測控技術(shù)的應(yīng)用使得同步...
2020-06-24 標(biāo)簽:轉(zhuǎn)換器分辨率dds 4113 0
基于4通道DDS器件AD9959實(shí)現(xiàn)測控通信系統(tǒng)的同步設(shè)計(jì)
近年來,為了提高信息傳輸速率,增強(qiáng)通信抗干擾能力,飛行器測控通信系統(tǒng)已從統(tǒng)一載波體制向擴(kuò)頻統(tǒng)一測控通信體制發(fā)展。但是,這種寬帶擴(kuò)頻測控技術(shù)的應(yīng)用使得同步...
基于FPGA和DDS技術(shù)的信號發(fā)生器的設(shè)計(jì)
直接數(shù)字頻率合成DDS(Direct Digital Synthesizer)是基于奈奎斯特抽樣定理理論和現(xiàn)代器件生產(chǎn)技術(shù)發(fā)展的一種新的頻率合成技術(shù)。與...
2019-04-19 標(biāo)簽:fpga轉(zhuǎn)換器dds 6352 0
采用FPGA器件實(shí)現(xiàn)DDS波形發(fā)生器的設(shè)計(jì)
DDS頻率合成器具有頻率分辨率高,輸出頻點(diǎn)多,可達(dá)2N個頻點(diǎn)(假設(shè)DDS相位累加器的字長是N);頻率切換速度快,可達(dá)us量級;頻率切換時相位連續(xù)的優(yōu)點(diǎn),...
采用Verilog HDL語言與DDS技術(shù)實(shí)現(xiàn)SPWM控制算法的FPGA設(shè)計(jì)
隨著信號處理技術(shù)及集成電路制造工藝的不斷發(fā)展,全數(shù)字化SPWM(正弦脈寬調(diào)制)算法在調(diào)速領(lǐng)域越來越受到青睞。
應(yīng)用于電子工程領(lǐng)域的頻率特性測試儀設(shè)計(jì)
該測試儀以掃頻外差為基本原理,并以單片機(jī)和FPGA構(gòu)成的最小系統(tǒng)為控制核心,很好地完成對有源雙T網(wǎng)絡(luò)進(jìn)行頻率在100 Hz~100 kHz范圍內(nèi)的幅頻響...
DDS技術(shù)的介紹及DDS信號源在掃頻測試技術(shù)中的應(yīng)用
電子設(shè)計(jì)中經(jīng)常碰到的問題是對待測電路(DUT)傳輸特性的測試,這里所說的傳輸特性包括增益和衰減、幅頻特性、相位特性和時延特性等,而最常見的就是DUT ...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |