完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga開(kāi)發(fā)板
FPGA開(kāi)發(fā)板在基于MCU、定制ASIC和體積龐大的電線束來(lái)實(shí)現(xiàn)引擎及控制電子的系統(tǒng)方案已發(fā)展至接近其技術(shù)和應(yīng)用極限,汽車工業(yè)正面臨新的設(shè)計(jì)挑戰(zhàn)。過(guò)去汽車電子產(chǎn)品的開(kāi)發(fā)周期是漫長(zhǎng)的,而許多汽車制造商現(xiàn)正致力于在更短的時(shí)間內(nèi),裝備消費(fèi)者所需的新一代汽車。
文章:95個(gè) 瀏覽:31925次 帖子:255個(gè)
時(shí)序邏輯電路之時(shí)鐘分頻設(shè)計(jì)
和單片機(jī)一樣,F(xiàn)PGA開(kāi)發(fā)板上也都會(huì)配有晶振用來(lái)生成板載時(shí)鐘。前一篇我們提到了小腳丫的固定板載時(shí)鐘頻率為12MHz,這個(gè)頻率實(shí)際上就是作為我們的時(shí)間參考基準(zhǔn)。
基于FPGA的數(shù)字電路實(shí)驗(yàn):時(shí)序電路之觸發(fā)器
時(shí)間的重要性不言而喻,加上時(shí)間這個(gè)維度就如同X-Y的平面加上了一個(gè)Z軸,如同打開(kāi)了一個(gè)新的世界。所以今天我們就要來(lái)聊聊時(shí)序電路。
基于FPGA采用模塊化思路設(shè)計(jì)一個(gè)譯碼器
本次實(shí)驗(yàn)的任務(wù)是構(gòu)建一個(gè)3-8譯碼器,且將譯碼結(jié)果通過(guò)小腳丫的LED燈顯示。
怎么去設(shè)計(jì)一個(gè)基于FPGA的二進(jìn)制比較器呢?
前一篇文章我們介紹了通過(guò)小腳丫FPGA核心開(kāi)發(fā)板來(lái)進(jìn)行門電路的實(shí)驗(yàn)過(guò)程。當(dāng)然,我們還可以畫出更多復(fù)雜的門電路組合,并且通過(guò)小腳丫FPGA輕松實(shí)現(xiàn)對(duì)應(yīng)的輸...
使用Vivado Block Design設(shè)計(jì)解決了項(xiàng)目繼承性問(wèn)題,但是還有個(gè)問(wèn)題,不知道大家有沒(méi)有遇到,就是新設(shè)計(jì)的自定義 RTL 文件無(wú)法快速的添加...
為什么SoC驗(yàn)證一定需要FPGA原型驗(yàn)證呢?
在現(xiàn)代SoC芯片驗(yàn)證過(guò)程中,不可避免的都會(huì)使用FPGA原型驗(yàn)證,或許原型驗(yàn)證一詞對(duì)你而言非常新鮮,但是FPGA上板驗(yàn)證應(yīng)該是非常熟悉的場(chǎng)景了。
2023-05-30 標(biāo)簽:ASIC設(shè)計(jì)SoC芯片觸發(fā)器 1773 0
從SoC仿真驗(yàn)證到FPGA原型驗(yàn)證的時(shí)機(jī)
我們當(dāng)然希望在項(xiàng)目中盡快準(zhǔn)備好基于FPGA原型驗(yàn)證的代碼,以便最大限度地為軟件團(tuán)隊(duì)和RTL驗(yàn)證人員帶來(lái)更客觀的收益。
2023-05-30 標(biāo)簽:驅(qū)動(dòng)器存儲(chǔ)器SoC芯片 1161 0
列表中的第一個(gè) FPGA 項(xiàng)目是一個(gè)標(biāo)準(zhǔn)擴(kuò)頻系統(tǒng),屬于“direct sequence”或“frequency hopping”類型,或者是這兩種“混合...
FPGA原型平臺(tái)門控時(shí)鐘自動(dòng)轉(zhuǎn)換
現(xiàn)代FPGA綜合工具會(huì)自動(dòng)執(zhí)行門控時(shí)鐘轉(zhuǎn)換,而無(wú)需更改RTL代碼中的設(shè)計(jì),然而,我們可能需要適當(dāng)?shù)厥謩?dòng)指導(dǎo)綜合工具執(zhí)行門控時(shí)鐘變換。
2023-05-23 標(biāo)簽:時(shí)鐘緩沖器SoC設(shè)計(jì)RTL 2364 0
SoC設(shè)計(jì)的IO PAD怎么移植到FPGA原型驗(yàn)證
FPGA原型驗(yàn)證系統(tǒng)要盡可能多的復(fù)用SoC相關(guān)的模塊,這樣才是復(fù)刻SoC原型的意義所在。
2023-05-23 標(biāo)簽:時(shí)鐘緩沖器分頻器RTL 870 0
設(shè)計(jì)中兩片F(xiàn)PGA分割邊界的數(shù)據(jù)Sig1、Sig2、Sig3、Sig4……等一大波的信號(hào)被并行地加載到傳輸時(shí)鐘的上升沿上的移位寄存器中,并用相同的時(shí)鐘移出。
2023-05-23 標(biāo)簽:移位寄存器多路復(fù)用器FPGA開(kāi)發(fā)板 494 0
正確認(rèn)識(shí)原型驗(yàn)證多片F(xiàn)PGA自動(dòng)分割工具
當(dāng)SoC的規(guī)模在一片F(xiàn)PGA中裝不下的時(shí)候,我們通常選擇多片F(xiàn)PGA原型驗(yàn)證的平臺(tái)來(lái)承載整個(gè)SoC系統(tǒng)。
2023-05-23 標(biāo)簽:存儲(chǔ)器SoC設(shè)計(jì)FPGA開(kāi)發(fā)板 816 0
尋找開(kāi)源100G NIC Corundum中的隱藏BUG
Corundum是一個(gè)基于FPGA的開(kāi)源NIC原型平臺(tái),用于高達(dá)100Gbps及更高的網(wǎng)絡(luò)接口開(kāi)發(fā)。
基于FPGA開(kāi)發(fā)板點(diǎn)亮LED燈
設(shè)計(jì)規(guī)劃--波形繪制--編寫代碼--代碼編譯--編寫testbench--對(duì)比波形--綁定管腳--全編譯--上板驗(yàn)證
Xilinx Zynq小試FPGA開(kāi)發(fā)流程
Xilinx Zynq系列是帶有ARM Cortex-A系列CPU核的FPGA,前幾年流落到二手市場(chǎng)上的“礦板”就以Zynq 7010為核心,可以說(shuō)是最...
2023-03-14 標(biāo)簽:ARM技術(shù)UART接口FPGA開(kāi)發(fā)板 2754 0
Xilinx FPGA PCIE 3.0高端開(kāi)發(fā)板概述
信號(hào)源輸出的信號(hào)連接到AN9767模塊通過(guò)示波器顯示波形信號(hào) 信號(hào)源輸出的信號(hào)連接到AN706模塊,運(yùn)行系統(tǒng)進(jìn)行波形數(shù)據(jù)繪 制,通過(guò)開(kāi)發(fā)板的HDMI...
2023-03-08 標(biāo)簽:示波器XilinxFPGA開(kāi)發(fā)板 395 0
具有可編程環(huán)路補(bǔ)償功能的μModule系列高密度電源解決方案
采用耐熱性能增強(qiáng)型內(nèi)置組件級(jí) (CoP) BGA 封裝,以 16 mm x 16 mm 的小尺寸 PCB 空間實(shí)現(xiàn)高功率 LTC4678。電感器采用堆疊...
簡(jiǎn)評(píng)FPGA——Arduino MKR Vidor 4000
Arduino MKR Vidor 4000的出現(xiàn)確實(shí)讓我挺意外的,為何?因?yàn)樗且豢頕PGA開(kāi)發(fā)板。眾所周知,Arduino最深入人心的東西就是其簡(jiǎn)單...
2018-12-19 標(biāo)簽:fpgaFPGA開(kāi)發(fā)板 7270 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |