完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
標簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12585個 瀏覽:618014次 帖子:7903個
融合賦能 芯華章發(fā)布高性能FPGA雙模驗證系統(tǒng) 打造統(tǒng)一硬件驗證平臺
12月2日,芯華章生態(tài)及產(chǎn)品發(fā)布會在上海成功舉辦。作為國內領先的系統(tǒng)級驗證EDA解決方案提供商,芯華章正式發(fā)布高性能FPGA雙模驗證系統(tǒng)樺捷HuaPro...
一種采用FPGA/DSP的靈巧干擾平臺設計與實現(xiàn)
一種采用FPGA/DSP的靈巧干擾平臺設計與實現(xiàn) 引 言 目前,通信干擾的手段以信號大功率壓制為主,本質上屬于物理層能量干擾,存在效費比低,且...
萊迪思(Lattice)iCE FPGA系列出貨量達到1500萬片
萊迪思半導體公司(Lattice)2012年12月12日宣布自從2011年12月以來,已經(jīng)發(fā)運了1千5百萬片iCE FPGA器件,包括其標志性產(chǎn)品超低密...
電子發(fā)燒友網(wǎng)訊: 2012年11月8號,北京Altera公司 今天宣布,為汽車、工業(yè)、醫(yī)療和國防應用提供更新后的功能安全包。Altera的2012功能安...
計數(shù)器分頻怎么個不穩(wěn)定法 FPGA生成的DDS數(shù)據(jù)如何導出到matlab中
答:DR3和RAM一樣,是一個存儲器件,它的每個內部單元都存儲了當前的數(shù)據(jù)狀態(tài)值。
Agilex FPGA,現(xiàn)代FPGA技術的核心力量
Agilex是Agile(敏捷)和Flexible(靈活)兩個詞語的結合體,而這兩個特點也正是現(xiàn)代FPGA技術最為核心的兩大要點。
Arria V FPGA——業(yè)界最高寬帶中端FPGA
Altera公司(NASDAQ: ALTR)今天宣布,開始發(fā)售其28-nm Arria? V FPGA。Arria V器件是目前市場上支持10.3125...
中科億海微在國產(chǎn)生態(tài)環(huán)境適配工作上取得重要進展
近日,中科億海微與飛騰公司完成了產(chǎn)品兼容適配認證。經(jīng)過飛騰信息技術有限公司(簡稱“飛騰公司”)和中科億海微電子科技(蘇州)有限公司(簡稱“中科億海微”)...
基于FPGA芯片與NRF905的RFID無線通信系統(tǒng)
隨著計算機技術的迅速發(fā)展,電子信息技術越來越快地普及到各行各業(yè)的應用中去。傳統(tǒng)的物流信息采集工作方式是通過工作人員將票物進行核對,然后將票上的數(shù)據(jù)輸入到
隨著大數(shù)據(jù)、物聯(lián)網(wǎng)、AI的發(fā)展對于算力的需求增大,開發(fā)先進 ASIC 的成本模式在 finFET 領域遇到了麻煩,在后續(xù)節(jié)點上開發(fā)芯片的難度更大了、成本...
2020-11-05 標簽:fpga芯片神經(jīng)網(wǎng)絡 1467 0
由于經(jīng)濟下滑損及開發(fā)預算減少 嵌入式系統(tǒng)設計者正轉向FPGA技術
由于經(jīng)濟下滑損及開發(fā)預算減少,嵌入系統(tǒng)設計者正在轉向FPGA(現(xiàn)場可編程門陣列)技術,以縮減開發(fā)周期、對抗設備老化以及簡化產(chǎn)品升級。通過采用數(shù)量龐大且不...
2018-12-27 標簽:FPGA嵌入式系統(tǒng) 1467 0
IP 本來的意思是知識產(chǎn)權,而在半導體領域,CPU 核、大規(guī)模宏單 元等功能模塊被稱為IP(設計資產(chǎn))。使用經(jīng)過驗證的成品功能模塊(IP),比重新設計電...
基于動態(tài)重構技術的FPGA電路容錯性能評估系統(tǒng)
(1) 與加入冗余保護的RS編碼器相比,未加冗余保護的RS編碼器可靠性較差,因此三模冗余可有效提高編碼器的可靠性; (2) 分布式三模冗余與全局三...
當芯片設計師和驗證工程師向我詢問硬件仿真時,經(jīng)常會出現(xiàn)五個常見問題。一切都經(jīng)過深思熟慮,答案被廣泛分享。
利用FPGA技術實現(xiàn)數(shù)字通信中的交織器和解交織器
摘要:介紹用FPGA實現(xiàn)數(shù)字通信中的交、解交織器的一種比較通用的方案,詳細說明了設計中的一些問題及解決辦法。還介紹了一種實現(xiàn)FPGA中信號延時的方法。
2009-06-20 標簽:FPGA 1465 0
1 引言 波形發(fā)生器已經(jīng)廣泛的應用在通信、控制、測量等各個領域,如鋸齒波、正弦波、方波等波形常用于電路的設計與調試。隨著電子技術的迅猛發(fā)展,數(shù)字化正逐漸...
2023-12-12 標簽:fpga 1465 0
編輯推薦廠商產(chǎn)品技術軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術 | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |