完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12561個 瀏覽:616616次 帖子:7885個
基于FPGA芯片與NRF905的RFID無線通信系統(tǒng)
隨著計算機技術(shù)的迅速發(fā)展,電子信息技術(shù)越來越快地普及到各行各業(yè)的應(yīng)用中去。傳統(tǒng)的物流信息采集工作方式是通過工作人員將票物進(jìn)行核對,然后將票上的數(shù)據(jù)輸入到
本文針對高速數(shù)據(jù)傳輸需求,根據(jù)USB2.0的協(xié)議規(guī)范,利用VHDL語言實現(xiàn)符合該協(xié)議的功能控制器,在視頻壓解系統(tǒng)中使數(shù)據(jù)在PC與外設(shè)之間高速傳輸。
當(dāng)FPGA設(shè)計面臨高級接口的設(shè)計問題時,該采取什么辦法來解決呢?美國EMA公司的TimingDesigner軟件可以簡化這些設(shè)計問題,并提供對幾乎
2010-10-28 標(biāo)簽:FPGA 1231 0
本文介紹了IGLOO系列主要特性和優(yōu)勢,IGLOO系列架構(gòu)框圖以及采用AGL125的馬達(dá)控制子板主要特性,步進(jìn)馬達(dá)控制邏輯方框圖,BLDC馬達(dá)控制邏輯方...
FPGA與CPLD的辨別和分類主要是根據(jù)其結(jié)構(gòu)特點和工作原理。通常的分類方法是: 將以乘積項結(jié)構(gòu)方式構(gòu)成邏輯行為的器件稱為
基于FPGA的嵌入式數(shù)字化語音錄制與回放的設(shè)計實現(xiàn)
0 引言 隨著微電子技術(shù)的發(fā)展,系統(tǒng)集成向高速、高集成度、低功耗發(fā)展已經(jīng)成為必然,同時SoPC技術(shù)也應(yīng)用而生。SoPC將軟硬件集成于單個可編程...
基于Quartus II開發(fā)軟件的FPGA設(shè)計流程
為加速實現(xiàn)嵌入式系統(tǒng)中可編程邏輯與處理器的集成,Altera公司今天發(fā)布其嵌入式計劃。通過這一計劃,Altera為設(shè)計人員提供了基于
基于FPGA的PXA270外設(shè)時序轉(zhuǎn)換接口設(shè)計方案
1 引言 ARCNET協(xié)議應(yīng)用于高速動車組列車通信網(wǎng)絡(luò)時,產(chǎn)生中央控制單元處理器PXA270與專用協(xié)議控制器
作為一個負(fù)責(zé)FPGA企業(yè)市場營銷團(tuán)隊工作的人,我不得不說,由于在工藝技術(shù)方面的顯著成就以及硅芯片設(shè)計領(lǐng)域的獨創(chuàng)性,
2010-10-11 標(biāo)簽:FPGA 435 0
在現(xiàn)代電子系統(tǒng)中,到處都可以看到數(shù)字信號處理( DSP )的應(yīng)用,從MP3播放器、數(shù)碼相機到手機。DSP設(shè)計人員的工具箱的支柱之一是有限脈沖響應(yīng)( ...
基于復(fù)數(shù)浮點運算的協(xié)方差矩陣的FPGA實現(xiàn)
O 引言 協(xié)方差矩陣的計算是信號處理領(lǐng)域的典型運算,是實現(xiàn)多級嵌套維納濾波器、空間譜估
2010-10-08 標(biāo)簽:fpga 3149 0
基于FPGA和DDS技術(shù)的軟件無線電可控數(shù)字調(diào)制器的設(shè)計
0 引言 軟件無線電是在無線通信領(lǐng)域提出的一種新的通信系統(tǒng)體系結(jié)構(gòu),其核心思想是以開放性、標(biāo)
基于FPGA的雙通道旋轉(zhuǎn)變壓器測角系統(tǒng)
O 引言 旋轉(zhuǎn)變壓器是一種電磁感應(yīng)式傳感器,用來測量旋轉(zhuǎn)物體的轉(zhuǎn)軸角位移和角速度,它由定子和
2010-10-08 標(biāo)簽:fpga旋轉(zhuǎn)變壓器 1655 0
基于FPGA的數(shù)字脈沖壓縮系統(tǒng)實現(xiàn)
O 引言 脈沖壓縮體制在現(xiàn)代雷達(dá)中被廣泛采用,通過發(fā)射寬脈沖來提高發(fā)射的平均功率,保證足夠的
2010-10-08 標(biāo)簽:fpga 2653 0
您編寫的代碼是不是雖然在仿真器中表現(xiàn)正常,但是在現(xiàn)場卻斷斷續(xù)續(xù)出錯?要不然就是有可能在您使用更高版本的工具鏈進(jìn)行編譯時,它開始出錯。您檢查自
2010-09-30 標(biāo)簽:FPGA 1357 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |