完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12571個(gè) 瀏覽:617042次 帖子:7889個(gè)
4月19日,Intel宣布旗下的FGPA已經(jīng)被正式應(yīng)用于主流的數(shù)據(jù)中心OEM廠商中。
DFX設(shè)計(jì)中的幾個(gè)問題及其解決方案
問題1:對于DFX(Dynamic FunctioneXchange)設(shè)計(jì),如果出現(xiàn)如下Error信息,該如何解決? ? ? ? ?ERROR:[DRC...
各種處理平臺的GFLOP指標(biāo)在不斷提高,現(xiàn)在,TFLOP/s這一術(shù)語已經(jīng)使用的非常廣泛了。但是,在某些平臺上,峰值GFLOP/s,即,TFLOP/s表示...
近幾年來,人工智能行業(yè)飛速發(fā)展。麥肯錫預(yù)測人工智能可在未來十年為全球GDP增長貢獻(xiàn)1.2個(gè)百分點(diǎn),為全球經(jīng)濟(jì)活動增加13萬億美元產(chǎn)值,其貢獻(xiàn)率可以與歷史...
這個(gè)變化意味著嵌入式軟件開發(fā)人員是當(dāng)今定義電子產(chǎn)品功能和特性的主要推動者,并且最終要把硬件生產(chǎn)出來。該方法的成功因素在于減少硬件復(fù)雜度和把設(shè)計(jì)的控制元素...
2017-08-29 標(biāo)簽:fpga人工智能高云半導(dǎo)體 4815 6
剖析verilog2005的騷操作之對數(shù)函數(shù)
小技巧分享: verilog下取對數(shù)其實(shí)可用$clog2這個(gè)系統(tǒng)函數(shù),和自己找代碼里面寫入function是同樣的效果,但是方便的多。這是verilog...
據(jù)臺灣電子時(shí)報(bào)報(bào)道,業(yè)內(nèi)消息人士稱,數(shù)據(jù)中心、5G和AIoT應(yīng)用對高端FPGA芯片的需求顯著增加,這為相關(guān)的晶圓代工廠、分析和測試企業(yè)以及渠道分銷商提供...
紫光同創(chuàng)國產(chǎn)FPGA新品發(fā)布
新品基于紫光同創(chuàng)Titan-2和Logos-2系列研發(fā)的開發(fā)板和核心板,產(chǎn)品集成光纖傳輸、4K視頻處理、PCIE等功能,滿足用戶各種高速數(shù)據(jù)交換,數(shù)據(jù)存...
2023-06-14 標(biāo)簽:fpga紫光同創(chuàng) 4805 0
萊迪思回應(yīng)物聯(lián)網(wǎng)太廣了 開一個(gè)芯片費(fèi)用很高
“如果真的找到足夠的量開一個(gè)ASIC(專用定制芯片),那的確是好方案,可是問題是物聯(lián)網(wǎng)真的太廣、太碎片化了,開一個(gè)芯片費(fèi)用很高?!痹诒粏柕饺绾慰创壳氨?..
2019-05-25 標(biāo)簽:fpga物聯(lián)網(wǎng)萊迪思 4804 0
Xilinx以成本優(yōu)化型UltraScale+產(chǎn)品組合拓展新應(yīng)用,實(shí)現(xiàn)超緊湊、高性能邊緣計(jì)算
對緊湊型智能邊緣應(yīng)用的需求正推升對處理和帶寬引擎的需求。這些引擎不僅要提供更高的性能,還要提供更高級別的計(jì)算密度,以支持最小尺寸的系統(tǒng)。
2021-03-23 標(biāo)簽:fpgaXilinxUltraScale 4795 0
FPGA產(chǎn)業(yè)發(fā)展的三大特色和趨勢,國產(chǎn)FPGA廠商有怎樣的機(jī)遇和挑戰(zhàn)
電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)統(tǒng)計(jì)數(shù)據(jù)顯示,2022年全球FPGA市場規(guī)模為79.4億美元,2023年成長為93.6億美元,2016-2023這幾年的年...
詳解基于FPGA的數(shù)字電路對流水燈的實(shí)驗(yàn)
流水燈,有時(shí)候也叫跑馬燈,是一個(gè)簡單、有趣又經(jīng)典的實(shí)驗(yàn),基本所有單片機(jī)的玩家們在初期學(xué)習(xí)的階段都做過。本次我們也來介紹一下如何通過小腳丫FPGA實(shí)現(xiàn)一個(gè)流水燈。
合見工軟發(fā)布先進(jìn)FPGA原型驗(yàn)證系統(tǒng)UniVista Advanced Prototyping System
UV APS作為合見工軟首次推出的EDA原型驗(yàn)證產(chǎn)品系列已通過業(yè)內(nèi)客戶的檢驗(yàn),全面覆蓋各種驗(yàn)證場景的需求,具備扎實(shí)的功能特性,為后續(xù)產(chǎn)品的快速迭代打下堅(jiān)...
在FPGA上如何實(shí)現(xiàn)雙線性插值的計(jì)算
雙線性插值顧名思義是線性插值Pro,為了說明白什么是雙線性插值,首先得先從線性插值說起。那么什么又是線性呢?
FPGA(Field Programmable Gate Array,場可編程門陣列)和單片機(jī)(Microcontroller,或稱MCU)是兩種不同類...
基于FPGA的音樂流水燈控制系統(tǒng)設(shè)計(jì)
介紹一種基于 FPGA的音樂流水燈控制器, 采用硬件描述語言對其進(jìn)行描述, 分別實(shí)現(xiàn)樂曲的播放和同步流水燈的閃爍。并構(gòu)建一個(gè) SOPC系統(tǒng), 集成 LC...
高云半導(dǎo)體將加入Arm DesignStart FPGA計(jì)劃,通過在FPGA中使用經(jīng)過驗(yàn)證的Arm IP和相關(guān)軟件,為嵌入式開發(fā)人員提供免費(fèi)的無需版權(quán)認(rèn)...
基于FPGA的高斯白噪聲發(fā)生器設(shè)計(jì)
基于FPGA的高斯白噪聲發(fā)生器設(shè)計(jì) 0 引 言 現(xiàn)代通訊電子設(shè)備的抗干擾測試已經(jīng)成為必須的測試項(xiàng)目,主要的干擾類型為噪聲干擾。在通信信道測試和電子
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |