完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12571個(gè) 瀏覽:617077次 帖子:7889個(gè)
基于FPGA實(shí)現(xiàn)通用異步收發(fā)器基本功能的應(yīng)用設(shè)計(jì)
點(diǎn)擊上方 藍(lán)字 關(guān)注我們 通用異步收發(fā)器(Universal Asynchronous Receiver/Transmitter,UART)可以和各種標(biāo)...
2023-05-29 標(biāo)簽:fpga 880 0
采用FPGA和CMOS數(shù)字傳感器實(shí)現(xiàn)圖像監(jiān)測(cè)系統(tǒng)的設(shè)計(jì)
? ?圖像監(jiān)測(cè)在許多領(lǐng)域有著廣泛的應(yīng)用,目前已經(jīng)安裝上的圖像監(jiān)測(cè)系統(tǒng)大約60%沿用早期的攝像頭加電視和錄像帶,并采用有線模擬視頻傳輸技術(shù)構(gòu)成。這種方案存...
2023-05-28 標(biāo)簽:fpga 1308 0
使用外部 PLL 改善 FPGA 通信接口時(shí)鐘抖動(dòng)
在短短幾年內(nèi),F(xiàn)PGA 技術(shù)取得了顯著進(jìn)步。這些設(shè)備變得極其復(fù)雜。FPGA 模塊繼續(xù)保持鎖相環(huán) (PLL) 技術(shù),該技術(shù)能夠?yàn)橥竭壿嫛?存儲(chǔ)器 、電路...
2023-05-26 標(biāo)簽:fpga 3015 0
FPGA 實(shí)現(xiàn)線性相位 FIR 濾波器的注意事項(xiàng)
點(diǎn)擊上方 藍(lán)字 關(guān)注我們 本文將回顧對(duì)稱 F IR ? 濾波器 的高效 FPGA 實(shí)現(xiàn)的注意事項(xiàng)。 本文將推導(dǎo)對(duì)稱 FIR 濾波器的模塊化流水線結(jié)構(gòu)。我...
2023-05-26 標(biāo)簽:fpga 1165 0
Xilinx芯片太貴,我選擇國(guó)產(chǎn)替代!聊聊國(guó)產(chǎn)FPGA芯片選型
高性價(jià)比。全新LUT5結(jié)構(gòu),集成RAM、DSP、ADC、SERDES、DDR3等豐富的片上資源,支持多種標(biāo)準(zhǔn)IO,LVDS、MIPI接口等,廣泛應(yīng)用于工...
萊迪思ORAN解決方案榮獲2023年度愛迪生獎(jiǎng)
無(wú)線網(wǎng)絡(luò)基礎(chǔ)設(shè)施越來(lái)越開放和趨向于解聚合,可以實(shí)現(xiàn)更大的靈活性和創(chuàng)新。我們很榮幸通過(guò)萊迪思ORAN解決方案集合獲得我們的首個(gè)愛迪生獎(jiǎng),我們將繼續(xù)致力于通...
2023-05-25 標(biāo)簽:fpga萊迪思無(wú)線接入網(wǎng)絡(luò) 828 0
萊迪思半導(dǎo)體公司榮獲2023年度SEAL可持續(xù)創(chuàng)新獎(jiǎng)
萊迪思半導(dǎo)體公司今日宣布榮獲2023年度SEAL可持續(xù)創(chuàng)新獎(jiǎng)。萊迪思憑借其在低功耗小尺寸FPGA的領(lǐng)先地位,幫助客戶設(shè)計(jì)低功耗、小尺寸、性能優(yōu)化的創(chuàng)新系...
2023-05-25 標(biāo)簽:fpga萊迪思半導(dǎo)體 1035 0
為FPGA設(shè)計(jì)添加復(fù)位功能的注意事項(xiàng)
本文將探討在? FPGA ?設(shè)計(jì)中添加復(fù)位輸入的一些后果。 本文將回顧使用復(fù)位輸入對(duì)給定功能進(jìn)行編碼的一些基本注意事項(xiàng)。設(shè)計(jì)人員可能會(huì)忽略使用復(fù)位輸入的...
2023-05-25 標(biāo)簽:fpga 1246 0
至芯科技-FPGA就業(yè)培訓(xùn)來(lái)襲!你的選擇開啟你的高薪之路!5月30號(hào)西安中心開課、歡迎咨詢!
點(diǎn)擊上方 藍(lán)字 關(guān)注我們 背景: 行業(yè)迅速崛起,但人才缺口大 近幾年,在FPGA的需求持續(xù)走高時(shí),F(xiàn)PGA人才的短缺現(xiàn)象也開始引發(fā)關(guān)注。IDC預(yù)測(cè),到2...
2023-05-23 標(biāo)簽:fpga 1272 0
點(diǎn)擊上方 藍(lán)字 關(guān)注我們 芯片設(shè)計(jì)流程概述 芯片設(shè)計(jì)分為前端設(shè)計(jì)和后端設(shè)計(jì),前端設(shè)計(jì)(也稱邏輯設(shè)計(jì))和后端設(shè)計(jì)(也稱物理設(shè)計(jì))并沒有統(tǒng)一嚴(yán)格的界限,涉及...
2023-05-22 標(biāo)簽:fpga 900 0
英特爾FPGA的三個(gè)關(guān)鍵戰(zhàn)略重點(diǎn)
整個(gè)可編程邏輯行業(yè)正以相當(dāng)快的速度增長(zhǎng),行業(yè)和客戶如何跟上市場(chǎng)步伐,并在市場(chǎng)中脫穎而出?
如今芯片設(shè)計(jì)軟件已走過(guò)了60多年的浩浩蕩蕩發(fā)展史,其過(guò)程是從輔助繪圖CAD,到能夠仿真驗(yàn)證的CAE階段,再到模塊化的自動(dòng)化工具EDA。EDA作為集成電路...
FPGA高級(jí)設(shè)計(jì)之實(shí)現(xiàn)功耗優(yōu)化
點(diǎn)擊上方 藍(lán)字 關(guān)注我們 ? FPGA 高級(jí)設(shè)計(jì)之實(shí)現(xiàn)功耗優(yōu)化 與ASICs(Application Specific Integrated Circu...
2023-05-19 標(biāo)簽:fpga 1678 0
基于ARM的FPGA嵌入式系統(tǒng)實(shí)現(xiàn)
點(diǎn)擊上方 藍(lán)字 關(guān)注我們 基于ARM的FPGA嵌入式系統(tǒng)實(shí)現(xiàn) ARM(Advanced RISC Machines)既可以認(rèn)為是一個(gè)公司。也可以認(rèn)為是對(duì)...
2023-05-18 標(biāo)簽:fpga 1687 0
LVDS技術(shù)的應(yīng)用優(yōu)勢(shì)及基于FPGA實(shí)現(xiàn)遠(yuǎn)端顯示系統(tǒng)的設(shè)計(jì)
點(diǎn)擊上方 藍(lán)字 關(guān)注我們 LVDS技術(shù)的應(yīng)用優(yōu)勢(shì)及基于FPGA實(shí)現(xiàn)遠(yuǎn)端顯示系統(tǒng)的設(shè)計(jì) 現(xiàn)在,各種系列的傳輸設(shè)備或傳輸系統(tǒng)均使用價(jià)格便宜、取材方便的雙絞線...
2023-05-18 標(biāo)簽:fpga 1081 0
基于FPGA芯片實(shí)現(xiàn)數(shù)據(jù)時(shí)鐘同步設(shè)計(jì)方案
?數(shù)字信號(hào)處理模塊是接收機(jī)系統(tǒng)的? 部分,系統(tǒng)要求數(shù)字信號(hào)處理模塊能實(shí)時(shí)處理ADC變換后的數(shù)字信號(hào),并用軟件的方法來(lái)實(shí)現(xiàn)大量的無(wú)線電功能,這些功能包括:...
2023-05-16 標(biāo)簽:fpga 3050 0
一 、 通信技術(shù)基礎(chǔ) 現(xiàn)代數(shù)字通信技術(shù)源于 1948 年貝爾實(shí)驗(yàn)室 , 香農(nóng)給出的框圖 : ? 在它發(fā)表的論文 《 通信的數(shù)學(xué)原理 》 中 , 給出了著...
2023-05-15 標(biāo)簽:fpga 561 0
中科馭數(shù)發(fā)布最新DPU芯片及應(yīng)用方案
近日,中科馭數(shù)攜旗下重磅產(chǎn)品亮相兩大國(guó)際展會(huì)——FPGA領(lǐng)域的頂會(huì)FCCM 2023、以及澳門BEYOND Expo 2023國(guó)際科技創(chuàng)新博覽會(huì),向海內(nèi)...
芯啟源MimicPro原型驗(yàn)證系統(tǒng)是一個(gè)基于FPGA的高性能系統(tǒng),使原型驗(yàn)證上升到一個(gè)新高度。MimicPro系統(tǒng)通過(guò)提高工作效率縮短開發(fā)周期,加快完成...
DSP實(shí)驗(yàn)箱_FPGA實(shí)驗(yàn)箱_教學(xué)實(shí)驗(yàn)箱:TL6748F-TEB
官方網(wǎng)站:www.tronlongtech.com 產(chǎn)品詳情頁(yè):https://www.tronlongtech.com/products/40.html
2023-05-15 標(biāo)簽:dspfpga實(shí)驗(yàn)箱 1134 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |