完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > ip
網(wǎng)絡(luò)之間互連的協(xié)議也就是為計(jì)算機(jī)網(wǎng)絡(luò)相互連接進(jìn)行通信而設(shè)計(jì)的協(xié)議。在因特網(wǎng)中,它是能使連接到網(wǎng)上的所有計(jì)算機(jī)網(wǎng)絡(luò)實(shí)現(xiàn)相互通信的一套規(guī)則,規(guī)定了計(jì)算機(jī)在因特網(wǎng)上進(jìn)行通信時(shí)應(yīng)當(dāng)遵守的規(guī)則。
文章:1422個(gè) 瀏覽:152228次 帖子:11個(gè)
嵌入式視覺設(shè)計(jì)要?jiǎng)?chuàng)新,選擇FPGA成關(guān)鍵
在嵌入式視覺市場(chǎng)處于襁褓時(shí)期的當(dāng)前階段,靈活性具有特別重要的意義。因?yàn)闉榱酥С侄鄻踊乃惴ㄟx擇,迅速完成缺陷修正和特性集改進(jìn)是一種常態(tài),而非偶然。FPG...
Linux系統(tǒng)修改IP命令是掌握Linux網(wǎng)絡(luò)管理的基礎(chǔ)之一。在Linux操作系統(tǒng)中,我們可以使用命令行工具來實(shí)現(xiàn)對(duì)IP地址的修改,例如ifconfig...
2023-11-27 標(biāo)簽:LinuxIP操作系統(tǒng) 2458 0
基于ZYNQ FPGA與PC的IP設(shè)計(jì)與驗(yàn)證方案
復(fù)旦大學(xué)微電子學(xué)院某國家重點(diǎn)實(shí)驗(yàn)室內(nèi)部教學(xué)視頻:基于ZYNQ FPGA與PC的IP設(shè)計(jì)與驗(yàn)證方案。 關(guān)鍵詞:IP設(shè)計(jì),IP驗(yàn)證,AXI總線協(xié)議,ARM...
利用CS域和IMS域?qū)崿F(xiàn)雙模智能手機(jī)的設(shè)計(jì)
移動(dòng)手機(jī)的出現(xiàn),實(shí)現(xiàn)了人們之間隨時(shí)隨地溝通,也引發(fā)了社會(huì)信息化的變革。手機(jī)從出現(xiàn)到現(xiàn)在經(jīng)過幾個(gè)階段的發(fā)展,由封閉式操作系統(tǒng)變成開放式操作系統(tǒng),可以實(shí)現(xiàn)多...
2019-01-11 標(biāo)簽:智能手機(jī)ip移動(dòng)通信 2438 0
正點(diǎn)原子開拓者FPGA Qsys視頻:自定義IP核之?dāng)?shù)碼管
數(shù)碼管,也稱作輝光管,是一種可以顯示數(shù)字和其他信息的電子設(shè)備。玻璃管中包括一個(gè)金屬絲網(wǎng)制成的陽極和多個(gè)陰極。大部分?jǐn)?shù)碼管陰極的形狀為數(shù)字。
基于ZYNQ平臺(tái)的IP設(shè)計(jì)與驗(yàn)證
復(fù)旦大學(xué)某ASIC實(shí)驗(yàn)室研究生新生FPGA基本知識(shí)入門培訓(xùn)。 主講AXI-GP和AXI-HP總線的快速實(shí)現(xiàn)方式。 AXI-GP的Slave模塊由我提...
采用IP模塊和PLD設(shè)計(jì)工具實(shí)現(xiàn)可編程器件輔助軟件的設(shè)計(jì)
在基于MCU的系統(tǒng)設(shè)計(jì)中,一般采用“MCU+PLD”的系統(tǒng)結(jié)構(gòu)。PLD器件具有在系統(tǒng)現(xiàn)場(chǎng)可重復(fù)編程的能力,用來實(shí)現(xiàn)系統(tǒng)的I/O接口等外圍功能。在這類系統(tǒng)...
在局域網(wǎng)中,管理員常常需要將某條信息發(fā)送給一組用戶。如果使用一對(duì)一的發(fā)送方法,雖然是可行的,但是過于麻煩,也常會(huì)出現(xiàn)漏發(fā)、錯(cuò)發(fā)。為了更有效的解決這種組通...
恒訊科技分享:3種查找網(wǎng)站服務(wù)器ip地址的方法
互聯(lián)網(wǎng)上的每個(gè)網(wǎng)站都有一個(gè)或多個(gè)分配給它的ip(內(nèi)部協(xié)議)地址。網(wǎng)站服務(wù)器ip地址有利于轉(zhuǎn)移網(wǎng)站攔截應(yīng)用程序、阻止特定網(wǎng)站和查找Web服務(wù)器的地理位置。...
賽靈思為數(shù)據(jù)中心等設(shè)備推出互通性10GBASE-KR解決方案
Xilinx 10GBASE-KR解決方案通過背板應(yīng)用全面電子及協(xié)議測(cè)試,為高性能網(wǎng)絡(luò)和數(shù)據(jù)中心設(shè)備推出互通性10G背板
如何在EDK中使用自己的 IP核呢? 這是很多人夢(mèng)寐以求的事情。然而在EDK以及ISE的各種文檔中對(duì)此卻遮遮掩掩,欲語還休。
Ethernet IP轉(zhuǎn)Modbus網(wǎng)關(guān)模塊與匯川PLC通訊在編程軟件中的配置
Ethernet/IP和Modbus是工業(yè)通訊中兩種常見的通訊協(xié)議,而匯川PLC支持Ethernet/IP,EthernetCAT協(xié)議,在實(shí)際項(xiàng)目中經(jīng)常...
如何快速把握機(jī)器視覺的市場(chǎng)機(jī)會(huì)
網(wǎng)絡(luò)研討會(huì)將重點(diǎn)介紹Xilinx及其合作伙伴的IP核豐富套件如何通過生態(tài)系統(tǒng)使用戶能夠快速,輕松地把握在機(jī)器視覺市場(chǎng)的機(jī)會(huì)。
鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核SDRAM的理論實(shí)戰(zhàn)講解
SDRAM在計(jì)算機(jī)中被廣泛使用,從起初的SDRAM到之后一代的DDR(或稱DDR1),然后是DDR2和DDR3進(jìn)入大眾市場(chǎng),2015年開始DDR4進(jìn)入消費(fèi)市場(chǎng)。
此演示展示了Xilinx的400GE解決方案,該解決方案采用Xilinx Virtex UltraScale VU190器件,預(yù)先標(biāo)準(zhǔn)的400GE MA...
利用設(shè)計(jì)網(wǎng)關(guān)的 IP 內(nèi)核在 Xilinx VCK190 評(píng)估套件上加速人工智能應(yīng)用
Xilinx 的 Versal AI Core 系列器件旨在通過使用高計(jì)算效率的 ASIC 級(jí) AI 計(jì)算引擎和靈活的可編程結(jié)構(gòu)來解決 AI 推理的獨(dú)特...
在計(jì)算機(jī)網(wǎng)絡(luò)中有著名的OSI七層協(xié)議體系結(jié)構(gòu),概念清楚,理論完整,但是它既復(fù)雜又不實(shí)用。TCP/IP體系結(jié)構(gòu)則不同,得到了廣泛的應(yīng)用。最終結(jié)合OSI和T...
2020-08-04 標(biāo)簽:IP通信網(wǎng)絡(luò)超網(wǎng) 2217 0
IP核(IP Core) Vivado中有很多IP核可以直接使用,例如數(shù)學(xué)運(yùn)算(乘法器、除法器、浮點(diǎn)運(yùn)算器等)、信號(hào)處理(FFT、DFT、DDS等)。I...
如何在基于互聯(lián)網(wǎng)的M2M系統(tǒng)中使用第三方IP協(xié)議棧
嵌入式開發(fā)人員熟悉降低材料清單成本和設(shè)計(jì)風(fēng)險(xiǎn)的壓力他們所從事的個(gè)人項(xiàng)目。在無線互聯(lián)網(wǎng)系統(tǒng)的情況下,這可以推動(dòng)設(shè)計(jì)團(tuán)隊(duì)采用使用蜂窩無線電模塊(由蜂窩芯片組...
2019-02-14 標(biāo)簽:嵌入式互聯(lián)網(wǎng)ip 2160 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |