完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > pll
文章:487個(gè) 瀏覽:136219次 帖子:518個(gè)
改善分?jǐn)?shù)分頻鎖相環(huán)合成器中的整數(shù)邊界雜散狀況
您曾設(shè)計(jì)過(guò)具有分?jǐn)?shù)頻率合成器的鎖相環(huán)(PLL)嗎?這種合成器在整數(shù)通道上看起來(lái)很棒,但在只稍微偏離這些整數(shù)通道的頻率點(diǎn)上雜散就會(huì)變得高很多,是吧?如...
如何根據(jù)基本的數(shù)據(jù)表規(guī)格估算出PLL的相位噪聲
當(dāng)信號(hào)源被用作本機(jī)振蕩器(LO)或高速時(shí)鐘時(shí),相位噪聲性能對(duì)滿足系統(tǒng)要求起到了重要作用。最初從數(shù)據(jù)表中推斷出該規(guī)格時(shí)似乎就像一個(gè)獨(dú)立的項(xiàng)目。下面我來(lái)講解...
如何解決抖動(dòng)、相位噪聲、鎖定時(shí)間或雜散問(wèn)題
作為最重要的設(shè)計(jì)參數(shù)之一,選擇環(huán)路帶寬涉及到抖動(dòng)、相位噪聲、鎖定時(shí)間或雜散之間的平衡。適合抖動(dòng)的最優(yōu)環(huán)路帶寬BWJIT也是數(shù)據(jù)轉(zhuǎn)換器時(shí)鐘等許多時(shí)鐘應(yīng)用的...
2023-04-12 標(biāo)簽:轉(zhuǎn)換器振蕩器pll 3304 0
第一步是驗(yàn)證PLL響應(yīng)編程的能力。如果PLL沒(méi)有鎖定,無(wú)法讀回,則嘗試發(fā)送需要最小量硬件命令工作的軟件命令。一種方法是通過(guò)軟件(而非引腳)調(diào)節(jié)PLL的通...
評(píng)估低抖動(dòng)PLL時(shí)鐘發(fā)生器的電源噪聲抑制
本文討論電源噪聲干擾對(duì)基于PLL的時(shí)鐘發(fā)生器的影響,并介紹幾種用于評(píng)估由此產(chǎn)生的確定性抖動(dòng)(DJ)的測(cè)量技術(shù)。派生關(guān)系顯示了如何使用頻域雜散測(cè)量來(lái)評(píng)估時(shí)...
2023-04-11 標(biāo)簽:電源pll時(shí)鐘發(fā)生器 2004 0
鎖相環(huán)回路濾波器設(shè)計(jì)的調(diào)整指南
伽馬能夠有效用于優(yōu)化帶內(nèi)相位噪聲,尤其是因壓控振蕩器 (VCO) 帶來(lái)的提升斜率。此外,如果因?yàn)殍b相器頻率限制和電荷泵電流,您無(wú)法獲得更高的回路頻寬,伽...
切勿讓不良參考信號(hào)破壞鎖相環(huán)/合成器中的相位噪聲
雖然并非精確的比較,但這一概念適用的前提是您將輸入?yún)⒖夹盘?hào)視為食物,由鎖相環(huán)(PLL)/合成器攝入,這會(huì)影響PLL/合成器的性能,可在圖1所示的輸出相位...
低壓差線性穩(wěn)壓器(LDO)最大的優(yōu)點(diǎn)之一是它們能夠衰減開(kāi)關(guān)模式電源產(chǎn)生的電壓紋波。這對(duì)鎖相環(huán)(PLL)和時(shí)鐘等信號(hào)調(diào)節(jié)器件在內(nèi)的數(shù)據(jù)轉(zhuǎn)換器尤為重要,因?yàn)?..
同步以太網(wǎng)是一種采用以太網(wǎng)鏈路碼流恢復(fù)時(shí)鐘的技術(shù), 簡(jiǎn)稱SyncE。同步以太網(wǎng)通過(guò)從串行數(shù)據(jù)碼流中恢復(fù)出發(fā)送端的時(shí)鐘,從而實(shí)現(xiàn)網(wǎng)絡(luò)時(shí)鐘同步。但SyncE...
使用低壓差分信號(hào)LVDS進(jìn)行高速信號(hào)分配
時(shí)鐘分配在數(shù)字系統(tǒng)中非常重要,因?yàn)閿?shù)字系統(tǒng)需要不同的子系統(tǒng)使用相同的時(shí)鐘參考。例如,在大多數(shù)情況下,基站的DSP部分必須與射頻信號(hào)處理部分同步,鎖相環(huán)(...
抖動(dòng)和相位噪聲是晶振的非常重要指標(biāo),本文主要從抖動(dòng)和相位噪聲定義及原理出發(fā),闡述其在不同場(chǎng)景下對(duì)數(shù)字系統(tǒng)、高速串行接口、數(shù)據(jù)轉(zhuǎn)換器和射頻系統(tǒng)的影響。
雙環(huán)路時(shí)鐘發(fā)生器清除抖動(dòng),提供多個(gè)高頻輸出
隨著數(shù)據(jù)轉(zhuǎn)換器的速度和分辨率不斷提高,對(duì)相位噪聲更低的更高頻率采樣時(shí)鐘源的需求也在增長(zhǎng)。呈現(xiàn)給時(shí)鐘輸入的集成相位噪聲(抖動(dòng))是設(shè)計(jì)人員在創(chuàng)建蜂窩基站、軍...
2023-03-07 標(biāo)簽:轉(zhuǎn)換器電壓源pll 2081 0
許多工業(yè)/科學(xué)/醫(yī)療 (ISM) 頻段射頻 (RF) 產(chǎn)品使用晶體振蕩器為基于鎖相環(huán) (PLL) 的本振 (LO) 生成基準(zhǔn)。本教程提供了ISM-RF晶...
本文解釋了心率和健身監(jiān)測(cè)器采用無(wú)線技術(shù)的最新趨勢(shì),以消除電纜以允許自由移動(dòng),并允許方便地收集數(shù)據(jù)而無(wú)需插入其設(shè)備。本文詳細(xì)介紹了典型的無(wú)線系統(tǒng),使用MA...
集快速開(kāi)關(guān)高性能PLL和四頻VCO于一體的鎖相環(huán)頻率生成電路介紹
鎖相環(huán)(PLL)頻率生成電路廣泛用于多個(gè)行業(yè)和應(yīng)用中,包括基本的 FM 廣播頻段接收器、數(shù)字通信、航空航天、儀器儀表、雷達(dá)和電子戰(zhàn)。
評(píng)估低抖動(dòng)PLL時(shí)鐘發(fā)生器的電源噪聲抑制
采用PLL的時(shí)鐘發(fā)生器廣泛用于網(wǎng)絡(luò)設(shè)備中,用于生成高精度和低抖動(dòng)參考時(shí)鐘或保持同步網(wǎng)絡(luò)操作。大多數(shù)時(shí)鐘振蕩器使用理想、干凈的電源給出其抖動(dòng)或相位噪聲規(guī)格...
TD-SCDMA RD V2.1設(shè)計(jì)滿足Rx屏蔽掩模和靈敏度要求
Maxim的TD-SCDMA手機(jī)射頻芯片組由MAX2507(Tx)和MAX2392(Rx)組成。兩款RF IC均采用Maxim內(nèi)部高頻工藝技術(shù)制造。MA...
當(dāng)變?nèi)荻O管Vtune電壓降至3.9V以下時(shí),會(huì)遇到寄生振蕩。此時(shí)加載的諧振電路Q值非常低,振蕩器隨后找到一條Q值非常高的寄生諧振路徑。該路徑通常是串聯(lián)...
7系列FPGA是基于28nm工藝制程。在7系列FPGA中,每個(gè)輸入/輸出區(qū)域(I/O Bank)包含50個(gè)輸入/輸出管腳,其中有4對(duì)(8個(gè))全局時(shí)鐘管腳...
2023-03-03 標(biāo)簽:fpga收發(fā)器時(shí)鐘緩沖器 2586 0
為高速數(shù)據(jù)轉(zhuǎn)換器設(shè)計(jì)低抖動(dòng)時(shí)鐘
在設(shè)計(jì)中使用超快速數(shù)據(jù)轉(zhuǎn)換器的高速應(yīng)用通常需要非常干凈的時(shí)鐘信號(hào),以確保外部時(shí)鐘源不會(huì)對(duì)系統(tǒng)的整體動(dòng)態(tài)性能產(chǎn)生不需要的噪聲。因此,選擇合適的系統(tǒng)組件至關(guān)...
2023-02-25 標(biāo)簽:轉(zhuǎn)換器pll數(shù)據(jù)轉(zhuǎn)換器 3603 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |