完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1672個(gè) 瀏覽:124790次 帖子:5355個(gè)
ISE中下載Xilinx的bit文件失敗時(shí)的處理方案
在使用ISE進(jìn)行FPGA的bit文件下載時(shí),經(jīng)常會(huì)遇到下載失敗的問(wèn)題,提示:"DONE did not go high".
如何在設(shè)計(jì)階段考慮降低XILINX的功耗,最近Xilinx發(fā)布了不少關(guān)于使用serdes,ISERDES/OSERDES等基元設(shè)計(jì)一些很具創(chuàng)意性的接口。
買(mǎi)櫝還珠的故事,大家一定不陌生。 如果把芯片內(nèi)部最值錢(qián)和最有技術(shù)含量的那個(gè)硅片比喻為珍珠的話(huà), 芯片外面的封裝,包括管腳,就可以比喻為櫝了。
Xilinx DPD 解決方案使用經(jīng)驗(yàn)(七)
這篇文章是關(guān)于Xilinx DPD最后一篇總結(jié)文章,內(nèi)容涉及的比較寬泛,但在使用的是要注意的問(wèn)題。
減少Xilinx Ise與Modelsim聯(lián)合仿真的錯(cuò)誤方法
我們經(jīng)常使用Xilinx Ise與Modelsim聯(lián)合仿真,但是經(jīng)常出現(xiàn)一些由于庫(kù)沒(méi)有編譯而出現(xiàn)的錯(cuò)誤!下面是我總結(jié)的方法:
賽靈思 ISE所涉及的一些命令以及Command Line的使用
所有的Commandline都可以在ISE的help->User Manuals里查到,在User Manuals中
利用Xilinx的XPS工具寫(xiě)的一個(gè)時(shí)鐘程序
新建工程,添加duan ,wei ,Leds_8Bit三個(gè)GPio外設(shè),并且將其與總線連接,設(shè)置地址和相應(yīng)的長(zhǎng)度。然后將添加的三個(gè)GPio端口在port...
批命令 A、開(kāi)始-運(yùn)行:cmd 在DOS窗口輸入:“ compxlib –s mti_se –f all –l all –o c:\Modeltech ...
新手如何學(xué)習(xí)FPGA外圍硬件電路設(shè)計(jì)
在論壇里有人發(fā)帖子,問(wèn)關(guān)于FPGA的硬件電路問(wèn)題,我想涉及到這個(gè)問(wèn)題的基本都是硬件工程師或者在讀學(xué)生,所以我介紹一下我是怎么學(xué)習(xí)FPGA的硬件電路設(shè)計(jì)的吧!
FPGA開(kāi)發(fā)要掌握的六大基礎(chǔ)知識(shí)(3)
Xilinx FPGA開(kāi)發(fā)軟件為ISE.現(xiàn)在其版本更新比較快,大家現(xiàn)在常用的版本都在ISE12.1了。
賽靈思.ARM的可編程平臺(tái)對(duì)產(chǎn)業(yè)促進(jìn)的意義在哪里?
多核處理器+FPGA的組合并不新奇。業(yè)界關(guān)注Elixent等公司的單核處理器+FPGA結(jié)構(gòu)已近10年,Elixent由惠普實(shí)驗(yàn)室分出,隨后被松下收購(gòu)。還...
使用XILINX公司的Spartan6芯片,也是最近半年的事情。該芯片由于上市時(shí)間不長(zhǎng),在使用該芯片的時(shí)候各位網(wǎng)友分享的心得也比較少;再加上第一次開(kāi)發(fā)使...
System Generator是Xilinx公司進(jìn)行數(shù)字信號(hào)處理開(kāi)發(fā)的一種設(shè)計(jì)工具,它通過(guò)將Xilinx開(kāi)發(fā)的一些模塊嵌入到Simulink的庫(kù)中,可...
在FPGA開(kāi)發(fā)中盡量避免全局復(fù)位的使用?(1)
最近幾天讀了Xilinx網(wǎng)站上一個(gè)很有意思的白皮書(shū)(white paper,wp272.pdf),名字叫《Get Smart About Reset:T...
最近在做一個(gè)GUI的項(xiàng)目,想試著用FPGA實(shí)現(xiàn)一個(gè)簡(jiǎn)單的GUI。硬件基本模塊和整個(gè)硬件系統(tǒng)已經(jīng)完成設(shè)計(jì),但是軟件程序上還處在調(diào)試階段,由于程序比較大,F(xiàn)...
DCM:即 Digital Clock Manager 數(shù)字時(shí)鐘管理,關(guān)于DCM的作用: 顧名思義DCM的作用就是管理,掌控時(shí)鐘的專(zhuān)用模塊。
在FPGA開(kāi)發(fā)中盡量避免全局復(fù)位的使用?(5)
在FPGA設(shè)計(jì)中,我們往往習(xí)慣在HDL文件的端口聲明中加入一個(gè)reset信號(hào),卻忽略了它所帶來(lái)的資源消耗。仔細(xì)分析一下,竟會(huì)有如此之多的影響:
在FPGA開(kāi)發(fā)中盡量避免全局復(fù)位的使用?(4)
在某種意義上講,這是一個(gè)上電之后的“終極的”全局復(fù)位操作,因?yàn)樗粌H僅是對(duì)所有的觸發(fā)器進(jìn)行了復(fù)位操作,還初始化了所有的RAM單元。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |