一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示
電子發(fā)燒友網(wǎng) > 技術(shù)文庫(kù)

電子發(fā)燒友網(wǎng)技術(shù)文庫(kù)為您提供最新技術(shù)文章,最實(shí)用的電子技術(shù)文章,是您了解電子技術(shù)動(dòng)態(tài)的最佳平臺(tái)。

  • 基于EPM7128SLC84-6可編程器件實(shí)現(xiàn)高頻鏈逆變器的設(shè)計(jì)

    航空配電系統(tǒng)所用115V/400Hz電源一般是由直流逆變所得,主要供軍用飛機(jī)、雷達(dá)等設(shè)備使用。逆變電源中的能量轉(zhuǎn)換過(guò)程是,直流電通過(guò)逆變電路變換成高頻脈沖電壓,經(jīng)濾波電路形成正弦波。近來(lái),高頻鏈逆變技術(shù)引起了人們?cè)絹?lái)越濃的研究興趣。高頻鏈逆變技術(shù)用高頻變壓器來(lái)代替?zhèn)鹘y(tǒng)逆變器中笨重的工頻變壓器,大大減...

    3497次閱讀 · 0評(píng)論 整流器cpld逆變器
  • 基于EP1C6Q240C8芯片和CORD IC算法實(shí)現(xiàn)自然對(duì)數(shù)變換器的應(yīng)用方案

    在需要硬件實(shí)現(xiàn)對(duì)數(shù)運(yùn)算的場(chǎng)合,其精度和速度是必須考慮的問(wèn)題。目前硬件實(shí)現(xiàn)對(duì)數(shù)變換的方法主要有查表法、泰勒公式展開(kāi)法和線性近似法。查表法所需要的存儲(chǔ)單元隨著精度的增加或輸入值范圍的增大而成指數(shù)增加;泰勒公式展開(kāi)法需要乘法器,面積大不易實(shí)現(xiàn);線性近似法的精度有限,且需要誤差校正電路,實(shí)現(xiàn)較難。...

    2546次閱讀 · 0評(píng)論 fpga芯片變換器
  • 基于FPGA和ADS7864芯片實(shí)現(xiàn)控制和數(shù)字鎖相倍頻電路的設(shè)計(jì)

    隨著科學(xué)技術(shù)和國(guó)民經(jīng)濟(jì)的快速發(fā)展,各種工業(yè)生產(chǎn)對(duì)電力系統(tǒng)對(duì)電能質(zhì)量的要求越來(lái)越高,因此,對(duì)電網(wǎng)參數(shù)進(jìn)行實(shí)時(shí)檢測(cè)與分析具有重要的意義。要解決電能質(zhì)量問(wèn)題,首先要建立電能質(zhì)量各項(xiàng)指標(biāo)的監(jiān)測(cè)和分析系統(tǒng),對(duì)電網(wǎng)中的各種指標(biāo)進(jìn)行實(shí)時(shí)更新測(cè)量和數(shù)據(jù)采集。傳統(tǒng)的電網(wǎng)數(shù)據(jù)采集系統(tǒng)往往采用單片機(jī)或數(shù)字信號(hào)處理器(DS...

    3855次閱讀 · 0評(píng)論 dspfpga芯片
  • FPGA:I/O之差分信號(hào)

    區(qū)別于傳統(tǒng)的一根信號(hào)線一根地線的做法,差分傳輸在兩根線上都傳輸信號(hào),這兩個(gè)信號(hào)的振幅相同,相位相反,在這兩根線上的傳輸?shù)男盘?hào)就是差分信號(hào)。信號(hào)接收端通過(guò)比較這兩個(gè)電壓的差值來(lái)判斷發(fā)送端發(fā)送的邏輯狀態(tài)。在電路板上,差分走線必須是等長(zhǎng)、等寬、緊密靠近、且在同一層面的兩根線。...

    6336次閱讀 · 0評(píng)論 fpga差分信號(hào)
  • Vitis AI1.1系列教程1——軟件安裝

    本博文介紹Vitis AI1.1 系列軟件安裝教程。...

    2133次閱讀 · 0評(píng)論 fpgaVitis
  • Vitis IDE入門(mén)helloworld程序

    第一個(gè)Xilinx Vitis IDE入門(mén)helloworld程序...

    1505次閱讀 · 0評(píng)論 XilinxIDEVitis
  • ZYNQ-7000系列MIO、EMIO、AXI_GPIO接口

    ZYNQ-7000系列MIO/EMIO/AXI_GPIO接口...

    3212次閱讀 · 0評(píng)論 Zynq-7000
  • Vitis HLS工具在Standalone模式下調(diào)用Xilinx Vision Library L1 API例程

    在論壇上遇到在高層次綜合工具中調(diào)用視覺(jué)庫(kù)遇到的大多數(shù)問(wèn)題都和 opencv 庫(kù)以及Xilinx Vision 庫(kù)的安裝路徑有關(guān),如今 Vitis HLS 2020.1 之后的版本都不再提供OpenCV 的預(yù)編譯庫(kù),就更需要開(kāi)發(fā)者們將各自工作環(huán)境中的庫(kù)路徑,環(huán)境變量都設(shè)置好。希望這篇博文能給大家調(diào)用 ...

    2040次閱讀 · 0評(píng)論 fpgaopencvVitis
  • 基于復(fù)雜可編程邏輯器件的VME總線接口邏輯系統(tǒng)的設(shè)計(jì)

    機(jī)載計(jì)算機(jī)的幾何結(jié)構(gòu)一般采用高強(qiáng)度機(jī)箱和底板來(lái)連接各功能模塊。底板總線類型大部分采用VME總線規(guī)范。VME總線是1981年Motorola等公司為歐洲板(Euroboard)設(shè)計(jì)的總線,是歐洲通用模塊(VME-Versa Module Europe)的首字母縮寫(xiě)。經(jīng)過(guò)二十多年的演變發(fā)展,已經(jīng)成為美國(guó)...

    2515次閱讀 · 0評(píng)論 cpld接口總線
  • 基于Virtex-E系列XCV300E與高速靜態(tài)存儲(chǔ)設(shè)備的接口實(shí)現(xiàn)

    為了能更好﹑更有效的設(shè)計(jì)FPGA與IS63LV1024的接口實(shí)現(xiàn),必須先了解IS63LV1024的性能特點(diǎn)。充分利用這些特點(diǎn)會(huì)使設(shè)計(jì)的實(shí)現(xiàn)變得事半功倍。IS63LV1024是128K 8的高速靜態(tài)存儲(chǔ)器,性能特點(diǎn)包括:...

    1139次閱讀 · 0評(píng)論 fpga存儲(chǔ)器接口
  • 基于EP1C3T144C6芯片和VHDL語(yǔ)言實(shí)現(xiàn)語(yǔ)音電子密碼鎖的設(shè)計(jì)

    隨著電子技術(shù)的發(fā)展,具有防盜報(bào)警、語(yǔ)音提示等功能的電子密碼鎖代替密碼量少、安全性差的機(jī)械式密碼鎖已是必然趨勢(shì)。目前大部分密碼鎖采用單片機(jī)進(jìn)行設(shè)計(jì),電路較復(fù)雜,性能不夠靈活。本文采用先進(jìn)的EDA(電子設(shè)計(jì)自動(dòng)化)技術(shù),利用QuartusⅡ工作平臺(tái)和VHDL(超高速集成電路硬件描述語(yǔ)言),設(shè)計(jì)了一種新型...

    1875次閱讀 · 0評(píng)論 fpga芯片集成電路
  • 基于XC2V500-6FG256C和AD9858實(shí)現(xiàn)復(fù)雜信號(hào)模擬的設(shè)計(jì)

    在1992年5月美國(guó)電信系統(tǒng)會(huì)議上,JeoMitola首次提出了軟件無(wú)線電概念,之后迅速引起了人們的關(guān)注,并開(kāi)始對(duì)它進(jìn)行廣泛而深入的研究。具體地說(shuō),軟件無(wú)線電是以可編程的DSP或CPU為中心,將模塊化、標(biāo)準(zhǔn)化的硬件單元以總線方式連接起來(lái),構(gòu)成通用的基本硬件平臺(tái),并通過(guò)軟件加載來(lái)實(shí)現(xiàn)各種無(wú)線通信功能的...

    2025次閱讀 · 0評(píng)論 fpgadds
  • 基于Cyclone II FPGA開(kāi)發(fā)平臺(tái)實(shí)現(xiàn)語(yǔ)音識(shí)別算法程序的設(shè)計(jì)

    SOPC可編程片上系統(tǒng)是一種獨(dú)特的嵌入式微處理系統(tǒng)。首先,它是SoC,即由單個(gè)芯片完成整個(gè)系統(tǒng)的主要邏輯功能;其次,它是可編程系統(tǒng),以FPGA為硬件基礎(chǔ),具有靈活的設(shè)計(jì)方式,可裁減、可擴(kuò)充、可升級(jí),并具備軟硬件系統(tǒng)在線可編程的能力。...

    1880次閱讀 · 0評(píng)論 fpga嵌入式可編程
  • 基于LVDS技術(shù)和Cyclone可編成邏輯器件實(shí)現(xiàn)高速通訊應(yīng)用設(shè)計(jì)

    對(duì)于一些復(fù)雜的電子系統(tǒng),單塊電路板很難實(shí)現(xiàn)整個(gè)電路的功能,往往需要多塊電路板才能實(shí)現(xiàn)祭個(gè)電路系統(tǒng)的功能,組成一個(gè)完整的電子系統(tǒng);還有一 電子系統(tǒng)由于結(jié)構(gòu)等原因,系統(tǒng)中的各功能模塊必須分離安裝,因此也必須使用多塊電路板來(lái)實(shí)現(xiàn)。...

    2374次閱讀 · 0評(píng)論 fpga電路板可編程
  • 基于Altera DE2 FPGA開(kāi)發(fā)平臺(tái)實(shí)現(xiàn)TH-UWB窄脈沖信號(hào)發(fā)生器系統(tǒng)設(shè)計(jì)

    隨著UWB(ultra wide band)信號(hào)產(chǎn)生與接收技術(shù)的發(fā)展,對(duì)UWB信號(hào)傳播特性的認(rèn)識(shí)逐漸完善,UWB在通信、雷達(dá)、定位、導(dǎo)航和電子對(duì)抗等諸多領(lǐng)域具有廣泛的應(yīng)用前景,已成為無(wú)線通信領(lǐng)域的一個(gè)研究熱點(diǎn)。UWB是一種新穎無(wú)載波傳輸技術(shù),利用納秒及亞納秒量級(jí)的非正弦式窄脈沖作為傳輸載體進(jìn)行數(shù)據(jù)通...

    2239次閱讀 · 0評(píng)論 fpga雷達(dá)信號(hào)發(fā)生器
  • 基于Altera FPGA的的小數(shù)處理方法實(shí)現(xiàn)與研究

    發(fā)射光譜層析(EST)技術(shù)是一種不干擾原待測(cè)場(chǎng)分布的測(cè)量診斷技術(shù),他在熱物理量測(cè)試、等離子體診斷等方面顯示出了極大的優(yōu)越性,尤其是在場(chǎng)分布測(cè)量方面,幾乎是其他方法不可替代的,是測(cè)量三維流場(chǎng)內(nèi)部物理量分布的一種常用方法。...

    1926次閱讀 · 0評(píng)論 dspfpga
  • HLS優(yōu)化設(shè)計(jì)中pipeline以及unroll指令:細(xì)粒度并行優(yōu)化的完美循環(huán)

    HLS 優(yōu)化設(shè)計(jì)的最關(guān)鍵指令有兩個(gè):一個(gè)是流水線 (pipeline) 指令,一個(gè)是數(shù)據(jù)流(dataflow) 指令。正確地使用好這兩個(gè)指令能夠增強(qiáng)算法地并行性,提升吞吐量,降低延遲但是需要遵循一定的代碼風(fēng)格。展開(kāi) (unroll) 指令是只針對(duì) for 循環(huán)的展開(kāi)指令,和流水線指令關(guān)系密切,所以我...

    9454次閱讀 · 0評(píng)論 Xilinx指令PipelineDataflow
  • 基于可編程邏輯器件和VHDL語(yǔ)言實(shí)現(xiàn)算術(shù)邏輯單元的設(shè)計(jì)

    隨著可編程邏輯器件的發(fā)展,F(xiàn)PGA的應(yīng)用已經(jīng)越來(lái)越廣泛,且用可編程邏輯器件代替?zhèn)鹘y(tǒng)的普通集成電路已成為一種發(fā)展的趨勢(shì)??删幊踢壿嬈骷﨔PGA以其高集成度、高速度、開(kāi)發(fā)周期短、穩(wěn)定性好而受到了人們的青睞,并得到了廣泛的應(yīng)用。由于算術(shù)邏輯單元(ALU)在運(yùn)算中對(duì)系統(tǒng)性能要求很高,而采用中小規(guī)模的集成電路...

    2467次閱讀 · 0評(píng)論 fpga集成電路vhdl
  • fpga開(kāi)發(fā)板使用教程之在K7上用Ibert實(shí)現(xiàn)基本的GTX測(cè)試

    GTX、GTH等具體是什么就不多介紹了,網(wǎng)上有很多。寫(xiě)這個(gè)的目的,就是當(dāng)收到FPGA板卡后,要判斷本板的高速串行總線是否能夠應(yīng)用,那就需要做基本的功能測(cè)試。我們可以用xilinx提供的ibert進(jìn)行測(cè)試,而且基本上可以達(dá)到不用敲代碼就可以完成測(cè)試的目的。 下面按步驟,一步一步實(shí)現(xiàn)。重點(diǎn)的地方我會(huì)標(biāo)注...

    8549次閱讀 · 0評(píng)論 fpgaXilinx開(kāi)發(fā)板串行總線GTX
  • 在嵌入FPGA的IP核8051微處理器上實(shí)現(xiàn)UIP協(xié)議棧的設(shè)計(jì)方法

    在FPGA中植入8051后, 還可在上面實(shí)現(xiàn)簡(jiǎn)單的TCP/IP協(xié)議, 以支持遠(yuǎn)程訪問(wèn)或進(jìn)行遠(yuǎn)程調(diào)試, 這只是在嵌入FPGA的8051上的一個(gè)應(yīng)用。為了保證用戶能夠?qū)?051實(shí)現(xiàn)不同的控制操作,設(shè)計(jì)時(shí)也可以采用一個(gè)外部flash對(duì)8051進(jìn)行加載, 這樣, 用戶只需要將編譯好的匯編語(yǔ)言代碼加到flas...

    1513次閱讀 · 0評(píng)論 fpga單片機(jī)ip核