完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
電子發(fā)燒友網(wǎng)技術(shù)文庫為您提供最新技術(shù)文章,最實用的電子技術(shù)文章,是您了解電子技術(shù)動態(tài)的最佳平臺。
隨著多微機(jī)系統(tǒng)的應(yīng)用和微機(jī)網(wǎng)絡(luò)的發(fā)展,通信功能越來越顯得重要。串行通信是在一根傳輸線上一位一位地傳送信息。這根線既作數(shù)據(jù)線又作聯(lián)絡(luò)線。串行通信作為一種主要的通信方式,由于所用的傳輸線少,并且可以借助現(xiàn)存的電話網(wǎng)進(jìn)行信息傳送,因此特別適合于遠(yuǎn)距離傳送。在串行傳輸中,通信雙方都按通信協(xié)議進(jìn)行,所謂通信協(xié)...
符合G.704 標(biāo)準(zhǔn)的E1 幀結(jié)構(gòu)如圖1 所示,每基本幀由32 個路時隙(ts0“ts31)組成,分別分配給30 個話音數(shù)據(jù)流和相應(yīng)輔助信息。每個路時隙由8bit 碼組成,基本幀幀頻為8K,而每16 基本幀(F0”F15) 構(gòu)成一個復(fù)幀,故每個復(fù)幀共由4096 比特組成。...
近年來,在數(shù)字通信、網(wǎng)絡(luò)、視頻和圖像處理領(lǐng)域,FPGA已經(jīng)成為高性能數(shù)字信號處理系統(tǒng)的關(guān)鍵元件.FPGA的邏輯結(jié)構(gòu)不僅包括查找表、寄存器、多路復(fù)用器、存儲器,而且還有快速加法器、乘法器和I/O處理專用電路.FPGA具有實現(xiàn)高性能并行算法的能力,是構(gòu)成高性能可定制數(shù)據(jù)通路處理器(數(shù)字濾波、FFT)的理...
根據(jù)Nyquist第一準(zhǔn)則,基帶信號成形能夠消除碼間串?dāng)_的影響。隨著超高速數(shù)字集成電路的發(fā)展,成形濾波器已經(jīng)由過去的基帶頻域模擬成形濾波器變成現(xiàn)在的基帶時域數(shù)字成形濾波器。與基帶模擬成形濾波器相比,基帶數(shù)字成形濾波器具有高精度、高可靠性和高靈活性等優(yōu)點;同時還具有便于大規(guī)模集成、易于實現(xiàn)線性相位等特...
VHDL語言由于其其強大的行為描述能力及與硬件行為無關(guān)的特性,被廣泛的用于數(shù)字系統(tǒng)設(shè)計,實現(xiàn)了硬件電路設(shè)計的軟件化,成為實現(xiàn)Petri網(wǎng)邏輯控制器的有力的工具。用VHDL語言進(jìn)行數(shù)字電路設(shè)計的很大的優(yōu)勢是其自頂向下的設(shè)計方法,可以充分的實現(xiàn)電路的層次化設(shè)計,從而很方便的修改頂層的控制器電路。本文分別...
FPGA的選型主要基于高速和RAM資源豐富考慮目。由于XCL5VLX50的內(nèi)核可工作在550MHz時鐘嚇,同時內(nèi)部具有接近2 Mbit的RAM存儲空間,能很好滿足前端高速A/D數(shù)據(jù)采集和存儲接口設(shè)計,同時也能滿足高速數(shù)據(jù)吞吐率的要求。...
低密度奇偶校驗(Low Densitv Paritv Check,LDPC)碼已成為當(dāng)今信道編碼領(lǐng)域的研究熱點之一。LDPC碼屬于線性分組碼,根據(jù)其構(gòu)造方法和相應(yīng)的編碼算法,主要分為兩類:一類是隨機(jī)構(gòu)造的LDPC碼,該類碼在長碼時具有很好的糾錯能力,然而由于碼組過長,以及生成矩陣與校驗矩陣的不規(guī)則性...
自“天鏈一號”中繼衛(wèi)星成功發(fā)射后,可為對地觀測實時轉(zhuǎn)發(fā)遙測、遙感數(shù)據(jù),極大提高了各類衛(wèi)星的使用效益和應(yīng)急能力。之后的眾多衛(wèi)星都開始增加數(shù)傳中繼終端設(shè)備以通過中繼衛(wèi)星實現(xiàn)數(shù)據(jù)實時下傳。數(shù)傳中繼天線作為衛(wèi)星有效載荷終端,在伺服控制下驅(qū)動二維天線機(jī)構(gòu)在一定角度范圍內(nèi)繞衛(wèi)星X、Y軸轉(zhuǎn)動,完成對目標(biāo)的捕獲跟蹤...
但是,考慮到EPROM編程及擦寫的過程比較繁瑣,數(shù)據(jù)不易改寫,靈活性及通用性較差,因此,經(jīng)過比較決定采用第二種方案?其框圖如圖3所示?...
WTB的有效幀格式包括幀頭、HDLC幀數(shù)據(jù)格式、終止分界符。其中HDLC幀數(shù)據(jù)格式與ISO3309中定義的相同,包括起始8位標(biāo)志位、HDLC數(shù)據(jù)、16位FCS、結(jié)束8位標(biāo)志位。幀頭和HDLC幀數(shù)據(jù)由曼徹斯特碼編碼,一個位單元的前半部分為負(fù)電平,在位單元的中間跳變?yōu)檎娖降奈痪幋a為“1”,反之為“0”...
電能的高效率應(yīng)用能夠使家用電器成本降低并保護(hù)環(huán)境。絕大多數(shù)的家用電器,如電冰箱、洗衣機(jī)、烘干機(jī)、洗碗機(jī)以及空調(diào),都是由電機(jī)驅(qū)動的。這些設(shè)備通常包括了電源、電機(jī)、電機(jī)控制電路和機(jī)械系統(tǒng)。我們可以采用多種方法來改善系統(tǒng)效率。包括:...
視頻資源的豐富。與以前只有在特別的演播室制作和重大事件的報道相比,現(xiàn)在可在每個社區(qū)和商家制作。視頻資源的數(shù)量飛快增長,出現(xiàn)了一個全新的低端廣播設(shè)備市場。...
可以斷定FPGA在結(jié)構(gòu)、密度、功能、速度和靈活性方面將得到進(jìn)一步的發(fā)展。隨著工藝和結(jié)構(gòu)的改進(jìn),F(xiàn)PGA的集成度將進(jìn)一步提高,性能將進(jìn)一步完善,成本將逐漸下降,在現(xiàn)代電子系統(tǒng)設(shè)計中將起到越來越重要的作用。...
當(dāng)前在EDA領(lǐng)域,只要具備臺式或筆記本電腦并裝有工具軟件,就可以方便地對可編程ASIC(CPLD/FPGA)進(jìn)行設(shè)計開發(fā),在系統(tǒng)可編程(ISP)器件為我們提供了這種便利條件。ISP方式雖然可以用一根下載電纜代替了編程器,但兼有提供下載和演示環(huán)境兩大功能的可編程ASIC開發(fā)系統(tǒng)對于用戶來說仍是必須的。...
⒈屏蔽線盡量靠盡電勢低的一端,可以這么理解,一般我們認(rèn)為地電勢為“0”,而在事實情況下,如有兩個接地端,某一時刻兩個接地端會存在電勢差,在兩個接電線之間將會有電流經(jīng)過,這也是一種干擾。...
OTGl.Oa補充規(guī)范對USB2.O進(jìn)行的最重要擴(kuò)展是其更具節(jié)能性、電源管理,并允許設(shè)備以主機(jī)和外設(shè)2種形式工作。OTG有兩種設(shè)備類型:兩用 OTG設(shè)備(dual—role 0TG device)和外設(shè)式OTG設(shè)備(peripher一al_only 0TG device)。兩用0TG設(shè)備完全符合US...
ADSP-BF531處理器使用來自外部晶體的正弦輸入,或經(jīng)過緩沖整形的外部時鐘。如果使用外部時鐘,該時鐘信號應(yīng)是TTL兼容信號,而且正常運行時,此時鐘不能停止、改變、或低于指定的頻率。...
隨著信息網(wǎng)絡(luò)與分布式采集技術(shù)的飛速發(fā)展,在智能交通、工業(yè)測控等領(lǐng)域,對網(wǎng)絡(luò)數(shù)據(jù)傳輸處理速度、可靠性及實時性的要求越來越高。同時,現(xiàn)場可編程門陣列(FPGA)憑借日益豐富的片內(nèi)資源、運行速度快和并行處理等特點,使其成為高速采集傳輸系統(tǒng)設(shè)計的一個有效手段。...
進(jìn)行硬件設(shè)計的功能調(diào)試時,F(xiàn)PGA的再編程能力是關(guān)鍵的優(yōu)點。CPLD和FPGA早期使用時,如果發(fā)現(xiàn)設(shè)計不能正常工作,工程師就使用“調(diào)試鉤”的方法。先將要觀察的FPGA內(nèi)部信號引到引腳,然后用外部的邏輯分析儀捕獲數(shù)據(jù)。...