74LS08應(yīng)用電路(三)
經(jīng)過主放大電路處理后的脈沖信號(hào)雖然幅度較為理想,但脈沖寬度仍然較小,最小脈寬只有1ms.而A/D轉(zhuǎn)換需要一定的時(shí)間,要采到脈沖的尖峰需要對(duì)峰值電壓進(jìn)行保持,同時(shí)向DSP提出中斷請(qǐng)求信號(hào),使DSP響應(yīng)中斷并啟動(dòng)A/D轉(zhuǎn)換,轉(zhuǎn)換結(jié)束后DSP使采樣保持器復(fù)原為采樣狀態(tài),實(shí)現(xiàn)系統(tǒng)的邏輯控制,本文設(shè)計(jì)的峰值保持電路如圖所示。
如圖5所示,U4是芯片LF398,它是美國(guó)半導(dǎo)體公司研制的集成采樣保持器。它只需外接一個(gè)保持電容就能完成采樣保持功能,其采樣保持控制端可直接接于TTL,CMOS邏輯電平。U1和U2是高速電壓比較器LM311,U3是上升沿觸發(fā)的雙D觸發(fā)器,U5是與門74LS08.經(jīng)過主放大電路處理后的脈沖信號(hào)一路輸入到閾值比較器U1,另一路輸入到由比較器U2組成的峰值檢測(cè)電路(R3C1組成延遲電路與U2反向輸入端輸入的脈沖信號(hào)進(jìn)行比較,用于判斷脈沖信號(hào)的峰值是否到來),還有一路輸入到采樣保持器LF398,而且LF398的輸出接到DSP內(nèi)ADC模塊的ADCINA0引腳上。
當(dāng)電壓脈沖信號(hào)幅度大于閾值電壓Vref(調(diào)試過程中設(shè)定Vref為0.5V,電壓低于0.5V的即可認(rèn)為是噪聲而不予考慮),比較器U1輸出高電平,產(chǎn)生上升沿,上升沿再觸發(fā)U3A,它的Q端輸出高電平和峰值未來到時(shí)U3B的Qˉ端相與得高電平,去控制LF398的采樣控制端進(jìn)入采樣狀態(tài)。當(dāng)脈沖信號(hào)到達(dá)峰值后,比較器U2輸出高電平,得到上升沿,上升沿再觸發(fā)U3B,它的Qˉ端輸出低電平,U5輸出低電平,LF398進(jìn)入保持狀態(tài)。U3B的Qˉ端輸出的下降沿作為DSP捕獲單元CAP3中斷的啟動(dòng)信號(hào),CAP3發(fā)出信號(hào)去啟動(dòng)ADC,當(dāng)A/D轉(zhuǎn)換結(jié)束后,DSP的GPIO口輸出一個(gè)低電平作為U3的清零信號(hào)CLR,雙D觸發(fā)器74LS74清零后,LF398的采樣控制端重新進(jìn)入采樣狀態(tài),準(zhǔn)備保持下一個(gè)脈沖的峰值。