一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一種可延長(zhǎng)靜態(tài)時(shí)序分析儀精度的時(shí)序簽核工具

PCB線路板打樣 ? 來源:LONG ? 2019-08-13 11:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

德克薩斯州AUSTIN-IC表征提供商Silicon Metrics Corp.將推出基于SiliconSmart Models的產(chǎn)品線。該系列產(chǎn)品包括該公司為邏輯設(shè)計(jì)人員提供的首個(gè)產(chǎn)品 - 一種可延長(zhǎng)靜態(tài)時(shí)序分析儀精度的時(shí)序簽核工具。

新產(chǎn)品線的一部分是生成開放式庫(kù)API(OLA)的工具 - 兼容SiliconSmart模型。 Silicon Metrics聲稱這些模型使用的動(dòng)態(tài)方法比現(xiàn)在的固定靜態(tài)模型更準(zhǔn)確。該公司還表示,其工具可以取代常用的標(biāo)準(zhǔn)延遲格式(SDF)反標(biāo)注流程。

Cellrater,該公司的第一個(gè)工具,已更名為SiliconSmart CR。該產(chǎn)品有望對(duì)IC細(xì)胞庫(kù)進(jìn)行準(zhǔn)確表征。新產(chǎn)品是生成模型的SiliconSmart OMC(開放模型編譯器)和SiliconSmart TSO(定時(shí)簽核),它可以精確地提升定時(shí)分析器。

“靜態(tài),固定的模型是Silicon Metrics公司總裁兼首席執(zhí)行官Callan Carpenter表示,目前該行業(yè)的標(biāo)準(zhǔn)格式已經(jīng)失去了它的實(shí)用性。 “你今天真正需要的是更精確的表征,你必須將這種表征與算法相匹配?!?/p>

SiliconSmart模型提供了一個(gè)實(shí)例 - 特定操作點(diǎn)(ISOP)功能。 Carpenter說,這很重要,因?yàn)樾酒瑑蓚?cè)的兩個(gè)NAND門可能會(huì)受到熱梯度,IR壓降或交叉耦合的影響。因此,供電電壓可能會(huì)有所不同,但這只能通過逐個(gè)實(shí)例建模來顯示。

精心設(shè)計(jì)

此外,SiliconSmart模型使用“選擇性細(xì)化”方法在性能和準(zhǔn)確性方面提供最佳平衡。給定模型可以包括用于設(shè)計(jì)過程前端的基于表格的表示,具有用于后端優(yōu)化的電阻 - 電容延遲計(jì)算的非線性ISOP模型以及用于定時(shí)簽核的自表征模型。最高精度是一個(gè)完整的三維現(xiàn)場(chǎng)解決方案。

為了獲得SiliconSmart模型的優(yōu)勢(shì),用戶必須首先使用SiliconSmart OMC創(chuàng)建它們,據(jù)該公司稱,它是第一個(gè)庫(kù)編譯器生成符合OLA的模型。 OLA是硅集成計(jì)劃(Si2)支持的新興行業(yè)標(biāo)準(zhǔn)。

OMC工具可以從SiliconSmart CR獲取輸入,但不需要它。進(jìn)入OMC的其他途徑包括Synopsys的Liberty格式,高級(jí)庫(kù)格式和延遲計(jì)算語言。該工具輸出OLA 1.1和IEEE 1481 API兼容模型。對(duì)于每個(gè)生成的模型,OMC都會(huì)生成一個(gè)自動(dòng)驗(yàn)證測(cè)試套件。

SiliconSmart TSO使用SiliconSmart模型為現(xiàn)有的靜態(tài)時(shí)序分析工具提供Carpenter所謂的“Turbo boost”。 TSO嵌入在工具中,并在特定路徑上運(yùn)行,用戶認(rèn)為值得仔細(xì)觀察。如果需要,TSO可以選擇適當(dāng)?shù)某橄蠹?jí)別或用戶可以做出決定,一直到完整的3-D場(chǎng)解算器。不過,在運(yùn)行時(shí)間與準(zhǔn)確度之間存在權(quán)衡。

Carpenter表示,TSO可以通過允許反向注釋逐個(gè)實(shí)例的特性來顯著提高準(zhǔn)確性。它還消除了對(duì)SDF反向注釋的任何需求。據(jù)Carpenter稱,TSO的輸出“只是一組更好的有序路徑”,其報(bào)告的格式與主機(jī)時(shí)序分析器相同。

目前,Silicon Metrics僅宣布支持Cadence的時(shí)序分析器。 Ambit Envisia綜合套件。更重要的是支持Synopsys,它在時(shí)序分析和綜合方面處于領(lǐng)先地位。 Carpenter說發(fā)布任何公告還為時(shí)過早,但他指出Synopsys是Silicon Metrics的投資者,兩家公司已合作超過一年。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 時(shí)序分析
    +關(guān)注

    關(guān)注

    2

    文章

    127

    瀏覽量

    23771
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2977

    瀏覽量

    22541
  • 華強(qiáng)PCB
    +關(guān)注

    關(guān)注

    8

    文章

    1831

    瀏覽量

    28583
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43898
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    靜態(tài)時(shí)序分析原理及詳細(xì)過程

    靜態(tài)時(shí)序分析是檢查IC系統(tǒng)時(shí)序是否滿足要求的主要手段。以往時(shí)序的驗(yàn)證依賴于仿真,采用仿真的方法,覆蓋率跟所施加的激勵(lì)有關(guān),有些
    的頭像 發(fā)表于 11-25 11:03 ?1w次閱讀
    <b class='flag-5'>靜態(tài)</b><b class='flag-5'>時(shí)序</b>的<b class='flag-5'>分析</b>原理及詳細(xì)過程

    80μA靜態(tài)電流同步降壓控制器可延長(zhǎng)汽車應(yīng)用中的電池壽命

    DN1014- 80μA靜態(tài)電流同步降壓控制器可延長(zhǎng)汽車應(yīng)用中的電池壽命
    發(fā)表于 07-18 08:18

    靜態(tài)時(shí)序分析與邏輯(華為內(nèi)部培訓(xùn)資料)

    靜態(tài)時(shí)序概念,目的 靜態(tài)時(shí)序分析路徑,方法 靜態(tài)時(shí)序
    發(fā)表于 07-09 18:28 ?130次下載

    使用邏輯分析儀調(diào)試時(shí)序問題

    使用邏輯分析儀調(diào)試時(shí)序問題 在今天的數(shù)字世界,嵌入式系統(tǒng)比以往任何時(shí)候都更為復(fù)雜。使用速度更快、功耗更低的設(shè)備和功能更強(qiáng)大的電路,
    發(fā)表于 08-26 12:09 ?1715次閱讀
    使用邏輯<b class='flag-5'>分析儀</b>調(diào)試<b class='flag-5'>時(shí)序</b>問題

    靜態(tài)時(shí)序分析基礎(chǔ)及應(yīng)用

    _靜態(tài)時(shí)序分析(Static_Timing_Analysis)基礎(chǔ)及應(yīng)用[1]。
    發(fā)表于 05-09 10:59 ?31次下載

    靜態(tài)時(shí)序分析基礎(chǔ)及應(yīng)用

    靜態(tài)時(shí)序分析基礎(chǔ)及應(yīng)用
    發(fā)表于 01-24 16:54 ?7次下載

    靜態(tài)時(shí)序分析:如何編寫有效地時(shí)序約束(三)

    靜態(tài)時(shí)序分析中的“靜態(tài)詞,暗示了這種時(shí)序分析
    的頭像 發(fā)表于 11-22 07:11 ?2534次閱讀

    靜態(tài)時(shí)序分析:如何編寫有效地時(shí)序約束(

    靜態(tài)時(shí)序分析一種驗(yàn)證方法,其基本前提是同步邏輯設(shè)計(jì)(異步邏輯設(shè)計(jì)需要制定時(shí)鐘相對(duì)關(guān)系和最大路徑延時(shí)等,這個(gè)后面會(huì)說)。靜態(tài)
    的頭像 發(fā)表于 11-22 07:07 ?3761次閱讀

    正點(diǎn)原子FPGA靜態(tài)時(shí)序分析時(shí)序約束教程

    靜態(tài)時(shí)序分析是檢查芯片時(shí)序特性的一種方法,可以用來檢查信號(hào)在芯片中的傳播是否符合時(shí)序約束的要求。
    發(fā)表于 11-11 08:00 ?66次下載
    正點(diǎn)原子FPGA<b class='flag-5'>靜態(tài)</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>與<b class='flag-5'>時(shí)序</b>約束教程

    華為FPGA硬件的靜態(tài)時(shí)序分析與邏輯設(shè)計(jì)

    本文檔的主要內(nèi)容詳細(xì)介紹的是華為FPGA硬件的靜態(tài)時(shí)序分析與邏輯設(shè)計(jì)包括了:靜態(tài)時(shí)序分析
    發(fā)表于 12-21 17:10 ?21次下載
    華為FPGA硬件的<b class='flag-5'>靜態(tài)</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>與邏輯設(shè)計(jì)

    時(shí)序分析靜態(tài)分析基礎(chǔ)教程

    本文檔的主要內(nèi)容詳細(xì)介紹的是時(shí)序分析靜態(tài)分析基礎(chǔ)教程。
    發(fā)表于 01-14 16:04 ?14次下載
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>的<b class='flag-5'>靜態(tài)</b><b class='flag-5'>分析</b>基礎(chǔ)教程

    可延長(zhǎng)小型電池續(xù)航力的超低靜態(tài)電流 IC

    可延長(zhǎng)小型電池續(xù)航力的超低靜態(tài)電流 IC
    發(fā)表于 03-21 13:33 ?1次下載
    <b class='flag-5'>可延長(zhǎng)</b>小型電池續(xù)航力的超低<b class='flag-5'>靜態(tài)</b>電流 IC

    Certus Closure Solution可發(fā)揮時(shí)序和ECO技術(shù)上的優(yōu)勢(shì)

    上述流程會(huì)用到兩個(gè)主要工具,分別是用于模塊層次優(yōu)化的 Tempus ECO,以及用于 SoC 層面靜態(tài)時(shí)序分析的 Tempus STA。這里缺失了全芯片(或子系統(tǒng))優(yōu)化與
    的頭像 發(fā)表于 11-01 14:18 ?1304次閱讀

    解讀FPGA的靜態(tài)時(shí)序分析

    任何學(xué)FPGA的人都跑不掉的個(gè)問題就是進(jìn)行靜態(tài)時(shí)序分析。靜態(tài)時(shí)序
    的頭像 發(fā)表于 03-14 19:10 ?1137次閱讀

    STA-0.靜態(tài)時(shí)序分析概述

    靜態(tài)時(shí)序分析(Static Timing Analysis, 以下統(tǒng)簡(jiǎn)稱 **STA** )是驗(yàn)證數(shù)字集成電路時(shí)序是否合格的
    的頭像 發(fā)表于 06-27 11:43 ?1409次閱讀
    STA-0.<b class='flag-5'>靜態(tài)</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>概述