一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設(shè)計的一些相關(guān)經(jīng)驗

PCB線路板打樣 ? 來源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-01-15 16:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

這里我談?wù)勎业囊恍┙?jīng)驗和大家分享,希望能對IC設(shè)計的新手有一定的幫助,能使得他們能少走一些彎路,歡迎討論!

我相信“如果有夢想,就會實現(xiàn)!”

在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計者的特征也會有些不同。在A領(lǐng)域的一個好的IC設(shè)計者也許會花很長時間去熟悉B領(lǐng)域的知識。在我們職業(yè)生涯的開始,我們應(yīng)該問我們自己一些問題,我們想要成為怎樣的IC設(shè)計者?消費?PC外圍?通信微處理器DSP?等等?

IC設(shè)計的基本規(guī)則和流程是一樣的,無論啥樣的都會加到其中。HDL,FPGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識。因此我們遇到的第一個挑戰(zhàn)將是獲得設(shè)計的相關(guān)信息,然后理解信息并應(yīng)用它。

但是有些信息不是免費的,我們需要加入一些協(xié)會或從如IEEE/ISO等那些組織購買一些文檔。設(shè)計者應(yīng)該有很強的背景知識來很快的理解他們,甚至能改進存在的標(biāo)準(zhǔn)或。一個好的設(shè)計者應(yīng)該應(yīng)該有足夠的設(shè)計技能和工具應(yīng)用知識并且不斷的積累他們。

例如:8口以太網(wǎng)轉(zhuǎn)換HUB控制器

需要知識:IEEE802.3標(biāo)準(zhǔn),包括10MHZ以太網(wǎng)和100MHZ快速以太網(wǎng)。

相關(guān)領(lǐng)域:異步傳輸模式(ATM),IEEE802.11無限局域網(wǎng),IEEE1394,USB等。

HDL,計算機仿真和只能解決ASIC設(shè)計流程的數(shù)字部分。如果在IC中有任何模擬部分,他將依賴模擬設(shè)計者或從另外的廠家購買。甚至一些純數(shù)字部分也能從另外一些廠家購買以加速上市時間。那些不是被我們設(shè)計的部分稱為IP,包括HDL代碼,網(wǎng)表,硬核。對于我們設(shè)計的技術(shù)取決于硬核。一些IP是非常貴的,如在USB2.0中的 PHY。一些小的公司沒有足夠的人力和軟件資源來完成有些工作,甚至他們不能在缺貨期預(yù)定足夠的晶原,因此涉及服務(wù)公司取代了他們的工作。但并不是每個IP都滿足我們的需要,有時我們需要在購買后作一些修改。我們要在設(shè)計前決定所要用到的IPs。

在設(shè)計開始,設(shè)計者必須理解所有相關(guān)的標(biāo)準(zhǔn)、規(guī)范和算法。但是有許多方法來應(yīng)用這些規(guī)范和算法。最好的結(jié)構(gòu)是快速和最小芯片尺寸的結(jié)合。不幸的是,快速的需求常常和最小芯片尺寸的需求是對立的。因此,在HDL編碼工作前規(guī)劃一個最優(yōu)的結(jié)構(gòu)也是一個重要的問題。

例如:1:除法器

除數(shù)被固定。最快的方法是查表,但是這個方法需要大的內(nèi)存。我們可以可以從被除數(shù)中不斷的減去除數(shù)直到新的被除數(shù)比除數(shù)小。它會花更多的時間但用最少的硬件。還有許多的方法來構(gòu)建除法器,每種方法都有他自己的優(yōu)點和缺點。

2:圖像處理的動態(tài)評估器

從前一個圖片中發(fā)現(xiàn)最相似的8×8模塊,在整個電影剪輯中。最基本的有全搜索和三步搜索的方法。許多的論文已經(jīng)討論過優(yōu)化硬件復(fù)雜度和速度的結(jié)構(gòu),這里我不再祥解釋。

一個好的設(shè)計者應(yīng)該要被實際經(jīng)驗培訓(xùn)和不斷的。我們要在每個設(shè)計工作中非常小心和耐心。因為一個NRE將會消耗大量的金錢和數(shù)周的時間,如果他不小心犯錯,設(shè)計者將會對金錢和計劃失敗負(fù)責(zé)。經(jīng)驗和小心也許是來完成一個成功的設(shè)計項目最好的方法。

以下條款是一些對一個穩(wěn)步的和成功的設(shè)計的建議:(可能有些朋友也指出了其中的部分,我這里只作簡要說明,可能稍有不同)

命名風(fēng)格:

1不要用關(guān)鍵字做信號名;

2不要在中用VERILOG關(guān)鍵字做信號名;

3命名信號用含義;

4命名I/O口用盡量短的名字;

5不要把信號用高和低的情況混合命名;

6信號的第一個字母必須是A-Z是一個規(guī)則;

7使模塊名、實例名和文件名相同;

編碼風(fēng)格:記住,一個好的代碼是其他人可以很容易閱讀和理解的。

1盡可能多的增加說明語句;

2在一個設(shè)計中固定編碼格式和統(tǒng)一所有的模塊,根從項目領(lǐng)導(dǎo)者定義的格式;

3把全部設(shè)計分成適合數(shù)量的不同的模塊或?qū)嶓w;

4在一個always/process中的所有信號必須相關(guān);

5不要用關(guān)鍵字或一些經(jīng)常被用來安全綜合的語法;

6不要用復(fù)雜邏輯;

7在一個if語句中的所有條件必須相關(guān);

設(shè)計風(fēng)格

1強烈建議用同步設(shè)計;

2在設(shè)計時總是記住時序問題;

3在一個設(shè)計開始就要考慮到地電平或高電平復(fù)位、同步或異步復(fù)位、上升沿或下降沿觸發(fā)等問題,在所有模塊中都要遵守它;

4在不同的情況下用if和case;

5在鎖存一個信號或總線時要小心;

6確信所有寄存器的輸出信號能夠被復(fù)位/置位;

7永遠不要再寫入之前讀取任何內(nèi)部存儲器(如SRAM

8從一個時鐘到另一個不同的時鐘傳輸數(shù)據(jù)時用數(shù)據(jù)緩沖,他工作像一個雙時鐘FIFO;

9在VHDL中二維數(shù)組可以使用,它是非常有用的。在VERILOG中他僅僅可以使用在測試模塊中,不能被綜合;

10遵守register-in register-out規(guī)則;

11像synopsys的DC的綜合工具是非常穩(wěn)定的,任何bugs都不會從綜合工具中產(chǎn)生;

12確保FPGA版本與ASIC的版本盡可能的相似,特別是SRAM類型,若版本一致是最理想的;

13在嵌入式存儲器中使用BIST;

14虛單元和一些修正電路是必需的;

15一些簡單的測試電路也是需要的,經(jīng)常在一個芯片中有許多測試模塊;

16除非低功耗不要用門控時鐘;

17不要依靠腳本來保證設(shè)計。但是在腳本中的一些好的約束能夠起到更好的性能(例如前向加法器);

18如果時間充裕,通過時鐘做一個多鎖存器來取代用MUX;

19不要用內(nèi)部tri-state, ASIC需要總線保持器來處理內(nèi)部tri-state;

20在top level中作pad insertion;

21選擇pad時要小心(如上拉能力,施密特觸發(fā)器,5伏耐壓等);

22小心由時鐘偏差引起的問題;

23不要試著產(chǎn)生半周期信號;

24如果有很多函數(shù)要修正,請一個一個地作,修正一個函數(shù)檢查一個函數(shù);

25在一個計算等式中排列每個信號的位數(shù)是一個好習(xí)慣,即使綜合工具能做;

26不要使用HDL提供的除法器;

27削減不必要的時鐘。它會在設(shè)計和布局中引起很多麻煩,大多數(shù)FPGA有1-4個專門的時鐘通道;深圳專業(yè)硬件FPGA學(xué)習(xí),工程師授課,包教會,詳情聯(lián)系郭老師QQ754634522

以上是大家在設(shè)計中最好遵守的要點,它可以使你的設(shè)計更好。(轉(zhuǎn)載)

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618420
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43925
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    分享一些工業(yè)用水監(jiān)測物聯(lián)網(wǎng)系統(tǒng)方案的實施經(jīng)驗

    在工業(yè)用水監(jiān)測物聯(lián)網(wǎng)系統(tǒng)方案的實施中,可借鑒以下關(guān)鍵經(jīng)驗,涵蓋技術(shù)選型、系統(tǒng)架構(gòu)、功能實現(xiàn)及實際案例應(yīng)用: 、技術(shù)選型與系統(tǒng)架構(gòu) 網(wǎng)關(guān)與通信協(xié)議選擇 多協(xié)議適配 :優(yōu)先選擇支持Modbus、OPC
    的頭像 發(fā)表于 06-30 15:40 ?164次閱讀

    Debian和Ubuntu哪個好一些?

    兼容性對比Debian和Ubuntu哪個好一些,并為您揭示如何通過RAKsmart服務(wù)器釋放Linux系統(tǒng)的最大潛能。
    的頭像 發(fā)表于 05-07 10:58 ?337次閱讀

    簡述電源設(shè)計經(jīng)驗技巧

    在電源設(shè)計領(lǐng)域中,經(jīng)驗的積累往往決定了產(chǎn)品的穩(wěn)定性和可靠性。若是電子新人了解到一些實用的設(shè)計技巧,電源設(shè)計將事半功倍。下面將總結(jié)大佬的14條電源設(shè)計經(jīng)驗,以此提供參考和指導(dǎo)。
    的頭像 發(fā)表于 04-23 09:26 ?400次閱讀

    樹莓派在自動化控制項目中的一些潛在應(yīng)用

    自動化控制項目中的一些潛在應(yīng)用。之前,我們已經(jīng)為Arduino平臺探討了相同的話題。我們確定Arduino是個出色的教育工具,但由于一些限制,它無法在工業(yè)環(huán)境中完全
    的頭像 發(fā)表于 03-25 09:45 ?216次閱讀
    樹莓派在自動化控制項目中的<b class='flag-5'>一些</b>潛在應(yīng)用

    使用ADS828采集模擬信號,隨著CLK的提高,采集到的數(shù)據(jù)會有一些毛刺怎么解決?

    使用ADS828采集模擬信號,隨著CLK的提高,采集到的數(shù)據(jù)會有一些毛刺。不知道怎么解決。 我是用Actel的FPGA控制的,ADS828的時鐘也由FPGA發(fā)出。ADS828控制在工作狀態(tài)和低功耗
    發(fā)表于 02-14 08:26

    AN29-關(guān)于DC-DC轉(zhuǎn)換器的一些想法

    電子發(fā)燒友網(wǎng)站提供《AN29-關(guān)于DC-DC轉(zhuǎn)換器的一些想法.pdf》資料免費下載
    發(fā)表于 01-08 13:57 ?0次下載
    AN29-關(guān)于DC-DC轉(zhuǎn)換器的<b class='flag-5'>一些</b>想法

    使用DAC37J84時,遇到了一些問題求解答

    您好,我在使用DAC37J84時,遇到了一些問題,需要您的支持;具體情況如下: 我使用1片DAC37J84與Xilinx的XC7V485T FPGA進行通信,具體設(shè)置參數(shù)如下: DAC37J84
    發(fā)表于 01-06 06:36

    賽靈思低溫失效的原因,有沒有別的方法或者一些見解?

    賽靈思低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七臺都不行都是這個,0°
    發(fā)表于 12-30 16:28

    針對ZYNQ+ULTRASCALE的FPGA供電的一些疑問求解答

    針對ZYNQ+ULTRASCALE的FPGA供電一些疑問(比如XCZU15EG-FFVB1156I型號): 1:這個芯片的輸出配置可以通過I2C接口進行配置,有個疑問,就是板子在SMT貼片回來以后
    發(fā)表于 12-02 08:02

    一些常見的動態(tài)電路

    無論是模電還是數(shù)電,理論知識相對來說還是比較枯燥,各種電路原理理解清楚不算容易,換種生動形象的方式或許會增加一些趣味性,也更容易理解這些知識。下面整理了一些常見的電路,以動態(tài)圖形的方式展示。 整流
    的頭像 發(fā)表于 11-16 09:26 ?1133次閱讀
    <b class='flag-5'>一些</b>常見的動態(tài)電路

    分享一些常見的電路

    理解模電和數(shù)電的電路原理對于初學(xué)者來說可能比較困難,但通過一些生動的教學(xué)方法和資源,可以有效地提高學(xué)習(xí)興趣和理解能力。 下面整理了一些常見的電路,以動態(tài)圖形的方式展示。 整流電路 單相橋式整流
    的頭像 發(fā)表于 11-13 09:28 ?834次閱讀
    分享<b class='flag-5'>一些</b>常見的電路

    Verilog vhdl fpga

    相關(guān)專業(yè),具有良好的專業(yè)基礎(chǔ)知識。 感興趣可滴滴 JYHXDX534 2.工作年限不限,有工作經(jīng)驗或優(yōu)秀應(yīng)屆畢業(yè)生亦可。 3.對FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL
    發(fā)表于 11-12 16:40

    通過fpga控制lmx2595evm,lmx2595evm的spi接口共有10個針腳,這10個針腳是一些什么信號?

    如圖,我想通過fpga控制lmx2595evm,其通訊協(xié)議是spi,眾所周知,spi協(xié)議有四個端口:clk,miso,mosi,ss,但lmx2595evm的spi接口共有10個針腳,這10個針腳是一些什么信號?我該向這些針腳中發(fā)送什么數(shù)據(jù)?感謝回答。
    發(fā)表于 11-08 13:47

    LED驅(qū)動器應(yīng)用的一些指南和技巧

    電子發(fā)燒友網(wǎng)站提供《LED驅(qū)動器應(yīng)用的一些指南和技巧.pdf》資料免費下載
    發(fā)表于 09-25 11:35 ?0次下載
    LED驅(qū)動器應(yīng)用的<b class='flag-5'>一些</b>指南和技巧

    FPGA電路設(shè)計的一些技巧

    FPGA設(shè)計有別于DSP和ARM系統(tǒng),相比之下較為靈活和自由。主要是設(shè)計構(gòu)思好專用管腳的電路,通用I/O的連接可以自身定義。因而,FPGA電路設(shè)計中會有一些獨特的方法能夠參照。 FPGA
    發(fā)表于 07-21 20:20