一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB設(shè)計(jì)的阻抗匹配是怎樣的一回事

PCB線路板打樣 ? 來源: 云創(chuàng)硬見 ? 作者: 云創(chuàng)硬見 ? 2019-12-11 17:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

阻抗匹配是指在能量傳輸時(shí),要求負(fù)載阻抗要和傳輸線的特征阻抗相等,此時(shí)的傳輸不會產(chǎn)生反射,這表明所有能量都被負(fù)載吸收了。反之則在傳輸中有能量損失。在高速PCB設(shè)計(jì)中,阻抗的匹配與否關(guān)系到信號的質(zhì)量優(yōu)劣。

PCB走線什么時(shí)候需要做阻抗匹配?

不主要看頻率,而關(guān)鍵是看信號的邊沿陡峭程度,即信號的上升/下降時(shí)間,一般認(rèn)為如果信號的上升/下降時(shí)間(按10%~90%計(jì))小于6倍導(dǎo)線延時(shí),就是高速信號,必須注意阻抗匹配的問題。導(dǎo)線延時(shí)一般取值為150ps/inch。

特征阻抗

信號沿傳輸線傳播過程當(dāng)中,如果傳輸線上各處具有一致的信號傳播速度,并且單位長度上的電容也一樣,那么信號在傳播過程中總是看到完全一致的瞬間阻抗。由于在整個(gè)傳輸線上阻抗維持恒定不變,我們給出一個(gè)特定的名稱,來表示特定的傳輸線的這種特征或者是特性,稱之為該傳輸線的特征阻抗。特征阻抗是指信號沿傳輸線傳播時(shí),信號看到的瞬間阻抗的值。特征阻抗與PCB導(dǎo)線所在的板層、PCB所用的材質(zhì)(介電常數(shù))、走線寬度、導(dǎo)線與平面的距離等因素有關(guān),與走線長度無關(guān)。特征阻抗可以使用軟件計(jì)算。高速PCB布線中,一般把數(shù)字信號的走線阻抗設(shè)計(jì)為50歐姆,這是個(gè)大約的數(shù)字。一般規(guī)定同軸電纜基帶50歐姆,頻帶75歐姆,對絞線(差分)為100歐姆。

常見阻抗匹配的方式

1、串聯(lián)終端匹配

在信號源端阻抗低于傳輸線特征阻抗的條件下,在信號的源端和傳輸線之間串接一個(gè)電阻R,使源端的輸出阻抗與傳輸線的特征阻抗相匹配,抑制從負(fù)載端反射回來的信號發(fā)生再次反射。

匹配電阻選擇原則:匹配電阻值與驅(qū)動器的輸出阻抗之和等于傳輸線的特征阻抗。常見的CMOS和TTL驅(qū)動器,其輸出阻抗會隨信號的電平大小變化而變化。因此,對TTL或CMOS電路來說,不可能有十分正確的匹配電阻,只能折中考慮。鏈狀拓?fù)浣Y(jié)構(gòu)的信號網(wǎng)路不適合使用串聯(lián)終端匹配,所有的負(fù)載必須接到傳輸線的末端。

串聯(lián)匹配是最常用的終端匹配方法。它的優(yōu)點(diǎn)是功耗小,不會給驅(qū)動器帶來額外的直流負(fù)載,也不會在信號和地之間引入額外的阻抗,而且只需要一個(gè)電阻元件。常見應(yīng)用:一般的CMOS、TTL電路的阻抗匹配。USB信號也采樣這種方法做阻抗匹配。

2、并聯(lián)終端匹配

在信號源端阻抗很小的情況下,通過增加并聯(lián)電阻使負(fù)載端輸入阻抗與傳輸線的特征阻抗相匹配,達(dá)到消除負(fù)載端反射的目的。實(shí)現(xiàn)形式分為單電阻和雙電阻兩種形式。

匹配電阻選擇原則:在芯片的輸入阻抗很高的情況下,對單電阻形式來說,負(fù)載端的并聯(lián)電阻值必須與傳輸線的特征阻抗相近或相等;對雙電阻形式來說,每個(gè)并聯(lián)電阻值為傳輸線特征阻抗的兩倍。

并聯(lián)終端匹配優(yōu)點(diǎn)是簡單易行,顯而易見的缺點(diǎn)是會帶來直流功耗:單電阻方式的直流功耗與信號的占空比緊密相關(guān);雙電阻方式則無論信號是高電平還是低電平都有直流功耗,但電流比單電阻方式少一半。

常見應(yīng)用:以高速信號應(yīng)用較多。

(1)DDR、DDR2等SSTL驅(qū)動器。采用單電阻形式,并聯(lián)到VTT(一般為IOVDD的一半)。其中DDR2數(shù)據(jù)信號的并聯(lián)匹配電阻是內(nèi)置在芯片中的。

(2)TMDS等高速串行數(shù)據(jù)接口。采用單電阻形式,在接收設(shè)備端并聯(lián)到IOVDD,單端阻抗為50歐姆(差分對間為100歐姆)。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4362

    文章

    23458

    瀏覽量

    408297
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43835
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何確保模擬示波器的輸入阻抗匹配?

    輸入阻抗匹配是確保信號完整性和測量精度的關(guān)鍵。模擬示波器通常提供 1 MΩ ± x%(高阻)和 50 Ω 兩種輸入阻抗模式,需根據(jù)被測信號特性選擇匹配模式。以下是確保匹配的詳細(xì)步驟與注
    發(fā)表于 04-08 15:25

    阻抗匹配怎么設(shè)計(jì)?

    阻抗匹配設(shè)計(jì)有什么資料嗎?求推薦
    發(fā)表于 03-10 07:37

    Aigtek:功率放大器如何進(jìn)行阻抗匹配

    阻抗匹配是功率放大器設(shè)計(jì)中非常重要的部分,它涉及到信號傳輸?shù)男屎凸β实淖畲筝敵?。下面西安安泰將詳?xì)介紹功率放大器的阻抗匹配原理和方法。 阻抗是指電路對交流信號的阻礙程度,它由電阻(
    的頭像 發(fā)表于 03-05 11:02 ?400次閱讀
    Aigtek:功率放大器如何進(jìn)行<b class='flag-5'>阻抗匹配</b>

    深度解析:PCB高速信號傳輸中的阻抗匹配與信號完整性

    站式PCBA智造廠家今天為大家PCB設(shè)計(jì)中什么是高速信號?PCB設(shè)計(jì)中為什么高頻會出現(xiàn)信號失真。在電子設(shè)備制造中,高速信號的處理成為
    的頭像 發(fā)表于 12-30 09:41 ?602次閱讀

    利用兩個(gè)元件實(shí)現(xiàn) L 型網(wǎng)絡(luò)阻抗匹配

    本文要點(diǎn)L型網(wǎng)絡(luò)阻抗匹配個(gè)簡單的濾波器,由兩個(gè)電抗元件組成。L型濾波器具有較寬的帶寬,但在載波頻率下響應(yīng)速度緩慢。設(shè)計(jì)人員可以組合多個(gè)L型濾波器,實(shí)現(xiàn)更穩(wěn)健的響應(yīng)以及更高的品質(zhì)因數(shù)。阻抗匹配
    的頭像 發(fā)表于 12-20 18:57 ?1291次閱讀
    利用兩個(gè)元件實(shí)現(xiàn) L 型網(wǎng)絡(luò)<b class='flag-5'>阻抗匹配</b>

    Cadence技術(shù)解讀 天線的阻抗匹配技術(shù)

    之后,它們可以在所需傳輸頻率上提供特定阻抗。 雖然天線的形狀和尺寸多種多樣,但它們有個(gè)共同點(diǎn):需要在饋線末端施加阻抗匹配,以確保向負(fù)載傳輸最大功率。阻抗匹配電路非常簡單;它們充當(dāng)濾波
    的頭像 發(fā)表于 12-16 15:44 ?2063次閱讀
    Cadence技術(shù)解讀 天線的<b class='flag-5'>阻抗匹配</b>技術(shù)

    100M到200M的ADC在PCB設(shè)計(jì)時(shí),要進(jìn)行嚴(yán)格的阻抗匹配嗎?

    100M到200M的ADC在PCB設(shè)計(jì)時(shí),要進(jìn)行嚴(yán)格的阻抗匹配
    發(fā)表于 12-06 06:50

    Laird Eccosorb吸波材料的應(yīng)用案例

    抑制Retimer芯片在22GHz的雜訊是一回事,準(zhǔn)確提供所需解決方案的理想特征參數(shù)又是另外一回事。閱讀下文,了解家全球網(wǎng)絡(luò)技術(shù)制造商如何在對比九種不同的仿真結(jié)果后,最終選擇Laird Eccosorb GDS(經(jīng)過萊爾德實(shí)驗(yàn)
    的頭像 發(fā)表于 10-24 09:55 ?1182次閱讀
    Laird Eccosorb吸波材料的應(yīng)用案例

    阻抗匹配計(jì)算和差分走線設(shè)置

    ad,cadense 阻抗匹配計(jì)算和差分走線設(shè)置
    發(fā)表于 10-17 16:59 ?2次下載

    高速PCB布線中信號阻抗匹配的原因

    在電子信號的精密傳輸領(lǐng)域,阻抗匹配扮演著至關(guān)重要的角色。當(dāng)信號在傳輸過程中遭遇阻抗匹配時(shí),就如同水流在管道中遇到了障礙,不可避免地會產(chǎn)生反射現(xiàn)象。這種反射不僅會導(dǎo)致合成信號出現(xiàn)過沖,使信號波形在
    的頭像 發(fā)表于 09-25 16:13 ?1007次閱讀

    阻抗匹配中50歐姆好像是個(gè)很特殊的值,為什么呢?

    阻抗匹配中50歐姆好像是個(gè)很特殊的值,為什么呢?各種的阻抗匹配情況是怎樣考慮的?因?yàn)樽罱?b class='flag-5'>一個(gè)問題對
    發(fā)表于 09-19 07:26

    OPA847與OPA861之間沒有阻抗匹配,實(shí)際做成電路會有問題嗎?

    下面是我連的個(gè)電路,先電壓放大,再電壓轉(zhuǎn)電流,OPA847與OPA861之間沒有阻抗匹配,實(shí)際做成電路會有問題嗎?如果要阻抗匹配,是不是B端之間并聯(lián)個(gè)50歐電阻,但是這樣會分壓,
    發(fā)表于 09-09 06:22

    使用Tina ti仿真ths3201時(shí),發(fā)生源兩路輸入則輸出不對是怎么回事?

    使用Tina ti仿真ths3201時(shí),發(fā)生源兩路輸入則輸出不對,單路輸入結(jié)果卻正確。另外,我下載該仿真模型時(shí),模型沒有更新,因?yàn)楦轮?,ths3201無效,無法正常仿真。請問這是怎么一回事呢?
    發(fā)表于 08-14 06:21

    為什么要阻抗匹配?

    電子行業(yè)的工程師經(jīng)常會遇到阻抗匹配問題。什么是阻抗匹配?為什么要進(jìn)行阻抗匹配?本文帶您探究竟!什么是阻抗在電學(xué)中,常把對電路中電流所起的阻
    的頭像 發(fā)表于 07-10 08:25 ?1800次閱讀
    為什么要<b class='flag-5'>阻抗匹配</b>?

    PCB阻抗匹配過孔的多個(gè)因素你知道哪些?

    高速PCB設(shè)計(jì)中,阻抗匹配是至關(guān)重要的。過孔作為連接不同層信號的關(guān)鍵元素,也需要進(jìn)行阻抗匹配以確保信號的完整性。捷多邦小編今天就與大家聊聊PCB
    的頭像 發(fā)表于 07-04 17:39 ?2286次閱讀