一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb設(shè)計和電源之間怎樣來權(quán)衡

PCB線路板打樣 ? 來源:ct ? 2019-10-25 17:28 ? 次閱讀

在進行比較復(fù)雜的板子設(shè)計時,你必須進行一些設(shè)計權(quán)衡,而這些權(quán)衡會存在一些影響到PCB電源分配網(wǎng)絡(luò)設(shè)計的因素。

電容安裝在PCB板上時,會存在一個額外的回路電感,這個電感就與電容的安裝有關(guān)系?;芈冯姼兄档拇笮∫蕾囉谠O(shè)計,回路電感的大小取決于電容到過孔這段線的線寬和線長。走線的長度即連接電容和電源/地平面的長度、兩個孔間的距離、孔的直徑、電容的焊盤等等。如圖1所示為各種電容的安裝圖形:

pcb設(shè)計和電源之間怎樣來權(quán)衡

圖1 最佳的和最差的電容布局

對于電容的安裝和傳播電感,接下來是三種不同情況的設(shè)計。圖2表示的是各種設(shè)計情況對回路電感量的引入情況:

pcb設(shè)計和電源之間怎樣來權(quán)衡

圖2 最佳的和最差的電容布局

情況1-差的設(shè)計

設(shè)計人員不關(guān)注電源分配網(wǎng)絡(luò)(PDN)的設(shè)計。

孔的間距沒有優(yōu)化。

電源和地平面間的距離沒有優(yōu)化。

孔到電容引腳之間的走線距離較長。

對于整個回路電感大小來講,回路電感主要來自所布的線,因為與其它兩種情況比較,差的設(shè)計的線長是它們(較好的設(shè)計和非常好的設(shè)計)的5倍。從安裝電容的底層到最近平面的距離也是回路電感大小的主要因素,因為這是沒有優(yōu)化的(10mil),走線對整個回路電感大小的影響非常大。同樣,因為設(shè)計人員在電源和地之間用了10mil的電介質(zhì)材料,那么回路電感的次要因素來自傳播電感。過孔間的距離沒有優(yōu)化的效果相對于小孔的長度就沒有那么顯著,孔的影響在比較長的過孔時會變得更大。

情況2-好的設(shè)計

設(shè)計人員關(guān)注了部分電源分配網(wǎng)絡(luò)(PDN)的設(shè)計。

孔的間距有所改善,孔的長度保持不變。

電源和地平面間的距離有所改善。

過孔到電容引腳之間的走線距離經(jīng)過了優(yōu)化。

走線的回路電感依然還是整個回路電感的主要貢獻者。好的設(shè)計的走線回路電感要比差的設(shè)計情況的走線回路電感小2.7倍左右,因為設(shè)計人員減小了電介質(zhì)的厚度,從10mil減小到了5mil,傳播電感減小了一半。由于減小了過孔間的距離,過孔的影響有了一點點改善。

權(quán)衡多路設(shè)計的情況

在一塊有多路外設(shè)的PCB打樣板上,你的設(shè)計就不能再共享一個供電電源。這也許需要你通過你的設(shè)計去執(zhí)行DDR的電源接口,聯(lián)合各種I/O口的電源軌跡,或者聯(lián)合各種接收端的電源軌跡以減少PCB的BOM成本和PCB的布局復(fù)雜度。

電源軌跡共享增加了PDN的復(fù)雜度,同時在PCB上和die的位置處也增加了大量的噪聲。對于多路的情況,設(shè)計電源的分配解決方法主要有兩步:

1、低頻解決方法

2、高頻解決方法

在非常低頻的時候,第一步確保VRM的大小是否適合處理各種電流的需要。

低頻去耦一定要考慮清楚各種組合電源供電電流的情況。Bulk電容一定要選擇能覆蓋目標阻抗所覆蓋的頻段,做到精確的知道頻率范圍是有困難的,因為這有一個區(qū)域超過了阻抗曲線。這是在die上給定的電源區(qū)域,建立在自己的最大電流消耗上,而不是與其它路電流相關(guān)聯(lián)的由同一個供電電源供電組合的電流消耗。對于設(shè)計,bulk電容去耦的頻率范圍估計是從DC到大約5~10MHz。

這個例子是電源共享在核心電源供電(Vcc)和PCI Express hard IP Block(VccHIP)電源供電,例外的原因是:

VCC的電流會比VCCHIP的大很多。

對比VCC和VCCHIP,VCC的BGA的過孔電感會比VCCHIP低很多。

對比VCC和VCCHIP,VCC的截止頻率會比VCCHIP低很多。

因此,對于電源設(shè)計情況,在BGA過孔處使用最高截止頻率去耦是不適用的。如圖3所示的是VCC、VCCHIP電源路組合阻抗曲線不符合目標阻抗的情況,相當于不符合VCCHIP的截止頻率去耦,這是因為去耦電容效果被限制了。

pcb設(shè)計和電源之間怎樣來權(quán)衡

圖3 VCCHIP的截止頻率阻抗曲線

在這種情況下,你必須基于PCB去耦項目用整個瞬態(tài)電流來計算目標阻抗曲線,相當于電源路截止頻率的最大的電流消耗。在VCC和VCCHIP電源路共享的例子中,你必須用VCC電源路的截止頻率。如圖3所示為核心電源去耦的截止頻率的組合電源路的阻抗曲線。對于核心電源,用沿著BGA的球或者過孔的(VCC+VCCHIP)的總電流得到阻抗曲線。那么你可以檢查核對結(jié)果是否符合單個電源設(shè)計指導(dǎo)的目標阻抗。

基于同樣的去耦項目與圖4-A一樣,圖4-B所示為VCCHIP電源的阻抗曲線。但是,當?shù)玫竭@條曲線時,只有對于VCCHIP需要考慮電流消耗和BGA過孔數(shù)。如圖4-B所示,直到VCCHIP電源的截止頻率,VCCHIP的阻抗曲線都達到了目標阻抗。

最終的去耦項目必須達到各自目標阻抗的頻率。如果存在一些特殊的違反設(shè)計目標的情況,可以盡量小的調(diào)整以優(yōu)化去耦項目。

遇到類似的情況,可以根據(jù)VCC和VCCHIP的例子對任何供電電源組合進行優(yōu)化。

在一塊PCB板上,當有多個FPGA需要從同一個電源供電時,你可以使用相似的方法來應(yīng)對這種情況。對于設(shè)計低頻解決方案一定要用芯片的總電流消耗,對于高頻解決方案設(shè)計,一定要用其中一個芯片的電流消耗。你可以使用同樣數(shù)目的電容給其他芯片在高頻情況時去耦。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4342

    文章

    23345

    瀏覽量

    405342
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43661
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    開關(guān)電源與LDO線性穩(wěn)壓器的PCB設(shè)計技巧

    電源設(shè)計,是PCB設(shè)計中最核心、也最容易翻車的模塊之一。
    的頭像 發(fā)表于 04-22 13:41 ?585次閱讀
    開關(guān)<b class='flag-5'>電源</b>與LDO線性穩(wěn)壓器的<b class='flag-5'>PCB設(shè)計</b>技巧

    開關(guān)電源的輸入電容的PCB設(shè)計技巧

    在設(shè)計開關(guān)電源電路的PCB時,輸入電容的布局和布線至關(guān)重要,它直接影響電路的性能、效率和EMI表現(xiàn)。以下是輸入電容的PCB設(shè)計技巧: 1. 盡量靠近功率開關(guān)和輸入端 理由:輸入電容的主要作用是為
    發(fā)表于 04-07 11:06

    PCB】四層電路板的PCB設(shè)計

    電流不應(yīng)流經(jīng)低速器件。 ⑤在電源地線之間加上去耦電容,以提高電源回路的抗干擾能力。 4 具體實例 以下實例是基于ARM、自主移動的嵌入式系統(tǒng)核心板的PCB設(shè)計。 部分內(nèi)容截取....
    發(fā)表于 03-12 13:31

    電源濾波器的成本與性能之間存在怎樣的關(guān)系

    電源濾波器濾除干擾信號,保障電源純凈。無源與有源濾波器性能各異,成本不同。選擇需權(quán)衡性能、成本與需求,優(yōu)化設(shè)計與元件選用可達最佳性價比。
    的頭像 發(fā)表于 12-30 08:48 ?344次閱讀
    <b class='flag-5'>電源</b>濾波器的成本與性能<b class='flag-5'>之間</b>存在<b class='flag-5'>怎樣</b>的關(guān)系

    不可忽視!PCB設(shè)計中線寬的“微”妙之處

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計中線寬設(shè)計的重要性有哪些?PCB設(shè)計中線寬設(shè)計的重要性。作為電子元器件之間的橋梁,PCB通過精密布局的導(dǎo)電路徑(線路)
    的頭像 發(fā)表于 12-25 14:39 ?531次閱讀

    PCB設(shè)計中的Stub對信號傳輸?shù)挠绊?/a>

    PCB設(shè)計中應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的Stub對信號傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    HDMI模塊的PCB設(shè)計

    在前面各類設(shè)計的理論講解、設(shè)計實操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結(jié)合前面三種類型進行整體學(xué)習(xí)—模塊設(shè)計,本期推出第一章HDMI模塊的PCB設(shè)計,后續(xù)會繼續(xù)更新各類模塊的PCB設(shè)計教學(xué),以及PCB設(shè)計理論、設(shè)計技巧
    的頭像 發(fā)表于 10-22 14:16 ?1083次閱讀

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB
    發(fā)表于 10-13 15:48

    PCB設(shè)計PCB制板的緊密關(guān)系

    。以下是它們之間的關(guān)系: PCB設(shè)計PCB制板的關(guān)系 1. PCB設(shè)計PCB設(shè)計是指在電子產(chǎn)品開發(fā)過程中,設(shè)計工程師使用專業(yè)的電子設(shè)計
    的頭像 發(fā)表于 08-12 10:04 ?845次閱讀

    Xilinx 7系列FPGA PCB設(shè)計指導(dǎo)

    平面(GND)和小平面(局部鋪銅)。 圖2、Planes舉例 1.3 過孔 過孔是一塊金屬,在PCB的Z軸空間中的兩個或多個點之間進行電氣連接。過孔在PCB之間傳輸信號或
    發(fā)表于 07-19 16:56

    PCB設(shè)計基本原則總結(jié),工程師必看

    PCB設(shè)計標準,如IPC-2221和IPC-2222,以確保設(shè)計符合行業(yè)規(guī)范。 2、電氣隔離: 在設(shè)計中使用適當?shù)碾姎飧綦x,確保不同電源、電壓和信號之
    的頭像 發(fā)表于 07-09 09:46 ?1753次閱讀

    PCB設(shè)計的EMC有哪些注意事項

    一站式PCBA智造廠家今天為大家講講PCB layout的EMC設(shè)計應(yīng)該注意哪些? PCB設(shè)計 emc注意事項。按照PCB設(shè)計流程,一個產(chǎn)品Layout完成之后,需要進入嚴格的評審環(huán)節(jié),所設(shè)計的產(chǎn)品
    的頭像 發(fā)表于 06-12 09:49 ?869次閱讀

    PCB設(shè)計中的常見問題有哪些?

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計中的常見問題有哪些?PCB設(shè)計布局時容易出現(xiàn)的五大常見問題。在電子產(chǎn)品的開發(fā)過程中,PCB(Printed Circuit Board,印刷電路
    的頭像 發(fā)表于 05-23 09:13 ?1221次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的常見問題有哪些?

    pcb設(shè)計

    cadence原理圖、Allegro PCB設(shè)計。Aundefined 1.根據(jù)客戶要求代畫原理圖和PCB。 2.原理圖和PCB的修改。 3.單板、雙層板、多層板均可。 支持軟件: cadence
    發(fā)表于 05-09 01:38

    這幾招教你解決PCB設(shè)計中的電磁干擾(EMI)問題

    作為電子設(shè)計中重要組成部分,在PCB設(shè)計中出現(xiàn)電磁問題時如何解決呢?本文將從多方面細節(jié)探討問題要點,可以采取以下解決辦法降低或消除電磁干擾(EMI): 1.合理的PCB設(shè)計: 盡量采用層板設(shè)計,以
    發(fā)表于 05-08 14:39 ?3626次閱讀