一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB高速是怎樣來界定的

PCB線路板打樣 ? 來源:ct ? 作者:維庫(kù)電子市場(chǎng)網(wǎng) ? 2019-09-23 14:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果一個(gè)數(shù)字系統(tǒng)的時(shí)鐘頻率達(dá)到或者超過50MHz,而且工作在這個(gè)頻率之上的電路已經(jīng)占到了整個(gè)電子系統(tǒng)一定的分量(比如說1/3),這就稱為高速電路。

實(shí)際上信號(hào)的諧波頻率比信號(hào)本身的重復(fù)頻率高,是信號(hào)快速變化的上升沿與下降沿引發(fā)了信號(hào)傳輸?shù)姆穷A(yù)期結(jié)果。因此,通常約定如果走線傳播延時(shí)大于20%驅(qū)動(dòng)端的信號(hào)上升時(shí)間,則認(rèn)為此類信號(hào)是高速信號(hào)并可能產(chǎn)生傳輸線效應(yīng)。

定義了傳輸線效應(yīng)發(fā)生的前提條件,又如何判斷傳播延時(shí)是否大于20%驅(qū)動(dòng)端的信號(hào)上升時(shí)間呢?信號(hào)上升時(shí)間的典型值一般可通過器件手冊(cè)查出,而信號(hào)的傳播時(shí)間在PCB設(shè)計(jì)中由實(shí)際布線長(zhǎng)度和傳播速度決定。例如,“FR4”板上信號(hào)傳播速度大約為6in/ns(1in=2.54 cm),但如果過孔多,器件引腳多,速度將降低,高速邏輯器件的信號(hào)上升時(shí)間大約為0.2ns,則安全的走線長(zhǎng)度將不會(huì)超過0.24in。

假設(shè)“Tr”為信號(hào)上升時(shí)問,“TD”為信號(hào)線傳播延時(shí),有如下經(jīng)驗(yàn)法則:如果民≥5TD,信號(hào)落在安全區(qū)域;如果2TD≥Tr≥5TD,信號(hào)落在不確定區(qū)域;如果Tr≤2TD,信號(hào)落在問題區(qū)域。對(duì)于落在不確定區(qū)域及問題區(qū)域的信號(hào),應(yīng)該使用高速電路設(shè)計(jì)方法。

與低速情況下的數(shù)字設(shè)計(jì)相比,高速數(shù)字設(shè)計(jì)著重強(qiáng)調(diào)了數(shù)字電路之間用來傳輸信號(hào)的路徑和互連,從發(fā)送信號(hào)芯片到接收信號(hào)芯片間的完整的電流路徑,包括封裝、走線、連接器、插座,以及許多其他的結(jié)構(gòu)。高速數(shù)字電路的設(shè)計(jì)主要研究互連對(duì)信號(hào)傳播的影響、信號(hào)間的相互作用,以及和外界的相互作用。

來源:維庫(kù)電子市場(chǎng)網(wǎng)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4365

    文章

    23483

    瀏覽量

    409421
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43906
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高頻高速PCB測(cè)試解決方案

    高頻高速PCB廣泛應(yīng)用于AI、高速通信、數(shù)據(jù)中心和消費(fèi)電子等領(lǐng)域。其性能的穩(wěn)定性和可靠性決定了整個(gè)系統(tǒng)的信號(hào)完整性和運(yùn)行效率。高速PCB產(chǎn)業(yè)
    的頭像 發(fā)表于 05-20 09:13 ?766次閱讀
    高頻<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>測(cè)試解決方案

    高速PCB板的電源布線設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進(jìn)入新的時(shí)代后,這對(duì)于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對(duì)高速PCB設(shè)計(jì)中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    怎么設(shè)計(jì)ADS828E的高速PCB板,要注意哪些問題?

    這幾天自己再畫一塊基于ADS828E的AD采集模塊,和FPGA相接的。但由于自己以前沒有畫過高速PCB板,也沒有用過高速的AD模塊,所以想請(qǐng)教大家怎么設(shè)計(jì)ADS828E的高速
    發(fā)表于 02-06 07:59

    應(yīng)變計(jì)的測(cè)量范圍和精度是如何界定?

    應(yīng)變計(jì)的測(cè)量范圍和精度的界定方法及其影響因素:一、振弦式應(yīng)變計(jì)的基本原理振弦式應(yīng)變計(jì)通過測(cè)量振弦在受力作用下的振動(dòng)頻率變化推算應(yīng)變值。當(dāng)結(jié)構(gòu)發(fā)生應(yīng)變時(shí),振弦受到
    的頭像 發(fā)表于 01-17 15:33 ?759次閱讀
    應(yīng)變計(jì)的測(cè)量范圍和精度是如何<b class='flag-5'>界定</b>?

    高速PCB設(shè)計(jì)EMI防控手冊(cè):九大關(guān)鍵步驟詳解

    的關(guān)注。據(jù)統(tǒng)計(jì),幾乎60%的EMI問題都可以通過優(yōu)化高速PCB設(shè)計(jì)解決。本文將詳細(xì)介紹高速PCB設(shè)計(jì)解決EMI問題的九大規(guī)則,幫助工程師們
    的頭像 發(fā)表于 12-24 10:08 ?548次閱讀

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號(hào)完整性問題的風(fēng)險(xiǎn),這種問題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專注于創(chuàng)建不易受信號(hào)完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?1733次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計(jì)指南

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計(jì)公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,
    發(fā)表于 10-13 15:48

    高速PCB信號(hào)完整性分析及應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號(hào)完整性分析及應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 14:14 ?6次下載

    高速PCB信號(hào)和電源完整性問題的建模方法研究

    高速PCB信號(hào)和電源完整性問題的建模方法研究
    發(fā)表于 09-21 14:13 ?1次下載

    高速PCB信號(hào)完整性分析及硬件系統(tǒng)設(shè)計(jì)中的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號(hào)完整性分析及硬件系統(tǒng)設(shè)計(jì)中的應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 14:11 ?4次下載

    高速PCB信號(hào)完整性設(shè)計(jì)與分析

    高速PCB信號(hào)完整性設(shè)計(jì)與分析
    發(fā)表于 09-21 11:51 ?4次下載

    高速電路PCB的EMC設(shè)計(jì)考慮

    電子發(fā)燒友網(wǎng)站提供《高速電路PCB的EMC設(shè)計(jì)考慮.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 11:50 ?5次下載

    高速電路PCB及其電源完整性設(shè)計(jì)

    電子發(fā)燒友網(wǎng)站提供《高速電路PCB及其電源完整性設(shè)計(jì).pdf》資料免費(fèi)下載
    發(fā)表于 09-21 11:49 ?0次下載

    高速PCB電源完整性研究

    電子發(fā)燒友網(wǎng)站提供《高速PCB電源完整性研究.pdf》資料免費(fèi)下載
    發(fā)表于 09-19 17:36 ?0次下載

    PCle Gen 5的高速PCB布局

    電子發(fā)燒友網(wǎng)站提供《PCle Gen 5的高速PCB布局.pdf》資料免費(fèi)下載
    發(fā)表于 09-05 11:04 ?4次下載
    PCle Gen 5的<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局