一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

搞定PCB仿真,只需要3步!

PE5Z_PCBTech ? 來源:EDA設(shè)計(jì)智匯館 ? 2019-11-21 11:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

搞定PCB仿真,只需要3步!

摘要

電源完整性(PI,Power Integrity)就是為板級系統(tǒng)提供一個(gè)穩(wěn)定可靠的電源分配系統(tǒng)(PDS)。

實(shí)質(zhì)上是要使系統(tǒng)在工作時(shí),電源、地噪聲得到有效的控制,在一個(gè)很寬的頻帶范圍內(nèi)為芯片提供充足的能量,并充分抑制芯片工作時(shí)所引起的電壓波動(dòng)、輻射及串?dāng)_。

隨著超大規(guī)模集成電路工藝的發(fā)展,芯片工作電壓越來越低,而工作速度越來越快,功耗越來越大,單板的密度也越來越高,因此對電源供應(yīng)系統(tǒng)在整個(gè)工作頻帶內(nèi)的穩(wěn)定性提出了更高的要求。

電源完整性設(shè)計(jì)的水平直接影響著系統(tǒng)的性能,如整機(jī)可靠性,信噪比與誤碼率,及EMI/EMC等重要指標(biāo)。

板級電源通道阻抗過高和同步開關(guān)噪聲SSN過大會(huì)帶來嚴(yán)重的電源完整性問題,這些會(huì)給器件及系統(tǒng)工作穩(wěn)定性帶來致命的影響。

PI設(shè)計(jì)就是通過合理的平面電容、分立電容、平面分割應(yīng)用確保板級電源通道阻抗?jié)M足要求,確保板級電源質(zhì)量符合器件及產(chǎn)品要求,確保信號質(zhì)量及器件、產(chǎn)品穩(wěn)定工作。

PI和SI的相互影響:

從整個(gè)仿真領(lǐng)域來看,剛開始大家都把注意力放在信號完整性上,但是實(shí)際上電源完整性和信號完整性是相互影響相互制約的。

電源、地平面在供電的同時(shí)也給信號線提供參考回路,直接決定回流路徑,從而影響信號的完整性;

同樣信號完整性的不同處理方法也會(huì)給電源系統(tǒng)帶來不同的沖擊,進(jìn)而影響電源的完整性設(shè)計(jì)。

所以對電源完整性和信號的完整性地融會(huì)貫通是很有益處的。設(shè)計(jì)工程師在掌握了信號完整性設(shè)計(jì)方法之后,充實(shí)電源完整性設(shè)計(jì)知識顯得很有必要。

PI研究的內(nèi)容

1:板級電源通道阻抗仿真分析,在充分利用平面電容的基礎(chǔ)上,通過仿真分析確定旁路電容的數(shù)量、種類、位置等,以確保板級電源通道阻抗?jié)M足器件穩(wěn)定工作要求。
2:板級直流壓降仿真分析,確保板級電源通道滿足器件的壓降限制要求。
3:板級諧振分析,避免板級諧振對電源質(zhì)量及EMI的致命影響等。

電源分配系統(tǒng)(PDS)

研究的內(nèi)容

電源分配系統(tǒng)(PDS):上圖是一張經(jīng)典的電源分配系統(tǒng)特性 圖,相信大家都比較熟悉。從這個(gè)圖里面,我們可以將整個(gè)電源頻段分成幾部分。在低頻段,電源噪聲主要靠電源轉(zhuǎn)換芯片VRM來濾波。在幾MHZ到幾百M(fèi)HZ的頻段,電源噪聲主要是由板級分立電容和PCB的電源地平面對來濾波。在高頻部分,電源噪聲主要是由PCB的電源地平面對和芯片內(nèi)部的高頻電容來濾波。我們在做仿真的時(shí)候,對低頻和高頻部分的仿真精度都還不準(zhǔn)確,真正有意義的頻段主要還是在幾MHZ到幾百M(fèi)HZ這個(gè)頻段。

目標(biāo)阻抗Ztarget

該聊聊大家都很熟悉的目標(biāo)阻抗Ztarget了。筆者認(rèn)為,這個(gè)目標(biāo)阻抗是電源完整性仿真里的一個(gè)有用但不精確的標(biāo)準(zhǔn)。

其中:Ztarget目標(biāo)阻抗
Power Supply Voltage是工作電壓
Allowed Ripple 是允許的工作電壓紋波系數(shù)
Current 是工作電流,目前這個(gè)值是用最大電流的1/2來替代。

大家都知道,電源測試的時(shí)候,主要是測試紋波,噪聲,但是業(yè)界目前還很難通過軟件進(jìn)行時(shí)域的紋波噪聲仿真(一些大公司已經(jīng)通過測試來建立芯片的噪聲模型, 然后用這個(gè)模型直接仿真,得到的結(jié)果就是電源噪聲,但目前還處于探索階段,沒有推廣使用),而是仿真電源分配系統(tǒng)的電源阻抗,他們的關(guān)系可以通過V=R/I來聯(lián)系。因此如果還是仿真阻抗曲線的話,測試與仿真不能形成閉環(huán)。

在衡量這個(gè)阻抗曲線是否能滿足要求的時(shí)候,使用了這個(gè)目標(biāo)阻抗的標(biāo)準(zhǔn),但是仔細(xì)想想,這個(gè)標(biāo)準(zhǔn)還是有很多問題的,比如:這里的電流多大合適?實(shí)際的單板功耗是一個(gè)動(dòng)態(tài)功耗,是不端的變的。在單板的整個(gè)頻段范圍里,使用統(tǒng)一的目標(biāo)阻抗值,肯定也是不合理的,應(yīng)該是各個(gè)頻段,標(biāo)準(zhǔn)不一樣。

雖然有這些問題存在,但這個(gè)標(biāo)準(zhǔn)還是很有用的,可以通過這個(gè)標(biāo)準(zhǔn)衡量電源平面的好壞。

就如目前的時(shí)序計(jì)算,大家基本上都是通過公式對時(shí)序進(jìn)行計(jì)算,就是所 謂的靜態(tài)時(shí)序分析。

雖然這個(gè)靜態(tài)時(shí)序分析對電源波動(dòng),ISI,SSN等問題考慮不周到,也就是說計(jì)算結(jié)果不準(zhǔn)確,但用來衡量接口時(shí)序還是很有用的。

因此筆 者認(rèn)為,目標(biāo)阻抗是一個(gè)有用而不準(zhǔn)確的標(biāo)準(zhǔn)。

關(guān)于電容

關(guān)于電容的資料很多,這里只做簡單介紹。

電容不僅僅是電容:在頻率很高時(shí),電容不能再被當(dāng)作一個(gè)理想的電容看,而應(yīng)該充分考慮到它的寄生參數(shù)效應(yīng),通常電容的寄生參數(shù)為ESR,ESL。

串聯(lián)的RLC電路在f處諧振。其曲線如下圖。圖中f為串聯(lián)諧振頻率(SRF),在f之前為容性,而在f之后,則為感性,相當(dāng)一個(gè)電感,所以在選擇濾波電容時(shí),必須使電容器工作在諧振頻率之前。

關(guān)于仿真結(jié)果

在仿真的時(shí)候,由于目前VRM的模型基本上是不準(zhǔn)確的,低頻的濾波靠DC/DC電源轉(zhuǎn)換芯片來完成,一般300K以下的低頻阻抗曲線是不準(zhǔn)確地。頻率范圍的上限一般取信號的截止頻率fknee=0.35 /Trrise,其中Trise為信號上升時(shí)間。

但是也要明白一點(diǎn),如果你只是做板級電源完整性仿真,最多考慮到1G就可以了,因?yàn)榇笥?G以后,要靠芯片內(nèi)部的電容來濾波,在做板級仿真的時(shí)候,沒有芯 片內(nèi)部的模型,所以高頻部分的仿真也是不準(zhǔn)確的。

當(dāng)然了,如果您有芯片內(nèi)部的信息,也可以用SIWAVE等軟件做DIE-PACKAGE-BOARD的協(xié) 同仿真,高頻部分也就準(zhǔn)確了。

因此很多情況下,低頻仿真不出電源負(fù)反饋、高頻仿真不出芯片內(nèi)電容, 我們不要把仿真的結(jié)果當(dāng)做絕對值,可以把它當(dāng)作是相對值,通過去耦電容的選擇和放置、電源和地平面的分割等方法來優(yōu)化阻抗。

祝愿各位在做仿真的時(shí)候能靈活運(yùn)用。

確保信號完整性的PCB設(shè)計(jì)方法

通過總結(jié)影響信號完整性的因素,在PCB設(shè)計(jì)過程較好地確保信號完整性,可以從以下幾個(gè)方面來考慮。

(1)電路設(shè)計(jì)上的考慮。包括控制同步切換輸出數(shù)量,控制各單元的最大邊沿速率(dI/dt和dV/dt),從而得到最低且可接受的邊沿速率;為高輸出功能塊(如時(shí)鐘驅(qū)動(dòng)器)選擇差分信號;在傳輸線上端接無源元件(如電阻、電容等),以實(shí)現(xiàn)傳輸線與負(fù)載間的阻抗匹配。

(2)最小化平行布線的走線長度。

(3)元件擺放要遠(yuǎn)離I/O互連接口和其他易受干擾及耦合影響的區(qū)域,盡量減小元件間的擺放間隔。

(4)縮短信號走線到參考平面的距離間隔。

(5)降低走線阻抗和信號驅(qū)動(dòng)電平。

(6)終端匹配??稍黾咏K端匹配電路或者匹配元件。

(7)避免相互平行的走線布線,為走線間提供足夠的走線間隔,減小電感耦合。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18372

    瀏覽量

    256317
  • 集成電路
    +關(guān)注

    關(guān)注

    5425

    文章

    12070

    瀏覽量

    368486
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409718

原文標(biāo)題:搞定PCB電源完整性仿真,只需要3步!

文章出處:【微信號:PCBTech,微信公眾號:EDA設(shè)計(jì)智匯館】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    工廠設(shè)備總故障?諧波治理新國標(biāo)解讀,3搞定省電又保生產(chǎn)

    工廠設(shè)備總故障?諧波治理新國標(biāo)解讀,3搞定省電又保生產(chǎn)
    的頭像 發(fā)表于 04-24 17:29 ?278次閱讀
    工廠設(shè)備總故障?諧波治理新國標(biāo)解讀,<b class='flag-5'>3</b><b class='flag-5'>步</b><b class='flag-5'>搞定</b>省電又保生產(chǎn)

    【功能上線】華秋PCB下單新增“3D仿真預(yù)覽”,讓PCB設(shè)計(jì)缺陷無處遁形

    華秋PCB下單新增“3D仿真預(yù)覽”,讓PCB設(shè)計(jì)缺陷無處遁形
    的頭像 發(fā)表于 03-28 14:54 ?1236次閱讀
    【功能上線】華秋<b class='flag-5'>PCB</b>下單新增“<b class='flag-5'>3</b>D<b class='flag-5'>仿真</b>預(yù)覽”,讓<b class='flag-5'>PCB</b>設(shè)計(jì)缺陷無處遁形

    STM32CubeMx使用ADC時(shí),只需要將通道進(jìn)行配置,不需要對引腳進(jìn)行模擬輸入嗎?

    當(dāng)使用ADC時(shí),只需要將通道進(jìn)行配置,不需要對引腳進(jìn)行模擬輸入嗎?模擬輸入腳只能夠接收模擬電壓信號,而ADC只是將模擬信號轉(zhuǎn)換為數(shù)字信號的,只有先使用模擬輸入,將信號引入進(jìn)來,在使用ADC,這樣才能使用吧。但是,當(dāng)我將ADC的通道打開時(shí),CubeMx是默認(rèn)進(jìn)行模擬輸入了,
    發(fā)表于 03-13 07:32

    DLP4500與工業(yè)相機(jī)實(shí)現(xiàn)同步,DLP4500的J14 trigger只需要接入兩根線(如圖),請問應(yīng)該怎么接?

    DLP4500與工業(yè)相機(jī)(piont gray公司生產(chǎn))實(shí)現(xiàn)同步,工業(yè)相機(jī)提供了9根不同顏色線(如圖,其中一根線為屏蔽層),但是DLP4500的J14 trigger只需要接入兩根線(如圖),請問應(yīng)該怎么接(什么顏色的線接到DLP上,現(xiàn)在手頭沒有黃色轉(zhuǎn)接頭)
    發(fā)表于 03-03 08:09

    ADS1274有四個(gè)通道,如果我只需要用1個(gè)通道,其他的AINP[2:4]和AINN[2:4]該如何處理呢?

    請問TI工程師,ADS1274有四個(gè)通道,如果我只需要用1個(gè)通道,其他的AINP[2:4]和AINN[2:4]該如何處理呢?還有DOUT[2:4]如果不用該如何處理?謝謝!
    發(fā)表于 02-07 06:31

    電壓輸出只需要0~5v,DAC8760供電電壓AVDD可以接TPS54340的5V輸出嗎?

    MSP430F5438)。 我看評估版的原理圖,遇到幾個(gè)疑問: 1. DAC8760 的供電有個(gè)負(fù)15V,請問我的需求有必要要負(fù)電源嗎?我看有個(gè)帖子寫了,如果不需要輸出負(fù)電壓就不需要。 2. 我電壓輸出只需要0
    發(fā)表于 01-17 07:55

    spi16f887與ldc1000的spi通信,是否對于讀、寫,都是只需要把CSB變成低電平即可?

    對于ldc1000的spi通信我有以下幾個(gè)問題: 應(yīng)用情況是spi16f887與ldc1000的spi通信 1.是否對于讀、寫,都是只需要把CSB變成低電平即可。 2.對于寫操作,寫地址時(shí)(例如
    發(fā)表于 01-14 07:45

    ADS1115接線是只需要接SCL與SDA嗎?ADDR與ALERT/RDY需要接線嗎?

    ADS1115接線是只需要接SCL與SDA嗎?ADDR與ALERT/RDY需要接線嗎? 差分輸入與單輸入有什么區(qū)別,怎樣配置兩種模式?
    發(fā)表于 12-31 06:27

    AD模數(shù)轉(zhuǎn)換器敷銅是AGND和DGND分開敷,還是只需要在頂層和底層敷AGND?

    AD模數(shù)轉(zhuǎn)換器敷銅,雙面布板,AGND和DGND已通過0歐姆電阻連接好,我想問,敷銅是AGND和DGND分開敷,還是只需要在頂層和底層敷AGND?
    發(fā)表于 12-27 08:16

    ADS1246校正是不是只需要發(fā)送校正命令就行了?

    第一次作信號測量工作,好多基礎(chǔ)的知識不甚了解 ADS1246校正是不是只需要發(fā)送校正命令就行了,后面測量模擬信號轉(zhuǎn)換出來的二進(jìn)制數(shù)直接使用就行了嗎?這些數(shù)據(jù)不需要后續(xù)人工讀取偏移寄存器中的數(shù)值
    發(fā)表于 12-27 06:19

    雙通道AD只需要用一路,另一通道不需要時(shí)模擬輸入引腳如何處理?

    雙通道AD只需要用一路,另一通道不需要時(shí)模擬輸入引腳如何處理?是可以直接懸空,電阻或電容接地?看手冊好像沒有提到相關(guān)方面的處理辦法?;蛘哂袥]有相關(guān)參考原理圖
    發(fā)表于 12-13 13:30

    ADS1282的參考電壓必須都是+2.5V 和-2.5V 還是只需要保證+VREF 和 -VREF之間的電壓差為5V就行了?

    你好,ADS差分輸入時(shí) +VREF 和 -VREF 必須都是+2.5V 和-2.5V 還是只需要保證+VREF 和 -VREF之間的電壓差為5V就行了?像這種接法不會(huì)導(dǎo)致-VREF的電壓不穩(wěn)定嗎?
    發(fā)表于 12-11 06:56

    請問HD3SS215 aux_sel需要如何做設(shè)定?是只需要將電壓設(shè)定為1/2即可使用嗎?

    請問HD3SS215 aux_sel需要如何做設(shè)定? 是只需要將電壓設(shè)定為1/2即可使用嗎? 例如3.3V 的1/2電位?
    發(fā)表于 12-09 07:27

    51進(jìn)電機(jī)仿真程序

    電子發(fā)燒友網(wǎng)站提供《51進(jìn)電機(jī)仿真程序.rar》資料免費(fèi)下載
    發(fā)表于 09-24 17:20 ?6次下載

    振蕩電路沒仿真出來波形是怎么回事?

    圖1 是一個(gè)驅(qū)動(dòng)電路,只需要15V供電就能驅(qū)動(dòng)5.8NF的負(fù)載。圖2-3是負(fù)載兩端的輸出波形。 這個(gè)驅(qū)動(dòng)沒琢磨出來,用的啥振蕩電路,哪幾個(gè)是選頻網(wǎng)絡(luò),,怎么算出來的。。還請壇友們賜教 。 這電路是我對著都沒仿真出來波形,不
    發(fā)表于 08-13 08:16