一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CMOS集成電路設(shè)計(jì)中邏輯門電路分析

西西 ? 來源:博客園 ? 作者:陽(yáng)光&技術(shù) ? 2020-07-21 06:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

邏輯門(Logic Gates)是集成電路設(shè)計(jì)的基本組件。通過晶體管或MOS管組成的簡(jiǎn)單邏輯門,可以對(duì)輸入的電平(高或低)進(jìn)行一些簡(jiǎn)單的邏輯運(yùn)算處理,而簡(jiǎn)單的邏輯門可以組合成為更復(fù)雜的邏輯運(yùn)算,是超大規(guī)模集成電路設(shè)計(jì)的基礎(chǔ)。

最基本的邏輯門有三種,即“與”、“或”、“非”,其符號(hào)如下圖所示:

CMOS集成電路設(shè)計(jì)中邏輯門電路分析

至于它們的邏輯作用這里不再列出了,免得大家說編劇我灌水,為了顯得我能勉強(qiáng)高逼格一點(diǎn),我們仔細(xì)看看邏輯門芯片中有哪些信息值得我們關(guān)注,F(xiàn)ollow me!

如果你仔細(xì)觀察過74HC系列與、或、非邏輯器件數(shù)據(jù)手冊(cè)(datasheet)的邏輯原理圖(Logic Diagram),我們會(huì)發(fā)現(xiàn)上面三個(gè)門會(huì)是下圖那樣的:

CMOS集成電路設(shè)計(jì)中邏輯門電路分析

我們利用以前教材上的知識(shí)來化簡(jiǎn)一下這三個(gè)組合邏輯,如下所示:

CMOS集成電路設(shè)計(jì)中邏輯門電路分析

果然還是“與”、“或”、“非”邏輯,有心人可能立馬就發(fā)現(xiàn)其中的奧秘:這些邏輯全都被表達(dá)成“與非”、“或非”!原來以前在學(xué)校做的那些將邏輯表達(dá)式化成“與非”、“或非”的題目在這里就有呀,真是學(xué)以致用呀,我太興奮了,我太有才了,我太…

打住,今天我來這不是讓你來做這些簡(jiǎn)單的表達(dá)式化簡(jiǎn),而是想問你們兩個(gè)問題:

(1)為什么這么簡(jiǎn)單且基本得不能再基本的邏輯運(yùn)算要做得這么復(fù)雜?或者換句話說,為什么學(xué)校的書本上有那么多將邏輯表達(dá)式化成“與非”、“或非”的題目?

(2)為什么插入那么多非門?好像不要錢似的!

這兩個(gè)問題涉及到集成電路的設(shè)計(jì),我們首先來看看在CMOS集成電路設(shè)計(jì)中是如何將這三個(gè)邏輯設(shè)計(jì)出來的,如下圖所示的“非門”邏輯構(gòu)造:

CMOS集成電路設(shè)計(jì)中邏輯門電路分析

上面帶圓圈的是PMOS晶體管,下面是NMOS晶體管,從開關(guān)的角度來看,PMOS管相當(dāng)于PNP三極管,輸入為“1”時(shí)截止,輸入為“0”時(shí)導(dǎo)通;而NMOS則相當(dāng)于NPN三極管,輸入為“1”時(shí)導(dǎo)通,輸入為“0”時(shí)截止(這個(gè)比喻可能不太合適,但你可以這么去理解這個(gè)開關(guān)行為,因?yàn)橄鄬?duì)于MOS管,可能更多人對(duì)三極管更熟悉,如果不是的話,可以忽略這個(gè)比喻)。

當(dāng)輸入為“0”時(shí),下面的NMOS截止,而上面的PMOS導(dǎo)通將輸出拉為高電平,即輸出“1”。當(dāng)輸入為“1”時(shí),上面的PMOS截止,而下面的NMOS導(dǎo)通將輸出拉為低電平,即輸出“0”,很明顯,這就是個(gè)“非門”邏輯。

OK,我們?cè)倏纯础芭c非門”邏輯的結(jié)構(gòu):

CMOS集成電路設(shè)計(jì)中邏輯門電路分析

當(dāng)上圖中的任何一個(gè)輸入(A或B)為低時(shí),都將有一只PMOS導(dǎo)通,從而將輸出Y拉高,因此該電路是“與非門”邏輯,那么“與門”邏輯就是在“與非門”后面加一級(jí)“非門”了,如下圖所示:

CMOS集成電路設(shè)計(jì)中邏輯門電路分析

有些人就會(huì)叫起來:編劇你腦殘了,這不是亂蓋嗎?我下面設(shè)計(jì)的電路不是更省邏輯嗎?

CMOS集成電路設(shè)計(jì)中邏輯門電路分析

你自己看看,只有當(dāng)輸入A與B都為高電平時(shí),輸出Y才被上拉為高電平,而只要有任何一個(gè)輸入為低電平時(shí),輸出Y就被拉為低電平,不是嗎?我太有才了!你們電子制作站微信訂閱號(hào)的老師水平真是太差了!

但是,對(duì)MOS管有較深理解的人都會(huì)知道,NMOS可以高效傳輸?shù)碗娖?,而PMOS可以高效傳輸高電平,兩者配合可以達(dá)到軌對(duì)軌輸出,而相反卻不可以(會(huì)有損耗),因此你設(shè)計(jì)的邏輯電路從書本上看是合格的,但實(shí)際應(yīng)用中不會(huì)有這種電路。

這樣你發(fā)現(xiàn)了什么沒有?在CMOS集成電路設(shè)計(jì)中,構(gòu)建一個(gè)“與門”邏輯竟然比“與非門”邏輯還要多花費(fèi)兩個(gè)MOS晶體管,CMOS門在本質(zhì)上是反相位的,也就是說每一個(gè)基本的邏輯門都自帶了一個(gè)邏輯非,所以說,在學(xué)校里老師讓你將復(fù)雜的表達(dá)式化成“與非”或“或非”邏輯,不僅僅是讓你考試拿分的一道題,而是在CMOS集成電路設(shè)計(jì)當(dāng)中,用“與非”、“或門”這樣的設(shè)計(jì)可以充分地利用CMOS門本身的“邏輯非”。

這么一個(gè)“與門”邏輯與“與非門”邏輯之間的差距雖然僅有兩個(gè)MOS管,但是在成千上萬的大規(guī)模集成電路設(shè)計(jì)時(shí)(如奔騰處理器),省下來的面積就非??捎^了。

下面是“或非門”邏輯的結(jié)構(gòu),讀者有興趣可以推導(dǎo)一下

CMOS集成電路設(shè)計(jì)中邏輯門電路分析

你可能認(rèn)為這只是巧合而已,那你可以看看更復(fù)雜的邏輯芯片的邏輯原理圖,大多數(shù)都是用“與非門”、“或非門”、“非門”,當(dāng)然,有些也不是,畢竟只是上層的邏輯原理框圖,但是底層的CMOS實(shí)現(xiàn)肯定是一樣的

這樣第一個(gè)問題就已經(jīng)解答了,那么第二個(gè)問題呢?首先要說的是:插入的非門肯定是要花錢的,但是既然這么做,就一定有道理。有人說輸入插入非門是為了整形,輸出插入非門是為了增強(qiáng)帶負(fù)載能力,難道“與非門”或“或非門”的帶負(fù)載能力會(huì)比“非門”差?都是一樣的構(gòu)造,只有“非門”可以對(duì)輸入電平進(jìn)行整形?

其實(shí)插入“非門”的主要目的是為了提升速度,即優(yōu)化邏輯門的延時(shí)!蝦米?編劇你這次又被我抓到了吧?我插入兩個(gè)非門就多了兩級(jí)邏輯,不就更慢了嗎?地球人都知道呀!

But,我只想告訴你,這只是一般人的想法(我們是高逼格的人JJ),大多數(shù)人都會(huì)認(rèn)為每一級(jí)邏輯都有一個(gè)“門延時(shí)”,因此會(huì)通過計(jì)算總的邏輯級(jí)數(shù)來計(jì)算總的延時(shí),也就是說,邏輯級(jí)數(shù)越少的電路就是速度最快的,然而,門延時(shí)實(shí)際上取決于電氣努力(這個(gè)不好解釋,知道這個(gè)名詞就行了),所以采用較少的邏輯級(jí)數(shù)往往會(huì)導(dǎo)致更大的延時(shí)(這有點(diǎn)類似時(shí)序邏輯的“流水線”結(jié)構(gòu))。

CMOS集成電路設(shè)計(jì)里有一個(gè)“最優(yōu)級(jí)數(shù)”的概念,不是這個(gè)專業(yè)的不需要深究,我們只舉個(gè)最簡(jiǎn)單的例子就可以說明白這個(gè)問題,如下圖所示:

CMOS集成電路設(shè)計(jì)中邏輯門電路分析

這三個(gè)“非門”邏輯當(dāng)中哪個(gè)延時(shí)最小呢?你可能認(rèn)為是第一個(gè),但實(shí)際上第二個(gè)方案是延時(shí)最小的,這就解釋了:為什么這些廠家都不要錢似的插入“非門”邏輯了吧?插入這么多的“非門”就是為了獲得更快的速度,然后賣個(gè)更好的價(jià)錢,正所謂:天下熙熙,皆為利來;天下攘攘,皆為利往,這個(gè)道理永遠(yuǎn)是正確的,在集成電路設(shè)計(jì)里也不例外。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 邏輯門
    +關(guān)注

    關(guān)注

    1

    文章

    147

    瀏覽量

    25046
  • MOS管
    +關(guān)注

    關(guān)注

    109

    文章

    2626

    瀏覽量

    70755
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10019

    瀏覽量

    141649
  • 或非門
    +關(guān)注

    關(guān)注

    0

    文章

    33

    瀏覽量

    15581
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    CMOS邏輯門如何應(yīng)用在電路

    CMOS邏輯門如何應(yīng)用在電路 前言 在如今的電子電路
    的頭像 發(fā)表于 06-19 16:07 ?795次閱讀
    <b class='flag-5'>CMOS</b>的<b class='flag-5'>邏輯</b>門如何應(yīng)用在<b class='flag-5'>電路</b><b class='flag-5'>中</b>

    中國(guó)集成電路大全 接口集成電路

    集成電路的品種分類,從中可以方便地查到所要了解的各種接口電路;表還列有接口集成電路的文字符號(hào)及外引線功能端排列圖。閱讀這些內(nèi)容后可對(duì)接口集成電路
    發(fā)表于 04-21 16:33

    淺談集成電路設(shè)計(jì)的標(biāo)準(zhǔn)單元

    本文介紹了集成電路設(shè)計(jì)Standard Cell(標(biāo)準(zhǔn)單元)的概念、作用、優(yōu)勢(shì)和設(shè)計(jì)方法等。
    的頭像 發(fā)表于 03-12 15:19 ?671次閱讀

    集成電路產(chǎn)業(yè)新地標(biāo) 集成電路設(shè)計(jì)園二期推動(dòng)產(chǎn)業(yè)創(chuàng)新能級(jí)提升

    在2025海淀區(qū)經(jīng)濟(jì)社會(huì)高質(zhì)量發(fā)展大會(huì)上,海淀區(qū)對(duì)18個(gè)園區(qū)(樓宇)的優(yōu)質(zhì)產(chǎn)業(yè)空間及更新改造的城市高品質(zhì)空間進(jìn)行重點(diǎn)推介,誠(chéng)邀企業(yè)來海淀“安家”。2024年8月30日正式揭牌的集成電路設(shè)計(jì)園二期就是
    的頭像 發(fā)表于 03-12 10:18 ?411次閱讀

    邏輯集成電路制造良率提升與缺陷查找

    本文介紹了邏輯集成電路制造中有關(guān)良率提升以及對(duì)各種失效的分析
    的頭像 發(fā)表于 02-26 17:36 ?972次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>集成電路</b>制造<b class='flag-5'>中</b>良率提升與缺陷查找

    集成電路設(shè)計(jì)靜態(tài)時(shí)序分析介紹

    本文介紹了集成電路設(shè)計(jì)靜態(tài)時(shí)序分析(Static Timing Analysis,STA)的基本原理、概念和作用,并分析了其優(yōu)勢(shì)和局限性。 ? 靜態(tài)時(shí)序
    的頭像 發(fā)表于 02-19 09:46 ?622次閱讀

    ASIC集成電路設(shè)計(jì)的常見問題

    在ASIC(專用集成電路集成電路設(shè)計(jì)過程,設(shè)計(jì)師們可能會(huì)遇到一系列常見問題。以下是對(duì)這些問題的歸納與解析: 一、前端設(shè)計(jì)問題 RTL編碼問題 在寄存器傳輸級(jí)(RTL)編碼時(shí),應(yīng)避免采用例化
    的頭像 發(fā)表于 11-20 15:46 ?1193次閱讀

    ASIC集成電路設(shè)計(jì)流程

    ASIC(Application Specific Integrated Circuit)即專用集成電路,是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。ASIC集成電路設(shè)計(jì)流程可以
    的頭像 發(fā)表于 11-20 14:59 ?2058次閱讀

    邏輯門電路的類別和性能參數(shù)

    除了分立元件邏輯門(二極管和晶體管),對(duì)于集成電路邏輯門大致可以分為兩類。
    的頭像 發(fā)表于 11-06 09:44 ?2397次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>門電路</b>的類別和性能參數(shù)

    cmos和非門電路的輸入端電阻模式是什么

    CMOS和非門電路的輸入端電阻模式涉及多個(gè)方面,包括電阻的作用、連接方式以及如何影響電路性能。以下是對(duì)CMOS和非門電路輸入端電阻模式的詳細(xì)
    的頭像 發(fā)表于 10-01 17:30 ?1924次閱讀

    普通門電路的輸出端能否連在一起

    普通門電路的輸出端能否連在一起,取決于具體的應(yīng)用場(chǎng)景和需求。普通門電路的輸出端能否連在一起是一個(gè)復(fù)雜的問題,涉及到數(shù)字電路設(shè)計(jì)、邏輯電路分析
    的頭像 發(fā)表于 07-30 15:13 ?1807次閱讀

    哪種門電路的輸出端可以并聯(lián)使用

    門電路是數(shù)字邏輯電路的基本組成部分,它們用于實(shí)現(xiàn)基本的邏輯運(yùn)算,如與(AND)、或(OR)、非(NOT)、異或(XOR)等。在數(shù)字電路設(shè)計(jì)
    的頭像 發(fā)表于 07-30 15:11 ?2253次閱讀

    TTL門電路CMOS有什么特點(diǎn)及區(qū)別

    TTL(晶體管-晶體管邏輯)和CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)是兩種常見的數(shù)字邏輯電路技術(shù),它們?cè)陔娮釉O(shè)計(jì)和計(jì)算機(jī)科學(xué)領(lǐng)域中具有廣泛的應(yīng)用。 一、TTL門電路的特點(diǎn) 工作原理 TTL
    的頭像 發(fā)表于 07-30 14:54 ?4845次閱讀

    怎么判斷cmos門電路的輸出狀態(tài)

    CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)是一種廣泛使用的集成電路技術(shù),它利用了兩種類型的晶體管:N型和P型。CMOS門電路是數(shù)字邏輯電路的基本構(gòu)建塊
    的頭像 發(fā)表于 07-30 14:52 ?2626次閱讀

    cmos門電路多余輸入端的處理方法

    一、引言 CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)門電路是現(xiàn)代數(shù)字電子系統(tǒng)中廣泛使用的關(guān)鍵組件。它們以其低功耗、高噪聲容限和易于集成等優(yōu)點(diǎn)而著稱。然而,在設(shè)計(jì)CMOS
    的頭像 發(fā)表于 07-30 14:50 ?6107次閱讀