一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB板邊緣的敏感線為何容易ESD干擾

茶話MCU ? 來源:ST MCU 信息交流 ? 2020-07-05 10:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

[現(xiàn)象描述]

某接地臺式產(chǎn)品,對接地端子處進行測試電壓為6KV的ESD接觸放電測試時,系統(tǒng)出現(xiàn)復(fù)位現(xiàn)象。測試中嘗試將接地端子與內(nèi)部數(shù)字工作地相連的 Y電容斷開,測試結(jié)果并未明顯改善。

[原因分析]

ESD干擾進入產(chǎn)品內(nèi)部電路,形式多種多樣。對于本案例中的被測產(chǎn)品來說,其測試點為接地點,大部分的ESD干擾能量將從接地線流走,也就是說ESD電流并沒有直接流入該產(chǎn)品的內(nèi)部電路,但是,處在IEC61000-4-2標準規(guī)定的ESD測試環(huán)境中的這個臺式設(shè)備,其接地線長度在1m左右,該接地線將產(chǎn)生較大的接地引線電感(可以用1u H/m來估算),在靜電放電干擾發(fā)生時(即圖1中開關(guān)K閉合時),高的頻率(小于1ns的上升沿)靜電放電電流并不能使該被測產(chǎn)品接地點上的電壓為零(即圖1 中G點的電壓在K閉合時并不為零)。這個在接地端子上不為零電壓將會進一步進入產(chǎn)品內(nèi)部電路。圖1已經(jīng)給出了ESD干擾進入產(chǎn)品內(nèi)部PCB的原理圖。

圖 1 ESD干擾進入產(chǎn)品內(nèi)部PCB的原理圖

從圖1中還可以看出,CP1:(放電點與GND之間的寄生電容),Cp2:(PCB板與參考接地板之間的寄生電容),PCB板的工作地(GND)和靜電放電槍(包括靜電放電槍接地線)一起形成了一條干擾通路,干擾電流為ICM。在這條干擾路徑中,PCB板處在其中,顯然PCB在此時受到了靜電放電的干擾。如果該產(chǎn)品還存在其它電纜,這種干擾將更為嚴重。

干擾是如何導(dǎo)致被測產(chǎn)品復(fù)位的呢,經(jīng)過仔細檢查被測產(chǎn)品的PCB之后發(fā)現(xiàn),該PCB板中CPU的復(fù)位控制線布置在PCB板的邊緣,并且在GND平面之外,如圖2所示。

再來解釋一下為何布置在PCB邊緣的印制線比較容易受到干擾,那應(yīng)該從PCB板中的印制線與參考接地板之間的寄生電容談起。印制線與參考接地板之間存在寄生電容,這個寄生電容將使PCB板中的印制信號線受到干擾,共模干擾電壓干擾PCB中印制線原理圖如圖3所示。

從圖3可以看出,當共模干擾(相對與參考接地板的共模干擾電壓)進入GND后,會在PCB板中的印制線和GND之間產(chǎn)生一個干擾電壓,這個干擾電壓不但與印制線與PCB板GND之間的阻抗(圖3中的Z)有關(guān)還有PCB中印制線與參考接地板之間的寄生電容有關(guān)。

假設(shè)印制線與PCB板GND之間的阻抗Z不變,則,當印制線與參考接地板之間的寄生電容越大時,在印制線與PCB板GND之間的干擾電壓Vi越大,這個電壓與PCB中的正常工作電壓相疊加,將直接影響PCB中的工作電路。

圖2 被測產(chǎn)品局部PCB布線實圖

圖3 共模干擾電壓干擾PCB中印制線原理圖

由印制線與參考接地板之間的寄生電容計算公式1 可知,印制線與參考接地板之間的寄生電容大小取決于印制線與參考接地板之間的距離(即公式1中的H)和印制線與參考接地板之間形成電場的等效面積(即公式1中的S)。

Cp ≈ 0.1 x S / H (1)

Cp : 寄生電容 [pF]

S : 印制線等效面積 [cm2]

H : 高度 [cm]

當印制線布置在PCB板邊緣時,該印制線與參考接地板之間將形成相對較大寄生電容,因為布置在PCB內(nèi)部的印制線與參考接地板之間形成的電場被其它印制線所“擠壓”,而布置在邊緣的印制線與參考接地板之間形成的電場且相對比較發(fā)散。圖4為印制線與參考接地板之間電場分布示意圖。

圖4 印制線與參考接地板之間電場分布示意圖

顯然,對于本案例中的電路設(shè)計,由于PCB中的復(fù)位信號線布置在PCB板的邊緣并且已經(jīng)落在GND平面之外,因此復(fù)位信號線會受到較大的干擾,導(dǎo)致ESD測試時,系統(tǒng)出現(xiàn)復(fù)位現(xiàn)象。

【處理措施】

根據(jù)以上的原理分析,很容易得出以下兩種處理措施:

1、重新進行PCB布線,將復(fù)位信號印制線在PCB上左移,使其在GND平面覆蓋的區(qū)域內(nèi),而且遠離PCB板邊緣,同時為了進一步降低復(fù)位信號印制線與參考接地板時間的寄生電容,可以在復(fù)位信號印制線所在的層(本案例為4層板,復(fù)位信號線布置在表層)上空余的地方鋪上GND銅箔(通過大量過孔與相鄰GND平面相連),如圖5所示。

圖5 修改后的復(fù)位信號線布置PCB實圖

2、在受干擾的復(fù)位印制線上,靠近CPU復(fù)位管腳的附近并聯(lián)一個電容,電容值可以選在100pf~1000pf之間。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    50

    文章

    2294

    瀏覽量

    175807
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409748
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6254

    瀏覽量

    154247

原文標題:PCB板邊緣的敏感線為何容易ESD干擾

文章出處:【微信號:stmcu832,微信公眾號:茶話MCU】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    ESD保護器件LESD5Z5.0C系列規(guī)格書

    器件經(jīng)過特殊設(shè)計,可保護連接數(shù)據(jù)和傳輸敏感元件,防止因靜電放電(ESD)、電纜放電事件(CDE)和電快速瞬變(EFT)引起的過電壓損害。
    發(fā)表于 07-07 17:06 ?0次下載

    開關(guān)電源PCB設(shè)計技巧和電氣安全規(guī)范

    的電壓,在布線密度較低時,信號的間距可適當?shù)丶哟螅瑢Ω?、低電平懸殊的信?b class='flag-5'>線應(yīng)盡可能地短且加大間距,一般情況下將走線間距設(shè)為8mil。焊盤內(nèi)孔邊緣到印制板邊的距離要大于1mm,這樣可以
    發(fā)表于 05-27 15:29

    符合EMC的PCB設(shè)計準則

    時源芯微專業(yè)EMC/EMI/EMS整改 EMC防護器件 就ESD問題而言,設(shè)計上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計及距,PCB設(shè)計中應(yīng)該注意的要點: (1) PCB
    的頭像 發(fā)表于 05-15 16:42 ?248次閱讀

    高頻PCB設(shè)計中出現(xiàn)的干擾分析及對策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸干擾、耦合、電磁干擾(EM)四個方面。通過分析高頻
    發(fā)表于 04-29 17:39

    如何布線才能降低MDDESD風險?PCB布局的抗干擾設(shè)計技巧

    降低ESD風險的PCB布線與布局技巧。一、ESD路徑最短優(yōu)先原則ESD是一種高頻、瞬態(tài)干擾,它往往會選擇阻抗最小的路徑泄放。因此,在布線時,
    的頭像 發(fā)表于 04-25 09:43 ?277次閱讀
    如何布線才能降低MDD<b class='flag-5'>ESD</b>風險?<b class='flag-5'>PCB</b>布局的抗<b class='flag-5'>干擾</b>設(shè)計技巧

    開關(guān)電源設(shè)計中PCB板各環(huán)節(jié)需要注意的問題

    ;過小則散熱不好,且鄰近線條易受干擾。電路板的最佳形狀矩形, 長寬比為3: 2或4: 3, 位于電路板邊緣的元器件, 離電路板邊緣一般不小于2mm?! 。? )放置器件時要考慮以后的焊接, 不要太密集
    發(fā)表于 04-09 15:13

    EMI(干擾)和EMS(抗擾)基礎(chǔ)知識與整改流程

    ),傳導(dǎo)噪聲CE是指經(jīng)由體或PCB板布線傳導(dǎo)的噪聲,輻射噪聲RE是指排放(輻射)到環(huán)境中的噪聲。EMS主要測試項:ESD(產(chǎn)品靜電)、EFT(瞬態(tài)脈沖干擾)、DIP(電壓跌落)、CS
    發(fā)表于 03-28 13:28

    PCB 邊緣連接器:高速性能

    本文要點PCB邊緣連接器是實現(xiàn)高速數(shù)據(jù)傳輸和模塊化組裝的首選系統(tǒng)集成解決方案。在電路板邊緣和連接器之間的適當匹配中,需要采用斜切工藝來保護連接器引腳。邊緣連接器的選型取決于連接板的組裝
    的頭像 發(fā)表于 03-21 13:53 ?598次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>邊緣</b>連接器:高速性能

    PCB】四層電路板的PCB設(shè)計

    的設(shè)計規(guī)則:盡量采用地平面作為電流回路;將模擬地平面與數(shù)字地平面分開;如果地平面被信號隔 斷,那么為減少對地電流回路的干擾,應(yīng)使信號走與地平面垂直;模擬電路盡量靠近電路扳邊緣放置,
    發(fā)表于 03-12 13:31

    PCB,盲目拉線,拉了也是白拉!

    可能無法避免線寬的變化,應(yīng)該盡量減少中間不一致部分的有效長度。 f) 防止信號在不同層間形成自環(huán)。在多層板設(shè)計中容易發(fā)生此類問題,自環(huán)將引起輻射干擾。 g) PCB設(shè)計中應(yīng)避免產(chǎn)
    發(fā)表于 03-06 13:53

    ADS1000靜電敏感ESD(HBM)等級是多少?

    ADS1000: 請問靜電敏感ESD(HBM)等級是多少?規(guī)格書上沒有
    發(fā)表于 11-18 06:04

    PCB電路設(shè)計中拼板的藝術(shù):優(yōu)化生產(chǎn)效率與提升產(chǎn)品質(zhì)量

    ,其生產(chǎn)過程涉及多個環(huán)節(jié)和精細工藝。在這個過程中,拼板和板邊處理被視為不可或缺的重要步驟,它們不僅可以提高生產(chǎn)效率,還能夠保障產(chǎn)品的質(zhì)量和美觀度。本文將深入探討PCB生產(chǎn)中為何需要進行拼板和
    的頭像 發(fā)表于 09-24 09:22 ?780次閱讀

    針對LIN數(shù)據(jù)ESD保護

    電子發(fā)燒友網(wǎng)站提供《針對LIN數(shù)據(jù)ESD保護.pdf》資料免費下載
    發(fā)表于 09-03 10:25 ?2次下載
    針對LIN數(shù)據(jù)<b class='flag-5'>線</b>的<b class='flag-5'>ESD</b>保護

    探索電路板pcb螺旋走的特點

    就與大家好好講解pcb螺旋走,一起學(xué)習(xí)吧~ PCB螺旋走常用于高頻電路、差分信號傳輸、電源和地線布線以及高密度 PCB 設(shè)計等場景。它可
    的頭像 發(fā)表于 08-06 17:28 ?937次閱讀

    莫忽視,生活中常見電子設(shè)備都靠它連接

    信號(如RF信號)之間的干擾。建議 將LCD信號與其他信號分開布線 ,并在 連接器側(cè)或FPC的入口側(cè)增加EMI器件 ,以減少干擾。 4、ESD防護 由于LCD器件容易受到
    發(fā)表于 07-23 20:28