一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

講解臺積電的7納米節(jié)點技術設計規(guī)則細節(jié)

我快閉嘴 ? 來源:EETOP ? 作者:EETOP ? 2020-07-29 10:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在日本舉行的2019年VLSI研討會結(jié)束后,臺積電舉行了一次小型新聞發(fā)布會。介紹了關于最新工藝及封裝技術,下面是詳細內(nèi)容:

N7

臺積電認為他們的7納米節(jié)點(N7)是目前最先進的邏輯技術。在最近的VSLI研討會上,臺積電共同撰寫了一篇關于他們7納米節(jié)點的論文,我們最近介紹了該論文的設計規(guī)則細節(jié)。除少數(shù)主要客戶外,大多數(shù)臺積電客戶據(jù)說直接從N16到N7。N10節(jié)點被認為是一個短命節(jié)點,主要用作產(chǎn)量學習。當從N16轉(zhuǎn)到N7時,N7提供3.3倍的柵極柵密度以及約35-40%的速度提升或65%的低功率。

N7工藝的一個關鍵亮點是它的缺陷密度。臺積電表示,從N10節(jié)點學習,N7 D0減少斜坡是有史以來最快的,平穩(wěn)到與之前節(jié)點相當?shù)乃健kS著公司加入HPC,他們開始分別為移動客戶和HPC客戶報告缺陷密度,芯片尺寸為250平方毫米和更大。

從N10節(jié)點吸取教訓,N7 D0 的 reduction ramp 速度是有史以來最快的,與之前的節(jié)點持平。隨著公司進軍高性能計算領域,他們開始分別為移動客戶和裸片尺寸為250平方毫米及以上的高性能計算客戶報告缺陷密度。

臺積電對其7納米節(jié)點的需求在過去半年中環(huán)比略有下降,環(huán)比約為1%。收入的絕大部分繼續(xù)來自他們非常成熟的16納米節(jié)點。然而,第二季度晶圓出貨量略有增加,預計第二季度將出現(xiàn)這種情況。當比較較長的趨勢時,這實際上是3年來第二季度的最低量。盡管如此,他們認為N7將在全年達到收入的25%。

臺積電發(fā)現(xiàn),去年上半年,該公司7納米節(jié)點的需求環(huán)比略有下降,約為1%。收入的大部分繼續(xù)來自他們非常成熟的16納米節(jié)點。然而,晶圓出貨量略有增加,這是對第二季度的普遍預期。與長期趨勢相比,這實際上是3年來第二季度的最低成交量。盡管如此,他們相信N7將達到全年收入的25%。

技術節(jié)點按收益分享,WikiChip分析

臺積電晶圓出貨

N7P

臺積電已經(jīng)開始推出一款名為N7性能增強版(N7P)的N7工藝的優(yōu)化版本。不應將N7P與N7+混淆。N7P是一種優(yōu)化的基于DUV的過程,它使用相同的設計規(guī)則,與N7完全IP兼容。N7P引入了FEOL和MOL優(yōu)化,據(jù)稱可以在等功率下提高7%的性能,或者在等速時提高10%的功耗。

N7+

臺積電的N7+是他們在幾個關鍵層采用EUV的第一個工藝技術。N7+上個季度(第二季度)進入量產(chǎn)階段。臺積電表示,它們的產(chǎn)量與N7相當。與N7工藝相比,N7+的密度提高了1.2倍左右。據(jù)說N7+在同等功率時性能提高10%,或者在等功率時性能降低15%。從紙面上看,N7+似乎略好于N7P。不過請記住,這些改進只能通過新的物理重新實施和新的EUV掩模來獲得。

N6

N6計劃使用比N7+更多的EUV層。它既是設計規(guī)則,也是與N7的IP兼容,旨在成為大多數(shù)客戶的主要遷移路徑。N6設計可以在N6上再次利用EUV掩模和保真度改進或重新實施,以利用聚合物擴散邊緣(PODE)和連續(xù)擴散(CNOD)標準單元基臺規(guī)則,據(jù)說可以提供額外的18%的密度改進。值得強調(diào)的是,N6的獨特之處在于,它實際上將在明年年初進入風險生產(chǎn),并在2020年年底前達到峰值。臺積電表示:N6是基于N7+和N5 EUV的經(jīng)驗教訓之上的改進。

N5

臺積電5納米工藝是N7之后的下一個“全節(jié)點”。N5在今年第一季度進入了風險試產(chǎn)階段,預計這一過程將在2020年上半年加速。N5在“多層”上廣泛使用EUV。臺積電已顯示出非常高的產(chǎn)量,就D0而言,它們與N7生產(chǎn)工藝的發(fā)展軌跡相似。N5計劃作為一個長期存在的節(jié)點,預計在收入方面將比N7增長得更快。

與N7相比,N5可提供1.8倍的邏輯密度。在性能方面,N5的等功率性能提高15%,在同等性能下降低功耗30%。與N7一樣,N5將有兩種類型 - 移動客戶和高性能計算(HPC)。HPC將單元提供額外的選項,與N7相比,性能提升高達25%。

N5P

與他們的7納米工藝一樣,臺積電將提供其N5工藝的優(yōu)化版本,稱為N5性能增強版(N5P)。此工藝使用相同的設計規(guī)則,與N5完全IP兼容。通過FEOL和MOL優(yōu)化,N5P在等功率時比N5性能提高7%,在等性能方面降低15%的功耗。N5P的時間表有點目前還比較模糊,但臺積電暗示到2020年底或2021年初將會量產(chǎn)。

N3

臺積電表示他們的3納米工藝進展順利。N3預計將在2022年左右推出。雖然臺積電之前已經(jīng)談到GAA作為FinFET的潛在繼承者,但臺積電和英特爾都在證明,目前更容易制造的FinFET可以在性能上得到足夠的擴展。另一個節(jié)點。我們目前認為臺積電可能會繼續(xù)使用FinFET作為其N3,但將在后續(xù)節(jié)點中轉(zhuǎn)移到GAA。

WikiChip的分析

下一代封裝

隨著前沿節(jié)點的復雜性和成本的增加,對基于芯片的解決方案的需求不斷增長。主要的三個原因是將裸片分成更小的芯片,利用較舊的,成熟的模塊和SoC的其他部分節(jié)點,這些節(jié)點不一定能很好地擴展,并通過HBM等組件實現(xiàn)更高的系統(tǒng)集成。

臺積電提供了許多技術,作為其晶圓級系統(tǒng)集成(WLSI)平臺的一部分,該平臺旨在涵蓋從低空閑移動應用程序到高性能計算的所有領域。他們的芯片-晶圓-基板(CoWoS)封裝的目標是人工智能、網(wǎng)絡和高性能計算應用,而其集成扇出(InFo)封裝則面向網(wǎng)絡和移動應用。

TSMC InFO封裝是他們的一般扇出晶圓級封裝(FOWLP)解決方案,根據(jù)應用有許多不同的風格。InFO使用密集RDL和精細間距通過封裝過孔(TSMC也通過InFO過孔或TIV調(diào)用)。它們集成在基板上的扇出(InFO_oS),帶有基板存儲器的InFO(InFO_MS)和InFO超高密度(InFO_UHD)適用于從高性能移動設備到網(wǎng)絡和HPC應用的任何設備。

特別是對于5G移動平臺,TSMC具有InFO POP(InFO_POP),用于移動應用,用于RF前端模塊(FEM)應用的InFO Antenna-in-package(InFO_AiP)以及用于RF前端模塊(MUST)的多堆棧(MUST)?;鶐д{(diào)制解調(diào)器。

3D-MiM用于更高帶寬

InFO_POP最早的例子之一是2016年發(fā)布的Apple A10(先前處理器具有常規(guī)POP)。然而,即使InFO_POP也存在由于控制器和TIV音調(diào)而導致內(nèi)存帶寬受限的缺點。即將到來的5G和AI邊緣/移動應用程序本質(zhì)上更多的內(nèi)存帶寬受限,這個問題進一步惡化。為了克服這個問題,臺積電宣布了3D-MUST-in-MUST封裝技術(請注意,MUST代表多堆疊)。3D-MiM通過使用高密度RDL和細間距TIV的集成扇出(InFO)WLS集成,集成了多個垂直堆疊的存儲芯片。正如您可能想象的那樣,I / O必須暴露在芯片的一側(cè),這些芯片獨立地連接到SoC,形成一個寬I / O接口

臺積電在單個封裝中展示了具有16個存儲器芯片的SoC技術。該芯片的占位面積為15毫米×15毫米,高度僅為0.55毫米。與倒裝芯片POP封裝相比,該芯片在高度的一半處具有兩倍的存儲器帶寬。

臺積電吹捧了許多其他優(yōu)勢。由于沒有襯底和沒有凸塊,因此從存儲器I / O到SoC的距離要短得多,從而產(chǎn)生更好的電氣性能特性。此外,據(jù)說更薄的外形可提供更好的散熱性能。

順便說一下,3D-MiM不僅限于單個SoC。實際上,臺積電談到了使用多個SoC以及大量存儲芯片(例如,具有32個存儲芯片的2個SoC),以便創(chuàng)建具有高帶寬和低功率的HPC應用,作為當前2.5D(例如HBM)的替代技術。這里的一個關鍵區(qū)別是InFO存儲器芯片各自直接連接到SoC而無需基本邏輯芯片。

InFO封裝天線(InFO_AiP)

TSMC專門針對5G毫米波系統(tǒng)集成,開發(fā)了InFO天線封裝(InFO_AiP)。該封裝試圖解決的是實際芯片和天線之間的鏈路或互連,這會導致嚴重的傳輸損耗。TSMC通過在RDL中實現(xiàn)的插槽耦合貼片以及模塑化合物本身中的嵌入式RF芯片來實現(xiàn)這一點,該芯片直接互連到RDL而沒有凸塊。

由于天線和芯片之間的互連的性能是表面粗糙度和芯片與封裝之間的過渡的函數(shù),因此InFO材料和RDL均勻性允許更低的傳輸損耗。與倒裝芯片AiP相比,臺積電聲稱它可以提供高達15%的性能,熱阻降低15%,同時降低30%。

網(wǎng)絡和高性能計算

對于高性能計算和網(wǎng)絡應用,TSMC在基板和存儲器(_oS / _MS)上提供CoWoS和InFO。

CoWoS可以擴展到2個標線,具有0.4μm/0.4μm的激進線/間距。這是一種非常成熟的技術,具有非常高的產(chǎn)量,已經(jīng)批量生產(chǎn)超過五年。CoWoS已經(jīng)廣泛用于GPU,但也可以在各種網(wǎng)絡應用中找到。臺積電稱到目前為止他們已經(jīng)有超過15個流片。

目前,CoWoS支持高達1.5 TB / s的6個HBM2模塊。臺積電報告研究更高帶寬的解決方案以及超過3個掩模版的更大硅片面積。

對于網(wǎng)絡應用,TSMC在基板上提供InFO,可以達到最多1個掩模版的集成Si區(qū)域,但具有1.5μm/1.5μm的略微更寬松的L / S間距。當前技術的最小I / O間距為40μm,最小C4凸點間距為130μm。InFO_oS的生產(chǎn)在2018年第二季度開始增長。他們目前正在努力實現(xiàn)兩個以上芯片的集成以及1.5x掩模版尺寸的硅面積。
責任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    459

    文章

    52383

    瀏覽量

    439106
  • 臺積電
    +關注

    關注

    44

    文章

    5746

    瀏覽量

    169384
  • 晶圓
    +關注

    關注

    53

    文章

    5138

    瀏覽量

    129581
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    加大投資布局 2納米制程研發(fā)取得積極進展

    近期,(TSMC)執(zhí)行副總經(jīng)理暨共同營運長秦永沛在一次公開活動中表示,公司的2納米制程研發(fā)進展順利,未來將進一步推動技術創(chuàng)新與市場需求
    的頭像 發(fā)表于 05-27 11:18 ?407次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>加大投資布局 2<b class='flag-5'>納米</b>制程研發(fā)取得積極進展

    全球芯片產(chǎn)業(yè)進入2納米競爭階段:率先實現(xiàn)量產(chǎn)!

    隨著科技的不斷進步,全球芯片產(chǎn)業(yè)正在進入一個全新的競爭階段,2納米制程技術的研發(fā)和量產(chǎn)成為了各大芯片制造商的主要目標。近期,、三星、英
    的頭像 發(fā)表于 03-25 11:25 ?647次閱讀
    全球芯片產(chǎn)業(yè)進入2<b class='flag-5'>納米</b>競爭階段:<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>率先實現(xiàn)量產(chǎn)!

    4nm芯片量產(chǎn)

    率和質(zhì)量可媲美臺灣產(chǎn)區(qū)。 此外;還將在亞利桑那州二廠生產(chǎn)領先全球的2納米制程技術,預計生產(chǎn)時間是2028年。
    的頭像 發(fā)表于 01-13 15:18 ?913次閱讀

    美國工廠生產(chǎn)4納米芯片

    近日,據(jù)最新報道,全球領先的半導體制造公司已正式在美國亞利桑那州的工廠啟動了先進的4納米芯片的生產(chǎn)。這一舉措標志著
    的頭像 發(fā)表于 01-13 14:42 ?487次閱讀

    設立2nm試產(chǎn)線

    最大產(chǎn)能,從而滿足蘋果、高通、聯(lián)發(fā)科等多家客戶的需求。 據(jù)悉,電新竹寶山廠(Fab20)啟動了2納米制程的試產(chǎn)線的月產(chǎn)能規(guī)劃約為3000至3500片。隨著技術的不斷成熟和生產(chǎn)線的逐
    的頭像 發(fā)表于 01-02 15:50 ?848次閱讀

    高通明年驍龍8 Elite 2芯片全數(shù)交由代工

    芯片代工伙伴。上一次高通選擇三星代工,還要追溯到2021年的驍龍8第一代芯片,當時采用的是三星的4納米制程。 據(jù)悉,將為高通生產(chǎn)驍龍8 Elite 2芯片,采用的是升級到第三代的
    的頭像 發(fā)表于 12-30 11:31 ?1064次閱讀

    熊本工廠正式量產(chǎn)

    了重要一步。據(jù)悉,該工廠將生產(chǎn)日本國內(nèi)最先進的12-28納米制程邏輯芯片,供應給索尼等客戶。這一制程技術在當前半導體市場中具有廣泛的應用前景,對于提升日本半導體產(chǎn)業(yè)的競爭力具有重要意義。
    的頭像 發(fā)表于 12-30 10:19 ?474次閱讀

    2納米制程技術細節(jié)公布:性能功耗雙提升

    在近日于舊金山舉行的IEEE國際電子器件會議(IEDM)上,全球領先的晶圓代工企業(yè)揭曉了其備受期待的2納米(N2)制程技術的詳細規(guī)格。
    的頭像 發(fā)表于 12-19 10:28 ?738次閱讀

    2nm制成細節(jié)公布:性能提升15%,功耗降低35%

    12月17日消息,在于舊金山舉行的 IEEE 國際電子器件會議 (IEDM) 上,全球晶圓代工巨頭公布了其備受矚目的2納米(N2)制程技術
    的頭像 發(fā)表于 12-18 16:15 ?612次閱讀

    2納米制程技術細節(jié)公布

    近日,在舊金山舉辦的IEEE國際電子器件會議(IEDM)上,全球領先的晶圓代工企業(yè)揭示了其備受期待的2納米(N2)制程技術的詳盡信息。
    的頭像 發(fā)表于 12-18 10:35 ?763次閱讀

    分享 2nm 工藝深入細節(jié):功耗降低 35% 或性能提升15%!

    來源:IEEE 在本月早些時候于IEEE國際電子器件會議(IEDM)上公布了其N2(2nm級)制程的更多細節(jié)。該新一代工藝節(jié)點承諾實現(xiàn)
    的頭像 發(fā)表于 12-16 09:57 ?785次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>分享 2nm 工藝深入<b class='flag-5'>細節(jié)</b>:功耗降低 35% 或性能提升15%!

    將在高雄建設1.4nm晶圓廠

    據(jù)最新市場消息,中國臺灣高雄地區(qū)正成為先進制程技術擴展的重要陣地。在已確定的三座2納米晶圓廠之外,高雄市還積極準備迎接更先進的1.4
    的頭像 發(fā)表于 08-13 14:14 ?2601次閱讀

    2025年繼續(xù)漲價,5/3納米制程產(chǎn)品預計漲幅3~8%

    據(jù)業(yè)內(nèi)資深人士透露,全球芯片制造巨頭已不僅限于2024年的價格調(diào)整策略,而是將漲價趨勢延續(xù)至2025年。近期,
    的頭像 發(fā)表于 08-08 09:57 ?2017次閱讀

    德國工廠據(jù)悉年底動工,2027年底量產(chǎn)

    宣布了其在德國德勒斯登地區(qū)投資建設一座先進的12英寸晶圓廠的宏偉計劃,此舉旨在顯著提升對全球汽車及工業(yè)電子市場的供應能力。這座晶圓廠將采用覆蓋28/22納米至16/12
    的頭像 發(fā)表于 07-25 17:11 ?662次閱讀

    2納米工藝生產(chǎn)設備提前部署完成

    臺灣半導體制造巨頭(TSMC)在半導體技術領域的領先地位再次得到強化,據(jù)投資銀行瑞銀集團(UBS)最新發(fā)布的報告顯示,
    的頭像 發(fā)表于 07-04 09:32 ?752次閱讀