一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何在Vivado Design Suite中完成平臺(tái)準(zhǔn)備工作

YCqV_FPGA_EETre ? 來(lái)源:FPGA開(kāi)發(fā)圈 ? 2020-09-03 09:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在本文中,我們將講解如何在 Vivado Design Suite 中完成平臺(tái)準(zhǔn)備工作,以便將其用作為 Vitis 中的加速平臺(tái)。 您既可以采用已確認(rèn)的成熟設(shè)計(jì)作為平臺(tái),這樣只需稍作增強(qiáng)便可靈活運(yùn)用于加速軟件功能,或者也可以采用僅含加速所需拓?fù)浣Y(jié)構(gòu)的簡(jiǎn)單基礎(chǔ)平臺(tái)。重點(diǎn)在于,此平臺(tái)并沒(méi)有必要采用一次性設(shè)計(jì),而應(yīng)采用可有機(jī)變化的設(shè)計(jì),這樣即可隨您的設(shè)計(jì)需求而變。

01 引言

加速軟件組件就意味著將其從 CPU 卸載至可編程邏輯中的加速 IP。Vitis 工具將負(fù)責(zé)處理在加速 IP 與 CPU 之間添加數(shù)據(jù)移動(dòng)程序的操作。 但它確實(shí)需要用戶(hù)提供輸入信息。它需要了解從 SoC 和加速 IP 連接到哪個(gè)接口。它還需要了解有哪些時(shí)鐘/復(fù)位可供使用。

并且由于我們?cè)?CPU 與加速 IP 之間發(fā)送數(shù)據(jù)塊,因此需要中斷信號(hào)?;旧暇瓦@些……好吧,其實(shí)還要向 Vitis 工具提供一些其它信息,這個(gè)我們稍后再聊。

先繼續(xù)往下看。啟動(dòng) Vivado 并創(chuàng)建工程。我使用的是 ZCU104 評(píng)估板。但以下步驟對(duì)于所有 Zynq UltraScale 開(kāi)發(fā)板都是通用的,無(wú)論是開(kāi)發(fā)板還是定制板都一樣。

02 創(chuàng)建硬件設(shè)計(jì)

創(chuàng)建塊設(shè)計(jì) (BD)。此處名稱(chēng)與用于命名平臺(tái)的名稱(chēng)相同。

從 IP 目錄添加 Zynq UltraScale 處理器子系統(tǒng) IP 塊。如果使用的是開(kāi)發(fā)板,那么應(yīng)啟用“塊自動(dòng)化設(shè)置 (Block Automation)”功能。

我把默認(rèn)接口更改為僅包含 LPD:

在我們的簡(jiǎn)單平臺(tái)中,可以只創(chuàng)建 2 個(gè)時(shí)鐘。這些時(shí)鐘將在 Vitis 中使用。 我們可從 IP 目錄添加 Clocking Wizard:

默認(rèn)情況下,復(fù)位處于高電平有效狀態(tài),而復(fù)位源(位于 Zynq UltraScale 器件上)則處于低電平有效狀態(tài)。因此,在進(jìn)行時(shí)鐘設(shè)置配置時(shí)需牢記此信息。 我添加了 3 個(gè)輸出時(shí)鐘:100Mhz、150Mhz 和 300Mhz:

并將復(fù)位極性設(shè)置為低電平有效(Active Low):

針對(duì)每個(gè)時(shí)鐘都需要提供同步復(fù)位。我們有 3 個(gè)時(shí)鐘,因此需要從 IP 目錄添加 3 個(gè) Processor System Reset IP 核:

下一步,需要添加中斷信號(hào)。這里我們從 IP 目錄添加 AXI Interrupt Controller。用戶(hù)可以使用 IP integrator 中的“運(yùn)行自動(dòng)連接(Run Connection Automation)”功能來(lái)處理 AXI 連接。

使用 100Mhz 時(shí)鐘

在 AXI Interrupt Controller 中,將“中斷輸出連接(Interrupt Output Connection)”設(shè)置為“單連接 (Single)”,并將其連接到 Zynq UltraScale IP 上的 pl_ps_irq:

對(duì)于基本硬件平臺(tái),這樣設(shè)置就可以了。 現(xiàn)在,我們只需設(shè)置元數(shù)據(jù),以便通過(guò) Platform (PFM) 屬性將硬件信息告知 Vitis 即可。

03 添加 PFM 屬性

PFM 屬性是將元數(shù)據(jù)傳遞給 Vitis 所必需的。 Vitis 會(huì)提取這些數(shù)據(jù)以判定哪些接口、時(shí)鐘和中斷信號(hào)可用于在現(xiàn)有平臺(tái)中添加加速部分。

平臺(tái)名稱(chēng)

首先,對(duì)平臺(tái)命名:

完成命名后,您將看到一個(gè)新的“平臺(tái) (Platform)”選項(xiàng)卡。其中將顯示整個(gè)設(shè)計(jì)中的所有時(shí)鐘、接口和中斷信號(hào)。 我們需要篩選可用于 Vitis 的資源。

啟用時(shí)鐘

右鍵單擊時(shí)鐘,然后單擊“啟用 (Enable)”:

針對(duì) clk_out3 重復(fù)此操作。

時(shí)鐘屬性

選中“選項(xiàng) (Options)”選項(xiàng)卡:

注:時(shí)鐘 ID 必須以 0 開(kāi)頭并遞增,因此,請(qǐng)更改此處設(shè)置。我們還必須指定默認(rèn)值。 此處默認(rèn)值即 Vitis 中使用的默認(rèn)時(shí)鐘:

設(shè)置 clk_out3 的索引

啟用接口

可采用塊設(shè)計(jì)中可用的任意接口,例如,Zynq UltraScale 器件上的接口或 AXI Interconnect 上的接口。 在此例中,我只添加 Zynq UltraScale 器件上的接口。

啟用中斷

04 工程屬性

Vitis IDE 是支持眾多不同流程(例如,數(shù)據(jù)中心、加速或嵌入式流程等)的統(tǒng)一工具。我們需要將此用途傳遞給 Vitis 工具。 如果要?jiǎng)?chuàng)建嵌入式設(shè)計(jì),就需要指定該用途。在此示例中,我們將把 Vitis 用于加速。此用途必須明確指定,因?yàn)?Vitis 需要告知下游工具如何處理該平臺(tái)。 此處可看到下列屬性:

05 創(chuàng)建 XSA

完成以下任務(wù)以創(chuàng)建 XSA

?生成塊設(shè)計(jì) ?創(chuàng)建 HDL 封裝 ?生成比特流 ?依次單擊“File -> Export -> Export Hardware” o 依次單擊“Expandable -> Pre Synthesis”,然后選中“Bitstream”

用戶(hù)可在此處輸入詳細(xì)信息:

至此大功告成。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11076

    瀏覽量

    217015
  • 可編程邏輯
    +關(guān)注

    關(guān)注

    7

    文章

    526

    瀏覽量

    44751
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    835

    瀏覽量

    68739

原文標(biāo)題:如何在 Vivado 中為加速平臺(tái)創(chuàng)建硬件工程

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開(kāi)發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Vivado無(wú)法選中開(kāi)發(fā)板的常見(jiàn)原因及解決方法

    在使用 AMD Vivado Design Suite 對(duì)開(kāi)發(fā)板(Evaluation Board)進(jìn)行 FPGA 開(kāi)發(fā)時(shí),我們通常希望在創(chuàng)建工程時(shí)直接選擇開(kāi)發(fā)板,這樣 Vivado
    的頭像 發(fā)表于 07-15 10:19 ?377次閱讀
    <b class='flag-5'>Vivado</b>無(wú)法選中開(kāi)發(fā)板的常見(jiàn)原因及解決方法

    想做好PCBA貼片加工?這些前期準(zhǔn)備工作要做好!

    一站式PCBA加工廠家今天為大家講講PCBA貼片加工前的準(zhǔn)備工作有哪些?PCBA貼片加工前的準(zhǔn)備工作。在PCBA代工過(guò)程,貼片加工前的準(zhǔn)備工作是確保電路板性能穩(wěn)定和生產(chǎn)效率高的基礎(chǔ)。
    的頭像 發(fā)表于 06-25 09:23 ?124次閱讀
    想做好PCBA貼片加工?這些前期<b class='flag-5'>準(zhǔn)備工作</b>要做好!

    AMD Vivado Design Suite 2025.1現(xiàn)已推出

    AMD Vivado Design Suite 2025.1 現(xiàn)已推出,支持 AMD Spartan UltraScale+ 和新一代 Versal 器件。這一最新版本還新增了多項(xiàng)功能,可顯著提升 Versal SSIT 器件的
    的頭像 發(fā)表于 06-16 15:16 ?534次閱讀

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結(jié)果(以 Vivado 2024.2 為例)。
    的頭像 發(fā)表于 05-19 14:22 ?497次閱讀
    如何使用One Spin檢查AMD <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> <b class='flag-5'>Suite</b> Synth的結(jié)果

    電能質(zhì)量檢測(cè)前的準(zhǔn)備工作介紹

    電能質(zhì)量問(wèn)題檢測(cè)測(cè)試前的準(zhǔn)備工作詳細(xì)介紹。
    的頭像 發(fā)表于 05-17 09:52 ?207次閱讀
    電能質(zhì)量檢測(cè)前的<b class='flag-5'>準(zhǔn)備工作</b>介紹

    AMD Vivado Design Suite IDE的設(shè)計(jì)分析簡(jiǎn)介

    本文檔涵蓋了如何驅(qū)動(dòng) AMD Vivado Design Suite 來(lái)分析和改善您的設(shè)計(jì)。
    的頭像 發(fā)表于 02-19 11:22 ?576次閱讀
    AMD <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> <b class='flag-5'>Suite</b> IDE<b class='flag-5'>中</b>的設(shè)計(jì)分析簡(jiǎn)介

    Vivado Design Suite用戶(hù)指南: 設(shè)計(jì)分析與收斂技巧

    電子發(fā)燒友網(wǎng)站提供《Vivado Design Suite用戶(hù)指南: 設(shè)計(jì)分析與收斂技巧.pdf》資料免費(fèi)下載
    發(fā)表于 01-15 15:28 ?0次下載
    <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> <b class='flag-5'>Suite</b>用戶(hù)指南: 設(shè)計(jì)分析與收斂技巧

    Vivado Design Suite用戶(hù)指南:邏輯仿真

    電子發(fā)燒友網(wǎng)站提供《Vivado Design Suite用戶(hù)指南:邏輯仿真.pdf》資料免費(fèi)下載
    發(fā)表于 01-15 15:25 ?0次下載
    <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> <b class='flag-5'>Suite</b>用戶(hù)指南:邏輯仿真

    AMD Vivado Design Suite 2024.2全新推出

    AMD Vivado Design Suite 2024.2 全新推出,使用 AMD Versal Adaptive SoC 進(jìn)行設(shè)計(jì)的重大改進(jìn)。此版本為 AMD Versal 自適應(yīng) SoC
    的頭像 發(fā)表于 11-22 13:54 ?1053次閱讀

    IBM發(fā)布《可持續(xù)發(fā)展準(zhǔn)備工作狀態(tài)報(bào)告》

    近日,IBM(紐約證券交易所:IBM)首次發(fā)布《可持續(xù)發(fā)展準(zhǔn)備工作狀態(tài)報(bào)告》(Sustainability Readiness Report)報(bào)告。結(jié)果顯示,88% 的企業(yè)高管計(jì)劃在未來(lái) 12個(gè)月
    的頭像 發(fā)表于 11-20 14:30 ?708次閱讀

    U50的AMD Vivado Design Tool flow設(shè)置

    AMD Alveo 加速卡使用有兩種流程,AMD Vitis Software Platform flow 和 AMD Vivado Design Tool flow。比較常見(jiàn)的是 Vitis
    的頭像 發(fā)表于 11-13 10:14 ?856次閱讀
    U50的AMD <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> Tool flow設(shè)置

    AMBA AXI4接口協(xié)議概述

    AMBA AXI4(高級(jí)可擴(kuò)展接口 4)是 ARM 推出的第四代 AMBA 接口規(guī)范。AMD Vivado Design Suite 2014 和 ISE Design
    的頭像 發(fā)表于 10-28 10:46 ?791次閱讀
    AMBA AXI4接口協(xié)議概述

    AMD Vivado Design Suite 2024.1全新推出

    AMD Vivado Design Suite 2024.1 可立即下載。最新版本支持全新 AMD MicroBlaze V 軟核處理器,并針對(duì) QoR 和 Dynamic Function
    的頭像 發(fā)表于 09-18 09:41 ?905次閱讀

    何在 TIDK 器件和客戶(hù)產(chǎn)品 HS 器件完成安全流程

    電子發(fā)燒友網(wǎng)站提供《如何在 TIDK 器件和客戶(hù)產(chǎn)品 HS 器件完成安全流程.pdf》資料免費(fèi)下載
    發(fā)表于 09-13 11:08 ?0次下載
    如<b class='flag-5'>何在</b> TIDK 器件和客戶(hù)產(chǎn)品 HS 器件<b class='flag-5'>中</b><b class='flag-5'>完成</b>安全流程

    配電室停電的準(zhǔn)備工作和步驟

    。正確的停送電操作流程不僅可以保障人員安全,還能有效防止設(shè)備損壞,維護(hù)電網(wǎng)的穩(wěn)定運(yùn)行。 一、停電操作前的準(zhǔn)備工作 1. 安全檢查和評(píng)估 在實(shí)施停電操作前,電工必須對(duì)配電室內(nèi)的設(shè)備及電路進(jìn)行全面細(xì)致的檢查。這包括檢視設(shè)
    的頭像 發(fā)表于 08-27 10:38 ?2548次閱讀