描述:
在《Virtex UltraScale+ FPGA 數(shù)據(jù)手冊(cè)》(DS923) 中,XCVU27P-3E 器件和 XCVU29P-3E 器件的最低量產(chǎn)軟件和速度規(guī)格已從 Vivado 工具 2019.2 v1.28 更新至 Vivado 工具 2020.1.1 v1.30。
XCVU27P-3E 器件和 XCVU29P-3E 器件的速度文件參數(shù)以及速度/溫度等級(jí)在 2020.1.1 版中已更新,包括已糾正了集成塊接口建立時(shí)間和保持時(shí)間參數(shù)。
受此影響的主要集成塊包括:PCIe、Interlaken 和 100G Ethernet MAC。
速度文件更新中,部分參數(shù)要求已放寬,部分參數(shù)要求則進(jìn)一步收緊。
解決方案:
對(duì)于 XCVU27P-3E 器件和 XCVU29P-3E 器件以及速度/溫度等級(jí)設(shè)計(jì),請(qǐng)使用 Vivado Design Suite 2020.1.1 或更高版本。
您可通過(guò)以下方式來(lái)評(píng)估時(shí)序問(wèn)題對(duì)于您使用 Vivado 工具 2019.2 - 2020.1 所構(gòu)建的設(shè)計(jì)產(chǎn)生的影響:在 Vivado 2020.1.1 或更高版本中,對(duì)已完全實(shí)現(xiàn)的設(shè)計(jì)檢查點(diǎn) (.dcp) 文件重新運(yùn)行時(shí)序分析。
如果您的比特流是使用 Vivado 工程模式生成的,則必須找到已完全實(shí)現(xiàn)的 .dcp 文件。
通常,已完全實(shí)現(xiàn)的 .dcp 文件應(yīng)位于如下某一路徑中,具體取決于布線后是否已啟用 phys_opt_design。
project_myDesign.runs/impl_1/myDesign_routed.dcp
project_myDesign.runs/impl_1/myDesign_postroute_physopt.dcp
例如,如果已完全實(shí)現(xiàn)的 .dcp 文件為 myDesign_routed.dcp,則上述命令應(yīng)如下所示:
#Open the final dcp for the finished design open_checkpoint project_myDesign.runs/impl_1/myDesign_routed.dcp #Report timing report_timing_summary -file myDesign_timing_summary_routed.rpt
如果在受影響的主要集成塊上出現(xiàn)時(shí)序違例,則必須在 Vivado 2020.1.1 或更高版本中對(duì)設(shè)計(jì)進(jìn)行重新編譯以達(dá)成時(shí)序收斂。
原文標(biāo)題:面向 XCVU27P-3E 器件和 XCVU29P-3E 器件的 Vivado 2020.1.1 量產(chǎn)速度文件更新
文章出處:【微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
-
PCIe
+關(guān)注
關(guān)注
16文章
1304瀏覽量
84444 -
Vivado
+關(guān)注
關(guān)注
19文章
826瀏覽量
67966
原文標(biāo)題:面向 XCVU27P-3E 器件和 XCVU29P-3E 器件的 Vivado 2020.1.1 量產(chǎn)速度文件更新
文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
CORE-V(OpenHW Group)CV32E40P 詳細(xì)解讀

DD20-48E0524B3C3 DD20-48E0524B3C3

PDD12-18E0507A3C2 PDD12-18E0507A3C2

DD10-36S24E3C2 DD10-36S24E3C2

DD6-05S24E3C2 DD6-05S24E3C2

FK6-36S24E2C3 FK6-36S24E2C3

KW3-24D24E3R3 KW3-24D24E3R3

KW1-24D15E3R3 KW1-24D15E3R3

DA10-220S3V3P2D4 DA10-220S3V3P2D4

XCVU13P板卡設(shè)計(jì)原理圖:509-基于XCVU13P的4路QSFP28光纖PCIeX16收發(fā)卡

基于6U VPX XCVU9P+XCZU7EV的雙FMC信號(hào)處理板卡

XCVU9P 板卡設(shè)計(jì)原理圖:616-基于6U VPX XCVU9P+XCZU7EV的雙FMC信號(hào)處理板卡 高性能數(shù)字計(jì)算卡

智能加速計(jì)算卡設(shè)計(jì)原理圖:628-基于VU3P的雙路100G光纖加速計(jì)算卡 XCVU3P板卡

評(píng)論