一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

XCVU27P-3E和 XCVU29P-3E的速度文件參數(shù)已更新

YCqV_FPGA_EETre ? 來(lái)源:FPGA開發(fā)圈 ? 作者:FPGA開發(fā)圈 ? 2020-09-09 10:44 ? 次閱讀

描述:
在《Virtex UltraScale+ FPGA 數(shù)據(jù)手冊(cè)》(DS923) 中,XCVU27P-3E 器件和 XCVU29P-3E 器件的最低量產(chǎn)軟件和速度規(guī)格已從 Vivado 工具 2019.2 v1.28 更新至 Vivado 工具 2020.1.1 v1.30。

XCVU27P-3E 器件和 XCVU29P-3E 器件的速度文件參數(shù)以及速度/溫度等級(jí)在 2020.1.1 版中已更新,包括已糾正了集成塊接口建立時(shí)間和保持時(shí)間參數(shù)。

受此影響的主要集成塊包括:PCIe、Interlaken 和 100G Ethernet MAC。

速度文件更新中,部分參數(shù)要求已放寬,部分參數(shù)要求則進(jìn)一步收緊。

解決方案:
對(duì)于 XCVU27P-3E 器件和 XCVU29P-3E 器件以及速度/溫度等級(jí)設(shè)計(jì),請(qǐng)使用 Vivado Design Suite 2020.1.1 或更高版本。

您可通過(guò)以下方式來(lái)評(píng)估時(shí)序問(wèn)題對(duì)于您使用 Vivado 工具 2019.2 - 2020.1 所構(gòu)建的設(shè)計(jì)產(chǎn)生的影響:在 Vivado 2020.1.1 或更高版本中,對(duì)已完全實(shí)現(xiàn)的設(shè)計(jì)檢查點(diǎn) (.dcp) 文件重新運(yùn)行時(shí)序分析。

如果您的比特流是使用 Vivado 工程模式生成的,則必須找到已完全實(shí)現(xiàn)的 .dcp 文件。

通常,已完全實(shí)現(xiàn)的 .dcp 文件應(yīng)位于如下某一路徑中,具體取決于布線后是否已啟用 phys_opt_design。

project_myDesign.runs/impl_1/myDesign_routed.dcp

project_myDesign.runs/impl_1/myDesign_postroute_physopt.dcp

例如,如果已完全實(shí)現(xiàn)的 .dcp 文件為 myDesign_routed.dcp,則上述命令應(yīng)如下所示:

#Open the final dcp for the finished design open_checkpoint project_myDesign.runs/impl_1/myDesign_routed.dcp #Report timing report_timing_summary -file myDesign_timing_summary_routed.rpt

如果在受影響的主要集成塊上出現(xiàn)時(shí)序違例,則必須在 Vivado 2020.1.1 或更高版本中對(duì)設(shè)計(jì)進(jìn)行重新編譯以達(dá)成時(shí)序收斂。

原文標(biāo)題:面向 XCVU27P-3E 器件和 XCVU29P-3E 器件的 Vivado 2020.1.1 量產(chǎn)速度文件更新

文章出處:【微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1304

    瀏覽量

    84444
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    826

    瀏覽量

    67966

原文標(biāo)題:面向 XCVU27P-3E 器件和 XCVU29P-3E 器件的 Vivado 2020.1.1 量產(chǎn)速度文件更新

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    410?基于?XCVU9P+?C6678?的?100G?光纖的加速卡

    基于 XCVU9P+ C6678 的 100G 光纖的加速卡
    的頭像 發(fā)表于 05-08 08:32 ?23次閱讀
    410?基于?<b class='flag-5'>XCVU9P</b>+?C6678?的?100G?光纖的加速卡

    CORE-V(OpenHW Group)CV32E40P 詳細(xì)解讀

    CV32E40P 是 OpenHW Group 推出的開源 RISC-V 處理器 IP 內(nèi)核,基于 PULP 平臺(tái)的 RI5CY 內(nèi)核演進(jìn)而來(lái),專為高效嵌入式系統(tǒng)設(shè)計(jì)。以下從技術(shù)架構(gòu)、性能特性
    的頭像 發(fā)表于 04-10 15:44 ?489次閱讀
    CORE-V(OpenHW Group)CV32<b class='flag-5'>E40P</b> 詳細(xì)解讀

    XCVU080-2FFVB1760的Cadence17.4原理圖求助,謝謝!

    XCVU080-2FFVB1760的Cadence17.4原理圖求助,謝謝!
    發(fā)表于 03-31 20:14

    DD20-48E0524B3C3 DD20-48E0524B3C3

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)DD20-48E0524B3C3相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有DD20-48E0524B3C3的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,DD20-48
    發(fā)表于 03-20 18:57
    DD20-48<b class='flag-5'>E0524B3C3</b> DD20-48<b class='flag-5'>E0524B3C3</b>

    PDD12-18E0507A3C2 PDD12-18E0507A3C2

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)PDD12-18E0507A3C2相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有PDD12-18E0507A3C2的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文
    發(fā)表于 03-20 18:53
    PDD12-18<b class='flag-5'>E0507A3</b>C2 PDD12-18<b class='flag-5'>E0507A3</b>C2

    DD10-36S24E3C2 DD10-36S24E3C2

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)DD10-36S24E3C2相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有DD10-36S24E3C2的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,DD10-36S24
    發(fā)表于 03-20 18:47
    DD10-36S24<b class='flag-5'>E3</b>C2 DD10-36S24<b class='flag-5'>E3</b>C2

    DD6-05S24E3C2 DD6-05S24E3C2

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)DD6-05S24E3C2相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有DD6-05S24E3C2的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,DD6-05S24
    發(fā)表于 03-20 18:46
    DD6-05S24<b class='flag-5'>E3</b>C2 DD6-05S24<b class='flag-5'>E3</b>C2

    FK6-36S24E2C3 FK6-36S24E2C3

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)FK6-36S24E2C3相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有FK6-36S24E2C3的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,F(xiàn)K6-36S24
    發(fā)表于 03-20 18:41
    FK6-36S24<b class='flag-5'>E2C3</b> FK6-36S24<b class='flag-5'>E2C3</b>

    KW3-24D24E3R3 KW3-24D24E3R3

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)KW3-24D24E3R3相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有KW3-24D24E3R3的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,KW
    發(fā)表于 03-20 18:33
    KW<b class='flag-5'>3-24D24E3R3</b> KW<b class='flag-5'>3-24D24E3R3</b>

    KW1-24D15E3R3 KW1-24D15E3R3

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)KW1-24D15E3R3相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有KW1-24D15E3R3的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,KW1-24D15
    發(fā)表于 03-20 18:31
    KW1-24D15<b class='flag-5'>E3R3</b> KW1-24D15<b class='flag-5'>E3R3</b>

    DA10-220S3V3P2D4 DA10-220S3V3P2D4

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)DA10-220S3V3P2D4相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有DA10-220S3V3P2D4的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,DA10-220S
    發(fā)表于 03-18 18:46
    DA10-220S<b class='flag-5'>3V3P</b>2D4 DA10-220S<b class='flag-5'>3V3P</b>2D4

    XCVU13P板卡設(shè)計(jì)原理圖:509-基于XCVU13P的4路QSFP28光纖PCIeX16收發(fā)卡

    PCIeX16收發(fā)卡 , XCVU9P卡 , XCVU13P , XCVU13P板卡 , QSFP28光纖
    的頭像 發(fā)表于 11-23 17:06 ?687次閱讀
    <b class='flag-5'>XCVU13P</b>板卡設(shè)計(jì)原理圖:509-基于<b class='flag-5'>XCVU13P</b>的4路QSFP28光纖PCIeX16收發(fā)卡

    基于6U VPX XCVU9P+XCZU7EV的雙FMC信號(hào)處理板卡

    板卡基于6U VPX標(biāo)準(zhǔn)結(jié)構(gòu),包含一個(gè)XCVU9P 高性能FPGA,一片XCZU7EV FPGA,用于 IO擴(kuò)展接口,雙路HPC FMC擴(kuò)展高速AD、DA、光纖接口等。是理想應(yīng)用于高性能數(shù)字計(jì)算,光纖加速的板卡。 板卡全工業(yè)級(jí)芯片,滿足高低溫要求。
    的頭像 發(fā)表于 11-07 11:50 ?1169次閱讀
    基于6U VPX <b class='flag-5'>XCVU9P</b>+XCZU7EV的雙FMC信號(hào)處理板卡

    XCVU9P 板卡設(shè)計(jì)原理圖:616-基于6U VPX XCVU9P+XCZU7EV的雙FMC信號(hào)處理板卡 高性能數(shù)字計(jì)算卡

    光纖加速計(jì)算 , 基帶信號(hào)處理 , 高性能數(shù)字計(jì)算卡 , 高速圖像處理卡 , XCVU9P
    的頭像 發(fā)表于 10-21 15:46 ?829次閱讀
    <b class='flag-5'>XCVU9P</b> 板卡設(shè)計(jì)原理圖:616-基于6U VPX <b class='flag-5'>XCVU9P</b>+XCZU7EV的雙FMC信號(hào)處理板卡 高性能數(shù)字計(jì)算卡

    智能加速計(jì)算卡設(shè)計(jì)原理圖:628-基于VU3P的雙路100G光纖加速計(jì)算卡 XCVU3P板卡

    DA 信號(hào)處理板卡 , PCIe 光纖加速計(jì)算卡 , XCVU3P板卡 , 高速視頻采集卡 , 信號(hào)輸出驗(yàn)證,?PCIe 光纖加速計(jì)算卡?,?XCVU3P板卡?,?光纖加速計(jì)算卡?,?光纖加速卡?,?智能加速計(jì)算卡
    的頭像 發(fā)表于 08-01 11:03 ?588次閱讀
    智能加速計(jì)算卡設(shè)計(jì)原理圖:628-基于VU<b class='flag-5'>3P</b>的雙路100G光纖加速計(jì)算卡 <b class='flag-5'>XCVU3P</b>板卡