一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DRAM的矩陣存儲電路設計方案

電子設計 ? 來源:TOMORROW 星辰 ? 作者:TOMORROW 星辰 ? 2020-12-01 15:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

DRAM(Dynamic Random Access Memory)

即動態(tài)隨機存取存儲器,它和 SRAM(靜態(tài)隨機存取存儲器)一樣都是常見的系統(tǒng)內存,也就是說我們個人電腦里的內存條通常都是DRAM。但是DRAM和 SRAM 兩者之間有著很大的區(qū)別。其中最大的區(qū)別就是DRAM的地址總線接口與 SRAM 的不同。DRAM使用了dram 地址復用技術。也就是行地址與列地址分時復用技術,這就是dram 的關鍵技術所在。主要原因是由它的硬件電路決定的。

DRAM與 CPU接口(尋址方式)

舉個栗子,EM63A165TS 是 EtronTech 公式的一款 DRAM 芯片,容量為 16M*16Bit,分成四個 Bank,每一個 Bank 為 4M*16Bit。但是,觀察它的芯片管腳圖,你就會發(fā)現它的地址線只有 13 根(A0-A12)和兩根 Bank 控制線。13 根的控制線按照 SRAM 的尋址方法,每個 Bank 只有 2^13=8K,遠遠沒有達到 4M。這是為什么呢?

原因在于,DRAM 普遍采用的是行與列地址分時復用技術進行尋址。在 DRAM 的矩陣存儲單元中,地址可以分成行地址和列地址。在尋址時,必須先進行行尋址然后在進行列尋址,這是由 DRAM 的硬件電路所決定的。所以,對行地址線和列地址線進行共用,既節(jié)省了地址線,也不會降低 DRAM 原有的工作速率(因為 DRAM 的行地址和列地址就是要分時傳送的)。而,如果是 SRAM 采用這種尋址方式的話,則會大大降低其工作速度。

那么,EM63A165TS 只有 13 根地址線也就可以理解了,在其數據手冊上可以知道,A0-A12 是行地址線,同時 A0-A8 復用為列地址線,那么就有了 22 根地址線,2^22=4M。

DRAM硬件電路

下圖所示是 DRAM 一個位的存儲單元電路,信息存儲在電容之中,電容有電荷則為 1,沒電則為 0。當字線為高時,該 MOS 管導通,若電容有電荷,則會在位線上產生電流,反之則無。因為是用電容存儲信息,而電容會存在漏電流,所以必須要配合周期刷新電路來維持電容的電荷。

下圖所示則是一個 DRAM 的矩陣存儲電路。

在讀寫操作前必須先選擇行,相應 MOS 管導通。

選定行后,再選擇列。然后就可以對某一位進行讀寫操作。

讀過程中可以通過下圖的感應放大器電路來保持電容的電荷不變。該電路由兩個反相器組成。

當預充電線為高時,刷新電路導通,然后維持電容中的電荷量不變。由兩個反相器和一個 MOS 管組成。

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • DRAM
    +關注

    關注

    40

    文章

    2349

    瀏覽量

    185677
  • cpu
    cpu
    +關注

    關注

    68

    文章

    11083

    瀏覽量

    217183
  • 存儲單元
    +關注

    關注

    1

    文章

    66

    瀏覽量

    16442
  • sram
    +關注

    關注

    6

    文章

    786

    瀏覽量

    116002
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    電路設計方案

    獲取完整文檔資料可下載附件哦!?。?!如果內容有幫助可以關注、點贊、評論支持一下哦~
    發(fā)表于 06-04 14:58

    二相步進電機驅動電路的設計

    介紹了BYG通用系列二相步進電機最常采用的的單極性和雙極性2種驅動電路設計方案,從原理上體現了一相步進電機的控制方法,增加了步進電機驅動電路設計的靈活性。二相步進電機的單極性和雙極性2種驅動
    發(fā)表于 05-28 15:38

    升壓電路一文搞懂 升壓電路技術文檔合集

    升壓電路圖集合,升壓電路設計方案,電路設計技巧,升壓電路一文搞懂;給大家分享 升壓電路技術文檔合集
    的頭像 發(fā)表于 05-15 15:58 ?5598次閱讀
    升壓<b class='flag-5'>電路</b>一文搞懂 升壓<b class='flag-5'>電路</b>技術文檔合集

    存儲DRAM:擴張與停產雙重奏

    電子發(fā)燒友網報道(文/黃晶晶)高帶寬存儲HBM因數據中心、AI訓練而大熱,HBM三強不同程度地受益于這一存儲產品的營收增長,甚至就此改變了DRAM市場的格局。根據CFM閃存市場的分析數據,2025年
    的頭像 發(fā)表于 05-10 00:58 ?8021次閱讀

    電平轉換電路設計原理和常見問題及解決辦法

    的速度和信號的方向。常見的電平轉換電路設計方案有以下有幾種方式: 一、二極管電平轉換電路 二極管電平轉換電路設計原理使用此電路需要注意轉換的方向,高電壓端和低電壓端不可調換。 二極管
    發(fā)表于 04-27 15:54

    骨傳導耳機電路設計方案

    各位大佬:請問有沒有可以直接使用的骨傳導耳機的電路方案,鼠鼠的畢設就差這一部分了,但是一直沒有思路,求各位大佬指教
    發(fā)表于 03-25 19:59

    GaN驅動技術手冊免費下載 氮化鎵半導體功率器件門極驅動電路設計方案

    GaN驅動技術手冊免費下載 氮化鎵半導體功率器件門極驅動電路設計方案
    的頭像 發(fā)表于 03-13 18:06 ?1.5w次閱讀
    GaN驅動技術手冊免費下載 氮化鎵半導體功率器件門極驅動<b class='flag-5'>電路設計方案</b>

    過壓保護電路的多種設計方案

    詳細介紹了過壓保護電路的多種設計方案,包括穩(wěn)壓二極管、穩(wěn)壓芯片LM431、TVS管以及TL431的應用。通過分析各個電路的工作原理,探討了不同方案的優(yōu)缺點,適合不同場景的選擇,特別是強
    的頭像 發(fā)表于 11-25 10:30 ?2547次閱讀

    DRAM存儲器的特性有哪些

    DRAM(Dynamic Random Access Memory)即動態(tài)隨機存儲器,是一種半導體存儲器,用于計算機系統(tǒng)中的隨機存取存儲。它由許多
    的頭像 發(fā)表于 10-12 17:06 ?2383次閱讀

    SRAM和DRAM有什么區(qū)別

    靜態(tài)隨機存儲器(Static Random Access Memory,簡稱SRAM)和動態(tài)隨機存儲器(Dynamic Random Access Memory,簡稱DRAM)是兩種不同類
    的頭像 發(fā)表于 09-26 16:35 ?6932次閱讀

    單片機方案開發(fā)-分享七個常用的外圍電路設計

    在產品方案開發(fā)設計之路上更加游刃有余。 七個常用的外圍電路設計參考圖如下: 1、按鍵電路的常用設計參考: 2、外接信號輸入設計參考: 3、輸出電路繼電器設計參考: 4、達林頓晶
    發(fā)表于 09-24 15:59

    使用最小封裝解決方案優(yōu)化離散邏輯電路設計電路板空間

    電子發(fā)燒友網站提供《使用最小封裝解決方案優(yōu)化離散邏輯電路設計電路板空間.pdf》資料免費下載
    發(fā)表于 09-11 09:52 ?0次下載
    使用最小封裝解決<b class='flag-5'>方案</b>優(yōu)化離散邏輯<b class='flag-5'>電路設計</b>的<b class='flag-5'>電路</b>板空間

    DRAM存儲器的基本單元

    DRAM(Dynamic Random Access Memory),即動態(tài)隨機存取存儲器,是現代計算機系統(tǒng)中不可或缺的內存組件。其基本單元的設計簡潔而高效,主要由一個晶體管(MOSFET)和一個電容組成,這一組合使得DRAM
    的頭像 發(fā)表于 09-10 14:42 ?2184次閱讀

    干貨!恒流電路常用的三種設計方案

    ,達到恒流的效果。 除去運用三極管與運放設計的恒流電路,芯片哥介紹另外一種恒流電路設計方案,主要是利用穩(wěn)壓二極管的穩(wěn)壓特性。 穩(wěn)壓二極管恒流電路 穩(wěn)壓二極管恒流電路 ?穩(wěn)壓二極管的恒
    發(fā)表于 09-09 10:40

    DRAM芯片的基本結構

    如果內存是一個巨大的矩陣,那么DRAM芯片就是這個矩陣的實體化。如下圖所示,一個DRAM芯片包含了8個array,每個array擁有1024行和256列的
    的頭像 發(fā)表于 07-26 11:41 ?1833次閱讀
    <b class='flag-5'>DRAM</b>芯片的基本結構