一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

常見單端邏輯電平(TTL、CMOS、SSTL、HSTL、POD12)

電子設(shè)計 ? 來源:硬件助手 ? 作者:硬件助手 ? 2020-12-24 13:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇主要介紹常用的單端邏輯電平,包括TTL、CMOS、SSTL、HSTL、POD12等。

1、TTL電平

邏輯電平之常見單端邏輯電平(2)

下面以一個三輸入的TTL與非門介紹TTL電平的原理。

邏輯電平之常見單端邏輯電平(2)

三輸入TTL與非門

邏輯電平之常見單端邏輯電平(2)

當輸入全1時,uI=3.6V,VT1處于倒置工作狀態(tài)(集電結(jié)正偏,發(fā)射結(jié)反偏),uB1=0.7V×3=2.1V(后級電路決定的),VT2和VT4飽和,輸出為低電平uO=0.3V。

當輸入有0時,uI=0.3V,VT1發(fā)射結(jié)導(dǎo)通,uB1=0.3V+0.7V=1V,VT2和VT4均截止,VT3和VD導(dǎo)通。輸出高電平uO=VCC-UBE3-UD≈5V-0.7V-0.7V=3.6V。

TTL電平一般過沖都會比較嚴重,可以在始端串22歐或33歐電阻(因為TTL電路的輸出阻抗大約為17Ω左右,從阻抗匹配的角度解釋);TTL電平輸入腳懸空時內(nèi)部認為是高電平。

常見的TTL電平有5V TTL,3.3V LVTTL,2.5V LVTTL,1.8V LVTTL等。

2、CMOS電平

邏輯電平之常見單端邏輯電平(2)

CMOS反相器結(jié)構(gòu)圖

常見的CMOS電平有5V CMOS,3.3V LVCMOS,2.5V LVCMOS,1.8V LVCMOS,1.5V LVCMOS,1.2V LVCMOS,0.8V LVCMOS等。

CMOS電路輸出高電平是通過導(dǎo)通PMOS實現(xiàn)的,輸出低電平是通過導(dǎo)通NMOS實現(xiàn)的,PMOS的載流子為空穴,NMOS的載流子為電子,空穴的電導(dǎo)率低于電子,所以PMOS的導(dǎo)通電阻比NMOS的導(dǎo)通電阻大(且相同額定值的PMOS比NMOS貴?。。。?,也就是輸出高電平時其RC(C為傳輸線等效電容,寄生電容等)時間常數(shù)大,上升沿更緩,CMOS電路的上升時間比下降時間長。

CMOS器件是電壓控制器件,而未被連接的輸入端有靠近CMOS門檻電壓輸入的趨勢,使得芯片內(nèi)部的三極管作不必要的開關(guān)動作,這既增加了噪聲干擾,又耗費了系統(tǒng)功率。MOS管輸入阻抗很大(柵極源極之間有一層氧化層),輸入阻抗大,對微弱信號的捕捉能力就很強(簡單地把干擾源等效為一個理想電壓源和一個內(nèi)阻的串聯(lián),根據(jù)分壓原理可知輸入電阻越大輸入的分壓越大),所以懸空時很容易受周圍信號的干擾。一般,使用上拉電阻或下拉電阻,把未被連接的輸入引腳與電源或接地點連接,使它們有一個確定的電壓值。CMOS輸入引腳的最大輸入電流非常小,只有1μA左右(最多幾μA),因此選用1MΩ作為上拉電阻或下拉電阻就可以。

在許多嵌入式系統(tǒng)中,輸入引腳的有效電壓一般是5V以上或為負值(對地),在這種情況下,使用幾個電阻就可以防止輸入引腳過壓。CMOS集成塊內(nèi)部的兩個二極管可以把電壓鉗位在CMOS器件輸入電壓值,這兩個二極管是高速CMOS器件(74HC系列)靜電保護措施的一部分。

TTL集成電路內(nèi)部都是用雙極型三極管構(gòu)成的,這種電路的輸入電阻一般都不高(7400和74LS00這些門電路的輸入電流一般都在幾百μA以上,74LS系列的稍小一些),對外界各種雜波不是很敏感,故不用的輸入端懸空即可(懸空相當于高電平?。?,亦可以直接接高電平或地(視具體情況而定)。

3、GTL(Gunning Transceiver Logic)電平

GTL輸入電路是一個電壓比較器,輸入電壓同一個外部連接的參考電壓進行比較,輸入門限設(shè)計為精確的窗口電壓,可以提高最大的抗噪性能。輸出電路是一個漏極開路N通道器件,當電路關(guān)閉時輸出電壓被上拉到末端匹配電壓VTT,當輸出電路打開時,器件可以吸收40mA的電流,可以產(chǎn)生最大的輸出電壓0.4V。輸出電阻為25歐姆,輸入輸出被設(shè)計為與VCC的電壓獨立,器件可以工作在5V、3.3V,甚至是2.5V的VCC電壓。

GTL和GTL+信號的參考電平Vref為信號上拉電平的2/3,這是同GTL電平的特點相關(guān)的,GTL信號的低電平一般為上拉電平的1/3左右,當GTL信號的參考電平設(shè)置為上拉電平的2/3時信號的高低電平有最大的抗噪冗余量,可以得到最佳的傳輸效果?,F(xiàn)在很多廠家提供的GTL芯片的Vref都是可以通過外部進行調(diào)整,提供最佳的信號傳輸要求。同時因為GTL的輸入閾值電平都很小,可以提供大的噪聲容限,而小的輸出電平提供的信號變化也很小。這些對信號的完整性有利。GTL+的信號的電平更高,有更大的驅(qū)動能力,一般對于重負載情況下使用GTL+的效果會更好一些。

邏輯電平之常見單端邏輯電平(2)

4、SSTL電平

SSTL即Stub Series Termination Logic,分為SSTL_3(3.3V)、SSTL_2(2.5V)、SSTL_18(1.8V)、SSTL_15(1.5V)(對應(yīng)的VREF=VTT分別為1.5V、1.25V、0.9V、0.75V),對應(yīng)不同的供電電壓,SSTL是傳輸線終端匹配的,因此SSTL具有輸出阻抗和匹配方法的要求,這使其在高速信號傳輸時降低了EMI,改善了建立時間。SSTL的輸入是一個差分比較電路,一端為輸入,另一端為參考電壓VREF。DDR使用的就是SSTL電平標準。

邏輯電平之常見單端邏輯電平(2)

SSTL與LVTTL驅(qū)動器沒有太多的不同,但是輸入緩沖卻非常不同。SSTL輸入是差分對,因此輸入級提供較好的電壓增益以及較穩(wěn)定的閾值電壓,這使得對小的輸入電壓擺幅具有比較高的可靠性。

邏輯電平之常見單端邏輯電平(2)

SSTL-2輸出及匹配電路

STL對于不同類型的驅(qū)動器有不同的參數(shù)。SSTL_3和SSTL_2定義了2類驅(qū)動器,以區(qū)別不同的終端匹配方案。SSTL_18沒有明確的類型定義,但是,取決于終端環(huán)境,驅(qū)動器必須能夠在輸入緩沖處產(chǎn)生相應(yīng)的電壓擺幅。

AC參數(shù)指的是一個閾值電壓,當信號跨越這個閾值電壓時,接收器狀態(tài)一定會發(fā)生改變。只要輸入保持在定義的DC閾值之上,接收器將維持邏輯狀態(tài)不變。這有利于系統(tǒng)設(shè)計者對整個系統(tǒng)性能進行優(yōu)化。

邏輯電平之常見單端邏輯電平(2)


邏輯電平之常見單端邏輯電平(2)


邏輯電平之常見單端邏輯電平(2)

5、HSTL電平

HSTL即High Speed Transceiver Logic,其最主要用于高速存儲器讀寫,傳統(tǒng)的慢速存儲器阻礙了高速處理器的運算操作。在中頻區(qū)域(100~180MHz),可供選擇的單端信號IO結(jié)構(gòu)有:HSTL、GTL/GTL+、SSTL、LVTTL;在180MHz以上,HSTL是唯一可用的單端IO接口。QDR使用的就是HSTL電平標準

JEDEC定義了四種驅(qū)動模式:Class I~IV,其區(qū)別僅在于輸出電流的不同:

? Class I:IOH≥8mA,IOL≥-8mA;并行終端負載

? Class II:IOH≥16mA,IOL≥-16mA;串行終端負載

? Class III:IOH≥8mA,IOL≥-24mA;并行終端負載

? Class IV:IOH≥8mA,IOL≥-48mA;并行終端負載

邏輯電平之常見單端邏輯電平(2)


邏輯電平之常見單端邏輯電平(2)

6、POD12電平

邏輯電平之常見單端邏輯電平(2)

POD和SSTL的最大區(qū)別在于接收端的終端電壓(POD為VDDQ,SSTL為VDDQ/2)。POD可以降低寄生引腳電容和I/O終端功耗,并且即使在VDD電壓降低的情況下也能穩(wěn)定工作。

當驅(qū)動端的上拉電路導(dǎo)通,電路處于高電平時,回路上沒有電流流過,這樣的設(shè)計較少了功耗。

邏輯電平之常見單端邏輯電平(2)


邏輯電平之常見單端邏輯電平(2)


邏輯電平之常見單端邏輯電平(2)

除了上述一些常見的單端電平之外,還有BTL、ETL、HSUL等等。詳細可參見相關(guān)標準。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6025

    瀏覽量

    238951
  • TTL
    TTL
    +關(guān)注

    關(guān)注

    7

    文章

    540

    瀏覽量

    71942
  • 邏輯電平
    +關(guān)注

    關(guān)注

    0

    文章

    189

    瀏覽量

    14778
  • HSTL
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    9803
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    硬件基礎(chǔ)篇——TTLCMOS電平

    電平TTL集成電路主要由BJT晶體管構(gòu)成,如STC單片機,電平規(guī)范如下:輸出模式:Uoh ≥ 2.4V,Uol≤0.4V;輸入模式:Uih ≥ 2.0V,Uil≤0.8V;3、CMOS
    發(fā)表于 03-22 15:21

    TTL電平與信號降噪技術(shù)的區(qū)別

    。 功耗 :TTL電路的功耗相對較高,因為它們使用雙極型晶體管(BJT)。 速度 :TTL電路的速度相對較慢,因為晶體管的開關(guān)速度有限。 兼容性 :TTL電平與其他類型的
    的頭像 發(fā)表于 01-16 10:34 ?610次閱讀

    使用TTL電平時的常見問題

    問題 問題描述: 在不同TTL電路或TTLCMOS電路之間進行接口時,可能會出現(xiàn)電平不兼容的問題。 解決方案: 使用電平轉(zhuǎn)換器或
    的頭像 發(fā)表于 01-16 10:31 ?908次閱讀

    TTL電平與高電平信號的轉(zhuǎn)換

    在電子工程領(lǐng)域,信號電平的轉(zhuǎn)換是一個常見的需求,尤其是在不同技術(shù)標準之間。TTL(晶體管-晶體管邏輯電平和高
    的頭像 發(fā)表于 01-16 10:28 ?926次閱讀

    TTL電平與低電平信號的區(qū)別

    在數(shù)字電子學中,信號的傳輸和處理依賴于電壓水平來表示邏輯狀態(tài)。TTL電平和低電平信號是兩種常見的電壓水平,它們在數(shù)字電路中扮演著重要的角色。
    的頭像 發(fā)表于 01-16 10:21 ?1023次閱讀

    TTL電平的傳輸距離限制

    在數(shù)字電子領(lǐng)域,TTL電平是一種非常重要的信號標準,它規(guī)定了電路中邏輯高和邏輯低的電壓范圍。TTL電平
    的頭像 發(fā)表于 01-16 10:15 ?1085次閱讀

    TTL電平與RS-232接口的聯(lián)系

    在電子通信領(lǐng)域,電信號的傳輸和處理是至關(guān)重要的。TTL電平(Transistor-Transistor Logic)和RS-232接口是兩種常見的電信號標準,它們在不同的應(yīng)用場景中發(fā)
    的頭像 發(fā)表于 01-16 10:13 ?875次閱讀

    TTL電平的工作原理詳解

    1. TTL電平簡介 TTL電平是一種數(shù)字信號標準,它定義了邏輯高(1)和邏輯低(0)的電壓范圍
    的頭像 發(fā)表于 01-16 09:57 ?3475次閱讀

    TTL電平標準的介紹與解析

    在數(shù)字電子領(lǐng)域,TTL電平標準是一種非常重要的邏輯電平標準,它定義了數(shù)字信號的高低電平電壓范圍,確保了不同數(shù)字電路之間的兼容性和可靠性。
    的頭像 發(fā)表于 01-16 09:46 ?2111次閱讀

    TTL電平的應(yīng)用場景和實例

    TTL電平作為一種數(shù)字電路中的基本邏輯電平標準,廣泛應(yīng)用于各種電子設(shè)備和計算機系統(tǒng)中。 一、TTL電平
    的頭像 發(fā)表于 01-16 09:45 ?2722次閱讀

    TTL電平CMOS電平的區(qū)別是什么

    在數(shù)字電子領(lǐng)域,邏輯電路的設(shè)計和實現(xiàn)是構(gòu)建復(fù)雜電子系統(tǒng)的基礎(chǔ)。TTLCMOS是兩種廣泛使用的邏輯電路技術(shù),它們各自有著獨特的優(yōu)勢和局限性。 1.
    的頭像 發(fā)表于 01-16 09:43 ?1626次閱讀

    TTL邏輯門的種類及應(yīng)用

    在數(shù)字電子領(lǐng)域,TTL(晶體管-晶體管邏輯邏輯門是構(gòu)建復(fù)雜數(shù)字系統(tǒng)的基石。TTL技術(shù)以其可靠性、成本效益和廣泛的應(yīng)用而聞名。 TTL
    的頭像 發(fā)表于 11-18 10:36 ?1690次閱讀

    什么是TTL邏輯電路 TTLCMOS的區(qū)別和優(yōu)缺點

    在數(shù)字電子學中,TTLCMOS是兩種基本的邏輯電路技術(shù)。它們各自有著獨特的特點和應(yīng)用場景。 TTL邏輯電路
    的頭像 發(fā)表于 11-18 10:26 ?4098次閱讀

    請問TAS5508的MCLK是TTL還是CMOS電平

    請問TAS5508的MCLK是TTL還是CMOS電平
    發(fā)表于 11-07 07:31

    TTL門電路和CMOS有什么特點及區(qū)別

    TTL(晶體管-晶體管邏輯)和CMOS(互補金屬氧化物半導(dǎo)體)是兩種常見的數(shù)字邏輯電路技術(shù),它們在電子設(shè)計和計算機科學領(lǐng)域中具有廣泛的應(yīng)用。
    的頭像 發(fā)表于 07-30 14:54 ?4884次閱讀