一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高頻PCB設(shè)計(jì)中的干擾分析與對(duì)策。

PCB打樣 ? 2020-09-28 20:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著PCB板設(shè)計(jì)的發(fā)展,以及頻率的快速增加,除了低頻PCB板的設(shè)計(jì)之外,許多干擾之間的不一致,頻率的增加,PCB板的小型化和成本降低變得更加明顯。

這些干擾變得越來(lái)越復(fù)雜。當(dāng)前的研究得出結(jié)論,干擾主要有四種類型:電壓噪聲,傳輸線干擾,耦合和電磁干擾。在本文中,我們分析了高頻電路板的各種干擾問(wèn)題,并結(jié)合實(shí)踐提出了有效的解決方案。

電源噪聲的高頻電路中,電源噪聲對(duì)于高頻信號(hào)特別重要。因此,首先要求電源具有低噪聲。在這里,清潔地面和清潔電力同樣重要,為什么?顯然,電源具有一定的阻抗,并且阻抗分布在整個(gè)電源上,因此噪聲也疊加在電源上。

然后,我們應(yīng)盡可能降低電源的阻抗,因此最好擁有專有的電源層和接地層。在高頻電路設(shè)計(jì)中,電源是分層設(shè)計(jì)的,在大多數(shù)情況下,這比總線形式要好得多,因此環(huán)路始終可以以最小的阻抗跟隨路徑。

此外,電源板必須為PCB上所有生成和接收的信號(hào)提供一個(gè)信號(hào)環(huán)路,從而最大程度地減少了信號(hào)環(huán)路并降低了噪聲,而這通常是低頻電路設(shè)計(jì)人員所忽略的。

電源特性

PCB設(shè)計(jì)中有幾種消除電源噪聲的方法。

注意板上的通孔:該通孔必須蝕刻電源層上的開(kāi)口,以留出空間供通孔通過(guò)。如果電源層太大,將影響信號(hào)環(huán)路,信號(hào)將被迫旁路,環(huán)路面積將增加,噪聲也會(huì)增加。同時(shí),如果一些信號(hào)線集中在開(kāi)口附近,共享該環(huán)路,則公共阻抗將引起串?dāng)_。

電纜需要足夠的接地:每個(gè)信號(hào)都需要其自己專有的信號(hào)環(huán)路,并且信號(hào)和環(huán)路的環(huán)路面積應(yīng)盡可能小,即信號(hào)與環(huán)路平行。

模擬數(shù)字電源應(yīng)分開(kāi)放置:高頻設(shè)備通常對(duì)數(shù)字噪聲非常敏感,因此應(yīng)將兩者分開(kāi)并在電源入口處連接在一起。如果信號(hào)同時(shí)經(jīng)過(guò)模擬和數(shù)字交叉,則可能在信號(hào)交叉處。放置一個(gè)環(huán)以減小環(huán)面積。

將電源線放在信號(hào)線的側(cè)面

傳輸線在PCB中只有兩種傳輸線:帶狀線和微波線。傳輸線的最大問(wèn)題是反射。反射會(huì)引起很多問(wèn)題。例如,負(fù)載信號(hào)將是原始信號(hào)和回聲信號(hào)的疊加,并且信號(hào)分析將增加。困難; 反射會(huì)引起回波損耗(回波損耗),其對(duì)信號(hào)的影響與加性噪聲干擾的影響一樣嚴(yán)重:

反射回信號(hào)源的信號(hào)會(huì)增加系統(tǒng)噪聲,從而使接收機(jī)更難以噪聲,并且信號(hào)被分離;任何反射信號(hào)都會(huì)從根本上降低信號(hào)質(zhì)量,從而改變輸入信號(hào)的形狀。原則上,解決方案主要是阻抗匹配(例如,互連阻抗應(yīng)與系統(tǒng)的阻抗匹配),但是有時(shí)阻抗的計(jì)算很麻煩。

消除傳輸線干擾的方法:不要使用樁線。因?yàn)槿魏螛毒€都是噪聲源。如果樁線較短,則可以在傳輸線的末端終止。如果樁線較長(zhǎng),則以主傳輸線為源,會(huì)引起較大的反射,這使問(wèn)題變得復(fù)雜,不建議使用。

耦合:

通用阻抗耦合:這是一個(gè)通用耦合通道。也就是說(shuō),干擾源和故障設(shè)備通常共享特定的導(dǎo)體(環(huán)路電壓,總線,公共接地等)。場(chǎng)共模耦合在由噪聲電路和共參考平面形成的環(huán)路中產(chǎn)生共模電壓。

如果磁場(chǎng)為主導(dǎo),則在串聯(lián)回路中產(chǎn)生的共模電壓值為Vcm =-(ΔB/Δt*面積(其中ΔB=磁感應(yīng)變化量)。如果是電磁場(chǎng),則是已知的。它的電場(chǎng)值,它的感應(yīng)電壓:Vcm =L * h * F * E/ 48,該公式適用于Lm= 150MHz或更低,超出此限制,可以計(jì)算出最大感應(yīng)電壓簡(jiǎn)化為:Vcm = 2 * h * E。

差模場(chǎng)耦合:意味著直接輻射被電路板及其電路上的線對(duì)或引線接收。如果盡可能靠近兩條電線。這種耦合大大減少了,因此兩條線可以絞在一起以減少干擾。

線對(duì)線耦合允許任何線等于并聯(lián)電路之間的不希望耦合,這會(huì)嚴(yán)重?fù)p害系統(tǒng)性能。它的類型可以分為電容性串?dāng)_和電感性串?dāng)_。

前者是因?yàn)榫€路之間的寄生電容會(huì)導(dǎo)致噪聲源上的噪聲通過(guò)注入電流耦合到噪聲接收線路。后者可以被認(rèn)為是不需要的寄生變壓器的初級(jí)和次級(jí)之間的信號(hào)耦合。

感應(yīng)串?dāng)_的大小取決于兩個(gè)環(huán)路的接近程度和環(huán)路面積的大小,以及受影響負(fù)載的阻抗。

電源線耦合:當(dāng)交流或直流電源線受到電磁干擾時(shí),電源線會(huì)將這些干擾傳輸?shù)狡渌O(shè)備。有幾種消除PCB設(shè)計(jì)中串?dāng)_的方法:兩種串?dāng)_的大小都隨負(fù)載阻抗的增加而增加,因此對(duì)由串?dāng)_引起的干擾敏感的信號(hào)線應(yīng)正確傳輸。

盡可能增加信號(hào)線之間的距離可以有效減少電容串?dāng)_。執(zhí)行接地層管理,并在布線之間進(jìn)行間距(例如,將活動(dòng)信號(hào)線和接地線隔離開(kāi),尤其是在狀態(tài)跳變且接地距離進(jìn)一步增大的信號(hào)線之間),并且將引線電感設(shè)為減少。

在相鄰信號(hào)線之間插入接地線還可以有效地減少電容性串?dāng)_,電容性串?dāng)_需要每1/4個(gè)波長(zhǎng)進(jìn)入接地平面。

對(duì)于感應(yīng)串?dāng)_,應(yīng)將環(huán)路面積最小化,并盡可能消除環(huán)路面積。避免信號(hào)共享回路。專注于信號(hào)完整性:設(shè)計(jì)人員需要在焊接過(guò)程中實(shí)現(xiàn)端接,以解決信號(hào)完整性問(wèn)題。

使用這種方法的設(shè)計(jì)人員可以專注于屏蔽銅箔的微帶長(zhǎng)度,以實(shí)現(xiàn)良好的信號(hào)完整性。對(duì)于在通信結(jié)構(gòu)中使用密集連接器的系統(tǒng),設(shè)計(jì)人員可以使用單個(gè)PCB端接。

電磁干擾隨著速度的提高,EMI將變得越來(lái)越嚴(yán)重,并在許多方面表現(xiàn)出來(lái)(例如互連處的電磁干擾)。高速設(shè)備對(duì)此特別敏感,因此它將接收高速錯(cuò)誤信號(hào)。低速設(shè)備會(huì)忽略此類錯(cuò)誤信號(hào)。

有幾種消除PCB設(shè)計(jì)中電磁干擾的方法:

減少環(huán)路:每個(gè)環(huán)路等效于一個(gè)天線,因此我們需要最小化環(huán)路的數(shù)量,環(huán)路的面積以及環(huán)路的天線效應(yīng)。確保信號(hào)在任意兩點(diǎn)只有一條環(huán)路,避免人為環(huán)路,并盡可能使用電源平面。

濾波:可以在電源線和信號(hào)線上使用濾波以降低EMI。有三種方法:去耦電容器,EMI濾波器和磁性元件。EMI濾波器如圖所示。

由于問(wèn)題的長(zhǎng)度以及有關(guān)屏蔽問(wèn)題的許多文章,我們將不具體描述盡可能減少高頻設(shè)備的速度。增加PCB板的介電常數(shù)可以防止靠近板的傳輸線的高頻部分向外輻射。

增加PCB板的厚度并最小化微帶線的厚度可以防止電磁線的溢出并還可以防止輻射。

在討論中,我們可以總結(jié)出,在高頻PCB設(shè)計(jì)中,我們應(yīng)遵循以下原則:電源和地的統(tǒng)一,穩(wěn)定。仔細(xì)的布線和適當(dāng)?shù)亩私涌上瓷?。仔?xì)考慮布線和適當(dāng)?shù)亩私涌蓽p少電容性和電感性串?dāng)_。為了滿足EMC要求,需要抑制噪聲。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4801

    瀏覽量

    90422
  • PCB線路板
    +關(guān)注

    關(guān)注

    10

    文章

    435

    瀏覽量

    20551
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2977

    瀏覽量

    22569
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3504

    瀏覽量

    5476
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高頻PCB制造的關(guān)鍵技術(shù)難題及應(yīng)對(duì)策

    高頻PCB的設(shè)計(jì)和制造不僅要求精確的技術(shù),更需要?jiǎng)?chuàng)新的材料和工藝支持。捷多邦將從材料、制造和應(yīng)用三個(gè)方面,探討當(dāng)前高頻PCB產(chǎn)業(yè)鏈的現(xiàn)狀,并提供一些設(shè)計(jì)經(jīng)驗(yàn)和技術(shù)難題解析。 1.
    的頭像 發(fā)表于 05-26 14:24 ?154次閱讀

    趨勢(shì)觀察 高頻通信時(shí)代,Dk值為何成了PCB設(shè)計(jì)“生命線”?

    在高速、高頻電路日益普及的今天,介電常數(shù)(Dk)正在成為PCB設(shè)計(jì)繞不開(kāi)的重要參數(shù)之一。尤其是在5G通信、雷達(dá)、衛(wèi)星導(dǎo)航等領(lǐng)域,高頻信號(hào)對(duì)板材性能的要求遠(yuǎn)高于傳統(tǒng)
    的頭像 發(fā)表于 05-16 18:06 ?421次閱讀

    原理圖和PCB設(shè)計(jì)的常見(jiàn)錯(cuò)誤

    在電子設(shè)計(jì)領(lǐng)域,原理圖和PCB設(shè)計(jì)是產(chǎn)品開(kāi)發(fā)的基石,但設(shè)計(jì)過(guò)程難免遇到各種問(wèn)題,若不及時(shí)排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計(jì)的常見(jiàn)錯(cuò)誤,整理成一份實(shí)用的速
    的頭像 發(fā)表于 05-15 14:34 ?380次閱讀

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析對(duì)策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計(jì)所不同的諸多干擾,歸納起來(lái),主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個(gè)方面。通過(guò)分析
    發(fā)表于 04-29 17:39

    PCB設(shè)計(jì)容易遇到的問(wèn)題

    印制電路板(PCB)設(shè)計(jì)是電子產(chǎn)品開(kāi)發(fā)的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個(gè)PCB設(shè)計(jì)容易遇到的問(wèn)題,提供其解決方案,希望對(duì)小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?415次閱讀

    用EMC思想來(lái)設(shè)計(jì)DC/DC電源的PCB

    從DC/DC這個(gè)干擾源的抑制來(lái)優(yōu)化EMC設(shè)計(jì)。 在DC/DC電源,Buck是最常見(jiàn)的電路拓?fù)?,我們以Buck為例分析噪聲源。Buck電路的主要噪聲源是高頻電流環(huán)路(Hot loop)
    發(fā)表于 04-15 13:40

    變頻器干擾分析和處理對(duì)策

    變頻器干擾是指在變頻器運(yùn)行過(guò)程,由于其內(nèi)部高頻開(kāi)關(guān)動(dòng)作等因素,可能對(duì)周邊電子設(shè)備產(chǎn)生的電磁干擾。以下是對(duì)變頻器干擾源的
    的頭像 發(fā)表于 04-02 18:30 ?494次閱讀
    變頻器<b class='flag-5'>干擾</b>源<b class='flag-5'>分析</b>和處理<b class='flag-5'>對(duì)策</b>

    PCB】四層電路板的PCB設(shè)計(jì)

    端放置,這樣做町以減小由數(shù)字 開(kāi)關(guān)引起的di/dt出效應(yīng)。 3 PCB電路及電路抗干擾措施 抗干擾設(shè)計(jì)與具體電路有著密切的關(guān)系,也是一個(gè)很復(fù)雜的技術(shù)問(wèn)題。這里結(jié)合在PCB設(shè)計(jì)過(guò)程
    發(fā)表于 03-12 13:31

    PCB設(shè)計(jì)的Stub對(duì)信號(hào)傳輸?shù)挠绊?/a>

    PCB設(shè)計(jì)應(yīng)盡量減少Stub的存在,或者在無(wú)法完全避免Stub的情況下,通過(guò)優(yōu)化Stub的長(zhǎng)度和幾何形狀來(lái)降低它們對(duì)信號(hào)的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的Stub對(duì)信號(hào)傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    GND布局對(duì)PCB設(shè)計(jì)的影響 GND在數(shù)字電路的作用

    GND(地線或0線)布局對(duì)PCB(印刷電路板)設(shè)計(jì)具有重要影響,同時(shí)在數(shù)字電路扮演著至關(guān)重要的角色。以下是對(duì)這兩個(gè)方面的分析: GND布局對(duì)PCB設(shè)計(jì)的影響 減少
    的頭像 發(fā)表于 11-29 15:22 ?2661次閱讀

    PCB設(shè)計(jì)怎么降低EMC

    過(guò)程中產(chǎn)生的電磁場(chǎng)對(duì)其他設(shè)備或系統(tǒng)造成的干擾,而EMS則是指設(shè)備或系統(tǒng)對(duì)外部電磁場(chǎng)的敏感程度。以下將從多個(gè)方面詳細(xì)探討在PCB設(shè)計(jì)如何有效降低EMC問(wèn)題。
    的頭像 發(fā)表于 10-09 11:47 ?963次閱讀

    pcb設(shè)計(jì)如何設(shè)置坐標(biāo)原點(diǎn)

    PCB設(shè)計(jì),坐標(biāo)原點(diǎn)是一個(gè)非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標(biāo)原點(diǎn)的定義 坐標(biāo)原點(diǎn)的概念 在PCB設(shè)計(jì),坐標(biāo)
    的頭像 發(fā)表于 09-02 14:45 ?4630次閱讀

    電路怎樣消除高頻干擾

    在電子電路設(shè)計(jì)高頻干擾是一個(gè)常見(jiàn)的問(wèn)題,它可能導(dǎo)致電路性能下降、數(shù)據(jù)傳輸錯(cuò)誤甚至設(shè)備損壞。因此,消除或減少高頻干擾是電路設(shè)計(jì)
    的頭像 發(fā)表于 08-22 11:05 ?4429次閱讀

    如何理解PCB設(shè)計(jì)的爬電距離?

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)爬電距離要求與走線規(guī)則有哪些?PCB設(shè)計(jì)爬電距離要求與走線規(guī)則。在PCB設(shè)計(jì),爬電距離和走線規(guī)則是關(guān)鍵的考慮因素,尤其是在高壓電路和
    的頭像 發(fā)表于 08-15 09:23 ?2430次閱讀

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板有什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PCB設(shè)計(jì)和制板是
    的頭像 發(fā)表于 08-12 10:04 ?1098次閱讀