一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

畫PCB必須要知道的十大布線規(guī)則

454398 ? 來源:alpha007 ? 作者:alpha007 ? 2022-11-28 16:32 ? 次閱讀

來源:羅姆半導(dǎo)體社區(qū)

PCB布線,即鋪設(shè)通電信號(hào)的道路以連接各個(gè)器件,這就好比通過修路來連接各個(gè)城市通車。在PCB設(shè)計(jì)中,布線是完成產(chǎn)品設(shè)計(jì)的重要步驟,同時(shí)也是技巧最細(xì)、限定最高的步驟,甚至有些有經(jīng)驗(yàn)的工程師也對(duì)布線頗為頭疼。下面是PCB布線的一些常用規(guī)則,無論你是小白還是已入行的工程師,都應(yīng)該掌握。

1、走線的方向控制規(guī)則

輸入和輸出端的導(dǎo)線應(yīng)盡量避免相鄰平行。在 PCB 布線時(shí),相鄰層的走線方向成正交結(jié)構(gòu),避免將不同的信號(hào)線在相鄰層走成同一方向,以減少不必要的層間竄擾。當(dāng) PCB 布線受到結(jié)構(gòu)限制(如某些背板)難以避免出現(xiàn)平行布線時(shí),特別是在信號(hào)速率較高時(shí),應(yīng)考慮用地平面隔離各布線層,用地線隔離各信號(hào)線。。

2、走線的開環(huán)檢查規(guī)則

在PCB布線時(shí),為了避免布線產(chǎn)生的“天線效應(yīng)”,減少不必要的干擾輻射和接收,一般不允許出現(xiàn)一端浮空的布線形式,否則可能帶來不可預(yù)知的結(jié)果。

3、走線長(zhǎng)度控制規(guī)則

即短線規(guī)則,在設(shè)計(jì)時(shí)應(yīng)該盡量讓布線長(zhǎng)度盡量短,以減少由于走線過長(zhǎng)帶來的干擾問題,特別是一些重要信號(hào)線,如時(shí)鐘線,務(wù)必將其振蕩器放在離器件很近的地方。對(duì)驅(qū)動(dòng)多個(gè)器件的情況,應(yīng)根據(jù)具體情況決定采用何種網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)。

4、阻抗匹配檢查規(guī)則

同一網(wǎng)絡(luò)的布線寬度應(yīng)保持一致,線寬的變化會(huì)造成線路特性阻抗的不均勻,當(dāng)傳輸?shù)乃俣容^高時(shí)會(huì)產(chǎn)生反射,在設(shè)計(jì)中應(yīng)該盡量避免這種情況。在某些條件下,如接插件引出線,BGA封裝的引出線類似的結(jié)構(gòu)時(shí),可能無法避免線寬的變化,應(yīng)該盡量減少中間不一致部分的有效長(zhǎng)度。

5、倒角規(guī)則

在PCB布線時(shí),走線拐彎是不可避免的,當(dāng)走線出現(xiàn)直角拐角時(shí),在拐角處會(huì)產(chǎn)生額外的寄生電容和寄生電感?走線拐彎的拐角應(yīng)避免設(shè)計(jì)成銳角和直角形式,以免產(chǎn)生不必要的輻射,同時(shí)銳角和直角形式的工藝性能也不好?要求所有線與線的夾角應(yīng)大于等于135°?在走線確實(shí)需要直角拐角的情況下,可以采取兩種改進(jìn)方法:一種是將90°拐角變成兩個(gè)45°拐角;另一種是采用圓角?圓角方式是最好的,45°拐角可以用到10GHz頻率上?對(duì)于45°拐角走線,拐角長(zhǎng)度最好滿足L≥3W?

6、器件去耦規(guī)則

A.在印制版上增加必要的去耦電容,濾除電源上的干擾信號(hào),使電源信號(hào)穩(wěn)定。在多層板中,對(duì)去耦電容的位置一般要求不太高,但對(duì)雙層板,去藕電容的布局及電源的布線方式將直接影響到整個(gè)系統(tǒng)的穩(wěn)定性,有時(shí)甚至關(guān)系到設(shè)計(jì)的成敗。

B.在雙層板設(shè)計(jì)中,一般應(yīng)該使電流先經(jīng)過濾波電容濾波再供器件使用。

C.在高速電路設(shè)計(jì)中,能否正確地使用去耦電容,關(guān)系到整個(gè)板的穩(wěn)定性。

7、3W規(guī)則

為了減少線間串?dāng)_,應(yīng)保證線間距足夠大,當(dāng)線中心間距不少于3倍線寬時(shí),則可保持70%的電場(chǎng)不互相干擾,稱為3W規(guī)則。如要達(dá)到98%的電場(chǎng)不互相干擾,可使用10W的間距。

8、地線回路規(guī)則

環(huán)路最小規(guī)則,即信號(hào)線與其回路構(gòu)成的環(huán)面積要盡可能小,環(huán)面積越小,對(duì)外的輻射越少,接收外界的干擾也越小。

9、屏蔽保護(hù)

對(duì)應(yīng)地線回路規(guī)則,實(shí)際上也是為了盡量減小信號(hào)的回路面積,多見于一些比較重要的信號(hào),如時(shí)鐘信號(hào),同步信號(hào);對(duì)一些特別重要,頻率特別高的信號(hào),應(yīng)該考慮采用銅軸電纜屏蔽結(jié)構(gòu)設(shè)計(jì),即將所布的線上下左右用地線隔離,而且還要考慮好如何有效的讓屏蔽地與實(shí)際地平面有效結(jié)合。

10、走線的諧振規(guī)則

主要針對(duì)高頻信號(hào)設(shè)計(jì)而言,即布線長(zhǎng)度不得與其波長(zhǎng)成整數(shù)倍關(guān)系,以免產(chǎn)生諧振現(xiàn)象。

審核編輯黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4342

    文章

    23345

    瀏覽量

    405389
  • 布線
    +關(guān)注

    關(guān)注

    9

    文章

    786

    瀏覽量

    84810
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。從布線規(guī)劃和為各接口分配
    的頭像 發(fā)表于 05-07 14:50 ?183次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    PCB設(shè)計(jì)布線規(guī)范總結(jié)

    但實(shí)際上,布線的好壞,直接決定了電路的性能、工藝良率和長(zhǎng)期可靠性!
    的頭像 發(fā)表于 04-24 11:25 ?358次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>布線規(guī)</b>范總結(jié)

    Altium Designer中PCB設(shè)計(jì)規(guī)則設(shè)置

    在使用 Altium Designer 進(jìn)行PCB設(shè)計(jì)時(shí),除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導(dǎo)線寬度、阻焊層、內(nèi)電層連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線
    的頭像 發(fā)表于 04-17 13:54 ?1363次閱讀
    Altium Designer中<b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>規(guī)則</b>設(shè)置

    使用轉(zhuǎn)輪流量計(jì)必須要知道的事!

    流量計(jì)
    華泰天科
    發(fā)布于 :2025年03月11日 17:46:47

    高速信號(hào)線走線規(guī)則有哪些

    在高速數(shù)字電路設(shè)計(jì)中,信號(hào)完整性(SI)是確保系統(tǒng)性能和可靠性的核心要素。高速信號(hào)線的走線規(guī)則對(duì)于維持信號(hào)質(zhì)量、減少噪聲干擾以及優(yōu)化時(shí)序性能至關(guān)重要。本文將深入探討高速信號(hào)線走線的關(guān)鍵規(guī)則,旨在為工程師提供全面的設(shè)計(jì)指導(dǎo)和實(shí)踐建議。
    的頭像 發(fā)表于 01-30 16:02 ?833次閱讀

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計(jì)中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動(dòng)布局
    的頭像 發(fā)表于 01-07 09:21 ?863次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>的小技巧

    PCB布線和布局電路設(shè)計(jì)規(guī)則

    常用的PCB設(shè)計(jì)規(guī)則
    發(fā)表于 11-09 14:10 ?106次下載

    了解TI基于PCB布線規(guī)則的DDR時(shí)序規(guī)范

    電子發(fā)燒友網(wǎng)站提供《了解TI基于PCB布線規(guī)則的DDR時(shí)序規(guī)范.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 11:47 ?3次下載
    了解TI基于<b class='flag-5'>PCB</b><b class='flag-5'>布線規(guī)則</b>的DDR時(shí)序規(guī)范

    貼片電容型號(hào)除了要知道參數(shù)規(guī)格外還有哪些要知道

    在選擇貼片電容型號(hào)時(shí),除了要知道其參數(shù)規(guī)格(如尺寸、容量、電壓、精度等)外,還需要考慮以下幾個(gè)方面。
    的頭像 發(fā)表于 09-21 14:58 ?524次閱讀

    非常實(shí)用的PCB布局布線規(guī)則,畫出美而高性能的板子

    無法避免線寬的變化,應(yīng)該盡量減少中間不一致部分的有效長(zhǎng)度。 (4)走線長(zhǎng)度控制規(guī)則 即短線規(guī)則,在設(shè)計(jì)時(shí)應(yīng)該盡量讓布線長(zhǎng)度盡量短,以減少由于走線過長(zhǎng)帶來的干擾問題,特別是一些重要信號(hào)線,如時(shí)鐘線
    發(fā)表于 07-17 15:43

    學(xué)習(xí)鴻蒙必須要知道的幾個(gè)名詞

    HarmonyOS提供了一套UI(UserInterface,用戶界面)開發(fā)框架,即方舟開發(fā)框架(ArkUI框架),用于快速搭建漂亮的用戶界面。它為開發(fā)者提供應(yīng)用UI開發(fā)所必需的能力,比如多種組件、布局計(jì)算、動(dòng)畫能力、UI交互、繪制等。
    的頭像 發(fā)表于 07-06 08:04 ?656次閱讀
    學(xué)習(xí)鴻蒙<b class='flag-5'>必須要知道</b>的幾個(gè)名詞

    高速pcb布線規(guī)則有哪些

    高速pcb布線規(guī)則有哪些 高速PCB布線規(guī)則 摘要:隨著電子技術(shù)的快速發(fā)展,高速PCB設(shè)計(jì)變得越來越重要。為了確保信號(hào)完整性和電磁兼容性,遵
    的頭像 發(fā)表于 06-10 17:33 ?1282次閱讀

    USB差分信號(hào)線布線規(guī)則是什么?

    USB差分信號(hào)線布線規(guī)則
    發(fā)表于 06-04 06:18

    射頻PCB線規(guī)則簡(jiǎn)析

    射頻(RF)PCB線規(guī)則是確保無線通信設(shè)備性能的關(guān)鍵因素之一。在高頻信號(hào)設(shè)計(jì)中,PCB走線不僅承載著電流,還對(duì)信號(hào)的完整性和質(zhì)量有著顯著影響。
    的頭像 發(fā)表于 05-16 18:18 ?4439次閱讀

    pcb電源布線規(guī)則分享 PCB電源布線的六大技巧

    PCB電源布線是印刷電路板設(shè)計(jì)中非常重要的一環(huán)。電源布線的好壞直接影響到電路的穩(wěn)定性和性能。本文將介紹幾個(gè)PCB電源布線的技巧,幫助大家在設(shè)
    發(fā)表于 05-16 11:50 ?2690次閱讀