一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

嵌入式FPGA不是夢,只需簡單一步即可完成

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2020-10-30 13:02 ? 次閱讀

嵌入式 FPGA 將不再是夢想。根據(jù) Achronix,未來,芯片設計者只要簡單地將線對線互連加進其 SoC 設計即可。

Achronix Semiconductor 營銷副總裁 Steve Mensor 表示,這款被稱為 Speedcore 的嵌入式 FPGA (eFPGA) IP 產(chǎn)品目前已經(jīng)就緒且正出貨中。盡管并未透露出貨數(shù)字以及客戶名稱,該公司表示這款產(chǎn)品現(xiàn)在已經(jīng)提供給客戶使用了。

Speedcore 象征著該公司首次進軍 IP 業(yè)務。Achronix 自 2013 年以來一直在生產(chǎn)其旗艦級 FPGA 產(chǎn)品——Speedster 22i。因此,對于 Achronix 來說,這是一條漫長的道路,因為該公司在 4 年以前才首次宣布開發(fā) eFPGA IP 的計劃。

盡管如此,Achronix 在此看到了一線曙光,預計今年可望首次盈利,營收上看 1,200 萬美元。根據(jù) Mensor 表示,該公司預計其銷售額將在 2017 年成長超過 4,000 萬美元,進一步使 eFPGA IP 業(yè)務成為帶動 Achronix 成長的“重要驅(qū)動力”。

設計工具

Speedcore 采用與 Achronix Speedster 22i FPGA 相同的高性能架構(gòu)。專為運算和網(wǎng)絡加速應用而設計的 Speedcore eFPGA IP 將整合至其他公司的 ASIC,應用于數(shù)據(jù)中心、無線基礎(chǔ)設施和網(wǎng)絡設備。

Mensor 認為,eFPGA 的最大優(yōu)勢在于其設計工具。多年來,Achronix 了解到客戶需要更好的設計工具,為其帶來優(yōu)質(zhì)的結(jié)果、簡單易用性以及第三方整合,而這些特點都是“Achronix CAD 環(huán)境”(ACE)所能提供的一部份。

為了成為系統(tǒng)的一部份,eFPGA IP 必須具備易于整合于 SoC 的功能設計。Achronix 提供了可讓客戶直接整合于其 SoC 的 GDS II 版 Speedcore IP,以及可讓客戶用于設計、驗證與編程 Speedcore eFPGA 功能的 ACE 工具客制版。

CPU 投片?

整個電子產(chǎn)業(yè)都知道 FPGA 極其熱門。只要看看微軟(Microsoft)的 Project Catapult 就知道了。

微軟解釋,這項計劃是專為“加速微軟在網(wǎng)絡、安全、云端服務和人工智能(AI)等方面的超級運算基礎(chǔ)”而打造的,并作為其于“后 CPU”(post-CPU)的各種技術(shù)——包括 GPU、FPGA 與 ASIC 的最大睹注。

微軟這項 Project Catapult 的關(guān)鍵就在于 Altera Stratix V D5 FPGA。Mensor 強調(diào),整個電子產(chǎn)業(yè)普遍存在的看法是,微軟的計劃促成了英特爾(Intel)決定收購 Altera。

藉由 AlphaGo,Googler 的客制 Tensor 處理器單元也激勵了許多工程師,促使他們開始考慮從 ASIC 到 GPU 和 DSP 的一切。Mensor 解釋說,他們正在尋找能夠更有效率處理“加速非結(jié)構(gòu)性搜尋、機器學習與人工智能”的技術(shù)。

Achronix 在其中看到了機會。


FPGA 應用領(lǐng)域以及成長階段
FPGA 從 1990 年代中期作為“膠合芯片”(glue chip)開始流行于市場上,如今正重新定義其價值,成為 CPU 的協(xié)同處理器。在這個角色上,F(xiàn)PGA 可加速加密 / 解密、壓縮 / 解壓縮,或甚至是預處理資料封包,以便只讓有關(guān)的共享資料可被傳送與進行處理。

當進行非結(jié)構(gòu)化搜尋時,F(xiàn)PGA 的平行環(huán)境經(jīng)證實是十分有效的。例如,相較于專為劃分功能成為較小部份以及依順序作業(yè)而設計的 CPU 而言,F(xiàn)PGA 能以平行方式,在單一頻率周期完成整個任務。

當無線基礎(chǔ)設施必須涵蓋多個地理區(qū)時,F(xiàn)PGA 是可編程數(shù)位前端和地理區(qū)客制化的一張備用王牌。

在芯片之間布線

盡管在 SoC 中嵌入 FPGA 總能為設計者帶來不錯的設計想法,但對于 FPGA 供應商而言,要實現(xiàn)這個愿望并不容易。

“在不同芯片之間布線是非常困難的,”Mensor 說。成功整合 eFPGA IP 的關(guān)鍵在于盡可能降低延遲并提高吞吐量。該公司強調(diào),Achronix 最先提供了具有嵌入式系統(tǒng)級 IP 的高密度 FPGA。

對于“希望將 ASIC 設計的所有效率以及 eFPGA 可編程硬件加速器的靈活性結(jié)合于同一芯片”的公司,Achronix 為其提供相同的 eFPGA 技術(shù)。

而對于 IP 供貨商而言,整合極具挑戰(zhàn)之處在于客戶對于特定應用所要求的優(yōu)化芯片尺寸、功耗與資源分配總有不同的想法與方法。他們還自行定義了查找表數(shù)目、嵌入式內(nèi)存模塊女以及 DSP 模塊的數(shù)量。

但問題并不一定是客戶的不同建置方式,而是他們經(jīng)常使用不同的方法進行芯片測試與驗證。Mensor 解釋,客戶并不知道 IP 供貨商的工具如何與其搭配作業(yè)。例如,“我們經(jīng)常聽到客戶問:‘如何才能用你們的 IP 關(guān)閉計時功能?’”

雖然 Achronix 并未為客戶整合其 IP,其業(yè)務取決于所提供的工具是否足以讓客戶快速完成設計


Achronix NT31P1 Achronix 也向外收購了一些第三方 IP,包括接口協(xié)議、可編程 IO、SerDes 和 PLL 等。那么在開發(fā) FPGA 和滿足客戶需求時,Achronix 是否遇到困難?Mensor 說:“我們總會試著把遇到的每個問題都轉(zhuǎn)化為一次機會?!?/p>

對于 Achronix 來說,其關(guān)鍵在于整合該公司的 FPGA 架構(gòu)。最終的結(jié)果是一款更精簡的 Speedster 22i,其可編程 IO、SerDes 和接口控制器占用的空間更少,相形之下,競爭對手的高階 FPGA 通常使用了大約 50%的芯片面積。

Achronix NT31P2 FPGA 芯片尺寸比較

提高延遲和傳輸速率

Achronix 認為,能夠與 SoC 實現(xiàn)線對線連接的 Speedcore eFPGA,有助于消除大量的可編程 IO 緩沖器,從而使功耗降低一半。此外,Speedcore 的芯片尺寸也比標準 FPGA 更小,使得 eFPGA 的成本可降低 90%以上。

然而,Mensor 強調(diào),“對于大多數(shù)客戶而言,最大的決定因素在于延遲和吞吐量方面的問題?!备鶕?jù) Achronix,相較于獨立的 FPGA,eFPGA 具有更高的接口性能,可望提高 10 倍的吞吐量和延遲性能。

Speedcore 現(xiàn)可采用臺積電 16FF+工藝,并以臺積電 7nm 技術(shù)進行開發(fā)。該公司并承諾,透過 Speedcore 的模塊化架構(gòu)讓 Achronix 能夠輕松地將該技術(shù)轉(zhuǎn)移到不同的工藝技術(shù)和堆棧。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1643

    文章

    21923

    瀏覽量

    612401
  • 嵌入式
    +關(guān)注

    關(guān)注

    5126

    文章

    19446

    瀏覽量

    313344
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    【迅為電子】一步步教你完成iTOP-RK3568 EDP屏幕適配

    【迅為電子】一步步教你完成iTOP-RK3568 EDP屏幕適配
    的頭像 發(fā)表于 04-23 15:08 ?585次閱讀
    【迅為電子】<b class='flag-5'>一步步</b>教你<b class='flag-5'>完成</b>iTOP-RK3568 EDP屏幕適配

    【入門必看】從菜鳥到大牛,嵌入式系統(tǒng)完整學習路線!看這篇就夠了!

    ?嵌入式Linux”的順序幫助您從入門到進階,掌握嵌入式開發(fā)的精髓。第階段單片機單片機是嵌入式學習的基石,因為它集成了處理器、存儲器和輸入輸出接口于
    的頭像 發(fā)表于 02-20 10:53 ?1328次閱讀
    【入門必看】從菜鳥到大牛,<b class='flag-5'>嵌入式</b>系統(tǒng)完整學習路線!看這篇就夠了!

    嵌入式主板的概述與發(fā)展

    隨著科技的迅猛發(fā)展,嵌入式系統(tǒng)在現(xiàn)代電子產(chǎn)品中扮演著越來越重要的角色。嵌入式主板作為嵌入式系統(tǒng)的核心組件之,承擔著控制、處理和通訊等多種功能。本文將對
    的頭像 發(fā)表于 01-13 16:30 ?615次閱讀
    <b class='flag-5'>嵌入式</b>主板的概述與發(fā)展

    新手怎么學嵌入式?

    操作 實踐是學習嵌入式技術(shù)的關(guān)鍵。你可以購買些低成本的嵌入式開發(fā)板,如 Arduino 或 Raspberry Pi。這些開發(fā)板具有豐富的資源和簡單易懂的文檔,非常適合初學者。通過在
    發(fā)表于 12-12 10:51

    基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實戰(zhàn)指南

    電子發(fā)燒友網(wǎng)站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實戰(zhàn)指南.pdf》資料免費下載
    發(fā)表于 12-10 15:31 ?32次下載

    文了解嵌入式軟件開發(fā)的對象

    以前應用場景很單一,嵌入式開發(fā)可能談不上面向?qū)ο箝_發(fā)。但現(xiàn)在,做嵌入式開發(fā),沒有面向?qū)ο箝_發(fā),你就有點落伍了。 本文結(jié)合個人經(jīng)驗和周立功《抽象接口技術(shù)和組件開發(fā)規(guī)范及其思想》,循序漸進的用代碼范例說明
    的頭像 發(fā)表于 11-15 10:31 ?677次閱讀
    <b class='flag-5'>一</b>文了解<b class='flag-5'>嵌入式</b>軟件開發(fā)的對象

    零基礎(chǔ)嵌入式開發(fā)學習路線

    嵌入式開發(fā)”沒有接觸過的同學可能會不明覺厲,但是只要你了解了,感興趣并且有個正確的學習路線的話,零基礎(chǔ)也能入門。給大家介紹簡單易懂的學習路線,讓你能夠從零開始學習
    發(fā)表于 10-25 15:55

    嵌入式學習建議

    實際需要選擇芯片開發(fā)實際產(chǎn)品。注意,不要把微處理器(MPU與微控制器(MCU)概念相混淆,微處理器只是微控制器的內(nèi)核。 ⑧關(guān)于嵌入式操作系統(tǒng)的選擇。可以等到具有定實踐基礎(chǔ)后,選擇簡單
    發(fā)表于 10-22 11:41

    什么是嵌入式?文讀懂嵌入式主板

    的個人電腦不同,嵌入式系統(tǒng)不是為了通用的計算任務設計,而是專注于特定的應用場景,確保其在特定環(huán)境中運行得既高效又可靠。
    的頭像 發(fā)表于 10-16 10:14 ?2332次閱讀

    AMD 面向嵌入式系統(tǒng)推出高能效 EPYC 嵌入式 8004 系列

    領(lǐng)先地位。 ? AMD EPYC 嵌入式 8004 系列處理器專為計算密集型嵌入式系統(tǒng)所設計,可為高需求工作負載提供卓越性能,同時以緊湊的尺寸規(guī)格最大限度為空間和功率受限型應用提升能效。它還集成了整套
    發(fā)表于 10-11 13:58 ?910次閱讀

    嵌入式Hypervisor:架構(gòu)、原理與應用 閱讀體驗 +Hypervisor基礎(chǔ)概念

    解決嵌入式系統(tǒng)資源有限但應用場景日益復雜的難題。單核處理器計算性能的提高和多核處理器的引入為嵌入式Hypervisor的發(fā)展提供了硬件基礎(chǔ)。與此同時,處理器芯片供應商對CPU虛擬化擴展的支持也進一步推動了虛擬化技術(shù)在
    的頭像 發(fā)表于 10-08 15:08 ?1086次閱讀
    <b class='flag-5'>嵌入式</b>Hypervisor:架構(gòu)、原理與應用 閱讀體驗 +Hypervisor基礎(chǔ)概念

    嵌入式主板是什么意思?嵌入式主板全面解析

    嵌入式主板,通常被稱為嵌入式系統(tǒng)的核心組件,是種用于控制和數(shù)據(jù)處理的計算機硬件,其設計旨在嵌入特定設備中執(zhí)行專門任務。嵌入式主板如同是設備
    的頭像 發(fā)表于 09-30 10:05 ?1381次閱讀

    ARM MCU嵌入式開發(fā) | 基于國產(chǎn)GD32F10x芯片+嵌入的開始

    和架構(gòu)選擇,如ARMV8、ARMV7等,均采用了RISC指令集,并通過Thumb和Thumb-2擴展指令集進一步優(yōu)化了性能和存儲效率。這些特點使得ARM架構(gòu)在嵌入式系統(tǒng)、移動設備等領(lǐng)域占據(jù)重要
    發(fā)表于 09-09 14:48

    嵌入式QT常見開發(fā)方式有哪些?

    嵌入式工程師可以使用同套代碼庫開發(fā)適用于不同嵌入式操作系統(tǒng)(如Linux、RTOS)的應用程序,只需針對目標平臺調(diào)整編譯選項和配置即可。
    發(fā)表于 08-12 10:05

    Altera SOPC 嵌入式系統(tǒng)設計()

    的 SOPC 系統(tǒng)是指在 FPGA 中預先植入處理器。目前最常用的嵌入式處理器大多是采用含有 ARM32 位知識產(chǎn)權(quán)處理器核的器件。為了達到通用性, 必須為常規(guī)的嵌入式處理器集成諸多通用和專用的接口,但這樣
    發(fā)表于 06-25 20:39