一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

接觸單片機(jī)時,為何一定要加上拉電阻

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2020-10-30 14:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在我們剛一開始接觸到 51 單片機(jī)的時候?qū)?P0 口必須加上上拉電阻,否則 P0 就是高阻態(tài)。

對這個問題可能感到疑惑,為什么是高阻態(tài)?加上拉電阻?今天針對這一概念進(jìn)行簡單講解。

高阻態(tài)
高阻態(tài)這是一個數(shù)字電路里常見的術(shù)語,指的是電路的一種輸出狀態(tài),既不是高電平也不是低電平。

如果高阻態(tài)再輸入下一級電路的話,對下級電路無任何影響,和沒接一樣,如果用萬用表測的話有可能是高電平也有可能是低電平,隨它后面接的東西定。

高阻態(tài)的實質(zhì)
電路分析時高阻態(tài)可做開路理解,你可以把它看作輸出(輸入)電阻非常大。


它的極限可以認(rèn)為懸空,也就是說理論上高阻態(tài)不是懸空,它是對地或?qū)?a target="_blank">電源電阻極大的狀態(tài)。而實際應(yīng)用上與引腳的懸空幾乎是一樣的。

高阻態(tài)的意義
當(dāng)門電路的輸出上拉管導(dǎo)通而下拉管截止時,輸出為高電平,反之就是低電平。


如果當(dāng)上拉管和下拉管都截止時,輸出端就相當(dāng)于浮空(沒有電流流動),其電平隨外部電平高低而定,即該門電路放棄對輸出端電路的控制 。

典型應(yīng)用
在總線連接的結(jié)構(gòu)上。總線上掛有多個設(shè)備,設(shè)備于總線以高阻的形式連接。這樣在設(shè)備不占用總線時自動釋放總線,以方便其他設(shè)備獲得總線的使用權(quán)。

大部分單片機(jī) I/O 使用時都可以設(shè)置為高阻輸入。高阻輸入可以認(rèn)為輸入電阻是無窮大的,認(rèn)為 I/O 對前級影響極小,而且不產(chǎn)生電流(不衰減),而且在一定程度上也增加了芯片的抗電壓沖擊能力。

高阻態(tài)常用表示方法:高阻態(tài)常用字母 Z 表示。

在一個系統(tǒng)中或在一個整體中,我們往往定義了一些參考點,就像我們常常說的海平面,在單片中也是如此,我們無論說是高電平還是低電平都是相對來說的。明確了這一點對這一問題可能容易理解。

單片機(jī)中的高阻態(tài)

在 51 單片機(jī),沒有連接上拉電阻的 P0 口相比有上拉電阻的 P1 口在 I/O 口引腳和電源之間相連是通過一對推挽狀態(tài)的 FET 來實現(xiàn)的。

組成推挽結(jié)構(gòu),從理論上講是可以通過調(diào)配管子的參數(shù)輕松實現(xiàn)輸出大電流,提高帶載能力,兩個管子根據(jù)通斷狀態(tài)有四種不同的組合,上下管導(dǎo)通相當(dāng)于把電源短路了,這種情況下在實際電路中絕對不能出現(xiàn)。

從邏輯電路上來講,上管開 - 下管關(guān)開時 IO 與 VCC 直接相連,IO 輸出低電平 0,這種結(jié)構(gòu)下如果沒有外接上拉電阻,輸出 0 就是開漏狀態(tài)(低阻態(tài)),因為 I/O 引腳是通過一個管子接地的,并不是使用導(dǎo)線直接連接,而一般的 MOS 在導(dǎo)通狀態(tài)也會有 mΩ極的導(dǎo)通電阻。

到這里就很清楚了,無論是低阻態(tài)還是高阻態(tài)都是相對來說的,把下管子置于截止?fàn)顟B(tài)就可以把 GND 和 I/O 口隔離達(dá)到開路的狀態(tài),這時候推挽一對管子是截止?fàn)顟B(tài),忽略讀取邏輯的話 I/O 口引腳相當(dāng)于與單片機(jī)內(nèi)部電路開路,考慮到實際 MOS 截止時會有少許漏電流,就稱作“高阻態(tài)”。

由于管子 PN 節(jié)帶來的結(jié)電容的影響,有的資料也會稱作“浮空”,通過 I/O 口給電容充電需要一定的時間,那么 IO 引腳處的對地的真實電壓和水面浮標(biāo)隨波飄動類似了,電壓的大小不僅與外界輸入有關(guān)還和時間有關(guān),在高頻情況下這種現(xiàn)象是不能忽略的。

總之一句話高阻態(tài)是一個相對概念。在使用的時候我們只要按照要求去做,讓我們加上拉我們就加上,都是有一定道理的。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 單片機(jī)
    +關(guān)注

    關(guān)注

    6067

    文章

    44992

    瀏覽量

    650443
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    工業(yè)級連接器接觸電阻測試為什么必須做?電阻測試知識全解

    背景介紹接觸電阻是連接器非常關(guān)鍵的技術(shù)指標(biāo)之。如果數(shù)值異常就會對連接器的性能和安全構(gòu)成潛在影響。那么為什么連接器一定要接觸電阻測試呢?1連接器為什么要做
    的頭像 發(fā)表于 05-30 19:25 ?213次閱讀
    工業(yè)級連接器<b class='flag-5'>接觸電阻</b>測試為什么必須做?<b class='flag-5'>電阻</b>測試知識全解

    電路設(shè)計基礎(chǔ):上電阻、下拉電阻分析

    電阻、下拉電阻在電子元器件間中,并不存在上電阻和下拉電阻這兩種實體的
    的頭像 發(fā)表于 05-22 11:45 ?593次閱讀
    電路設(shè)計基礎(chǔ):上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>、下拉<b class='flag-5'>電阻</b>分析

    次性說清上電阻和下拉電阻

    在電子元件領(lǐng)域,上電阻與下拉電阻并非獨立的物理實體,而是依據(jù)電阻在不同電路場景中的功能定義。它們的本質(zhì)仍是普通電阻,但在電路設(shè)計中扮演著關(guān)
    的頭像 發(fā)表于 04-03 19:34 ?596次閱讀
    <b class='flag-5'>一</b>次性說清上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和下拉<b class='flag-5'>電阻</b>

    ads7886的輸出接口 *CS SDO SCLK可以直接連接到單片機(jī)的I/O上嗎?

    請問下,ads7886的輸出接口 *CSSDOSCLK 可以直接連接到單片機(jī)的I/O上,還是一定要
    發(fā)表于 02-08 07:08

    電阻阻值怎么選擇

    在電子電路設(shè)計中,上電阻種常用的元件,它的阻值選擇至關(guān)重要,需要綜合考慮多個因素來確定合適的阻值。 、功耗因素 功耗是選擇上
    的頭像 發(fā)表于 02-05 17:25 ?742次閱讀

    I2C總線上電阻阻值如何確定?

    導(dǎo)讀I2C總線在產(chǎn)品設(shè)計中被廣泛應(yīng)用,盡管其結(jié)構(gòu)簡單,但經(jīng)常發(fā)生上電阻設(shè)計不合理的問題。本文將對I2C上電阻的選擇進(jìn)行簡要分析。根信號
    的頭像 發(fā)表于 12-27 11:34 ?1853次閱讀
    I2C總線上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>阻值如何確定?

    AFE4900的SEN引腳一定要低或拉高嗎?可以浮空嗎?

    AFE4900的SEN引腳,一定要低或拉高嗎?可以浮空嗎?
    發(fā)表于 12-09 07:18

    ads1256的dout是什么類型的輸出,要加上電阻嗎?

    ads1256 的dout是什么類型的輸出,要加上電阻
    發(fā)表于 12-06 08:14

    影響導(dǎo)電滑環(huán)性能的接觸電阻、絕緣電阻的因素有哪些?

    接觸電阻的大小受導(dǎo)電滑環(huán)接觸摩擦副的材料類型、接觸壓力、接觸面光潔度等因素的影響,另外,當(dāng)導(dǎo)電滑環(huán)轉(zhuǎn)速超過一定范圍時,也會影響到的動態(tài)
    的頭像 發(fā)表于 10-23 15:05 ?888次閱讀
    影響導(dǎo)電滑環(huán)性能的<b class='flag-5'>接觸電阻</b>、絕緣<b class='flag-5'>電阻</b>的因素有哪些?

    IIC信號線需要增加上電阻,是因為IIC的IO是什么

    IIC(Inter-Integrated Circuit,即集成電路總線)信號線需要增加上電阻,這主要是因為IIC的IO(輸入輸出)設(shè)計采用了開漏(Open-Drain)輸出方式。開漏輸出方式在
    的頭像 發(fā)表于 10-06 15:50 ?2077次閱讀

    8位單片機(jī)為何不會被高端單片機(jī)取代?

    下工作,這可以進(jìn)步降低功耗。某些型號還提供省電模式,允許單片機(jī)在不使用時進(jìn)入睡眠或待機(jī)模式,從而進(jìn)步降低功耗。 英銳恩單片機(jī)開發(fā)工程師介紹,需要注意的是,不同
    發(fā)表于 09-24 16:51

    運(yùn)放的輸入端為什么一定要有直流通路?

    運(yùn)放的輸入端為什么一定要有直流通路?就是接電阻到地呢?之前用的VCA822有自激振蕩,用戶手冊中說要在輸入端接電阻到地,后來用的TL3016的比較器,輸出波形明顯的雜波,發(fā)現(xiàn)輸入
    發(fā)表于 09-19 06:04

    單片機(jī)引腳懸空是什么電平

    ,其電平狀態(tài)通常有兩種可能:高電平或低電平。具體取決于單片機(jī)的內(nèi)部結(jié)構(gòu)和外部環(huán)境因素。 1.1 內(nèi)部結(jié)構(gòu)因素 單片機(jī)的I/O引腳內(nèi)部結(jié)構(gòu)通常包括個上
    的頭像 發(fā)表于 08-28 09:51 ?4848次閱讀

    電路設(shè)計基礎(chǔ):上電阻、下拉電阻分析

    的最低高電平 (般為3.5V),這時就需要在TTL的輸出端接上電阻,以提高輸出高電平的值。 2、OC門電路必須加上
    發(fā)表于 08-22 13:59

    單片機(jī)復(fù)位電路電阻電容如何取值

    單片機(jī)系統(tǒng)中,復(fù)位電路是非常重要的組成部分,它確保了單片機(jī)在啟動時能夠可靠地進(jìn)入初始狀態(tài),以及在異常情況下能夠進(jìn)行復(fù)位操作。復(fù)位電路通常由個上
    的頭像 發(fā)表于 08-06 10:28 ?2314次閱讀