一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIE-PCB設(shè)計規(guī)范

454398 ? 來源:alpha007 ? 作者:alpha007 ? 2022-11-30 17:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCI-Express(peripheral component interconnect express)是一種高速串行計算機擴展總線標準,它原來的名稱為“3GIO”,是由英特爾在 2001 年提出的,旨在替代舊的 PCI,PCI-X 和 AGP 總線標準。


PCIe 屬于高速串行點對點雙通道高帶寬傳輸,所連接的設(shè)備分配獨享通道帶寬,不共享總線帶寬,主要支持主動電源管理,錯誤報告,端對端的可靠性傳輸,熱插拔以及服務(wù)質(zhì)量(QOS)等功能


下面是關(guān)于 PCIE PCB 設(shè)計的規(guī)范:


1、從金手指邊緣到 PCIE 芯片管腳的走線長度應(yīng)限制在 4 英寸(約 100MM)以內(nèi)。


2、PCIE 的 PERP/N,PETP/N,PECKP/N 是三個差分對線,注意保護(差分對之間的距離、差分對和所有非 PCIE 信號的距離是 20MIL,以減少有害串擾的影響和電磁干擾(EMI)的影響。芯片及 PCIE 信號線反面避免高頻信號線,最好全 GND)。


3、差分對中 2 條走線的長度差最多 5MIL。2 條走線的每一部分都要求長度匹配。差分線的線寬 7MIL,差分對中 2 條走線的間距是 7MIL。
4、當 PCIE 信號對走線換層時,應(yīng)在靠近信號對過孔處放置地信號過孔,每對信號建議置 1 到 3 個地信號過孔。PCIE 差分對采用 25/14 的過孔,并且兩個過孔必須放置的相互對稱。


5、PCIE 需要在發(fā)射端和接收端之間交流耦合,差分對的兩個交流耦合電容必須有相同的封裝尺寸,位置要對稱且要擺放在靠近金手指這邊,電容值推薦為 0.1uF,不允許使用直插封裝。


6、SCL 等信號線不能穿越 PCIE 主芯片。


合理的走線設(shè)計可以信號的兼容性,減小信號的反射和電磁損耗。PCI-E 總線的信號線采用高速串行差分通信信號,因此,注重高速差分信號對的走線設(shè)計要求和規(guī)范,確保 PCI-E 總線能進行正常通信。


PCI-E 是一種雙單工連接的點對點串行差分低電壓互聯(lián)。每個通道有兩對差分信號:傳輸對 Txp/Txn,接收對 Rxp/Rxn。該信號工作在 2.5 GHz 并帶有嵌入式時鐘。嵌入式時鐘通過消除不同差分對的長度匹配簡化了布線規(guī)則。


隨著 PCI-E 串行總線傳輸速率的不斷增加,降低互連損耗和抖動預(yù)算的設(shè)計變得格外重要。在整個 PCI-E 背板的設(shè)計中,走線的難度主要存在于 PCI-E 的這些差分對。接下來本文將對 PCI-E LVDS 信號走線時的注意事項進行總結(jié):


(1)對于插卡或插槽來說,從金手指邊緣或者插槽管腳到 PCI-E Switch 管腳的走線長度應(yīng)限制在 4 英寸以內(nèi)。另外,長距離走線應(yīng)該在 PCB 上走斜線。


(2)避免參考平面的不連續(xù),譬如分割和空隙。


(3)當 LVDS 信號線變化層時,地信號的過孔應(yīng)放得靠近信號過孔,對每對信號的一般要求是至少放 1 至 3 個地信號過孔,并且永遠不要讓走線跨過平面的分割。


(4)應(yīng)盡量避免走線的彎曲,避免在系統(tǒng)中引入共模噪聲,這將影響差分對的信號完整性和 EMI。所有走線的彎曲角度應(yīng)該大于等于 135 度,差分對走線的間距保持 20mil 以上,彎曲帶來的走線最短應(yīng)該大于 1.5 倍走線的寬度。


當一段蛇形線用來和另外一段走線來進行長度匹配,每段長彎折的長度必須至少有 15mil(3 倍于 5mil 的線寬)。蛇形線彎折部分和差分線的另一條線的最大距離必須小于正常差分線距的 2 倍。


(5)差分對中兩條數(shù)據(jù)線的長度差距需在 5mil 以內(nèi),每一部分都要求長度匹配。在對差分線進行長度匹配時,匹配設(shè)計的位置應(yīng)該靠近長度不匹配所在的位置,但對傳輸對和接收對的長度匹配沒有做具體要求,即只要求差分線內(nèi)部而不是不同的差分對之間要求長度匹配。在扇出區(qū)域可以允許有 5mil 和 10mil 的線距。50mil 內(nèi)的走線可以不需要參考平面。長度匹配應(yīng)靠近信號管腳,并且長度匹配將能通過小角度彎曲設(shè)計。


為了最小化長度的不匹配,左彎曲的數(shù)量應(yīng)該盡可能的和右彎曲的數(shù)量相等。當一段蛇形線用來和另外一段走線來進行長度匹配,每段長彎折的長度必須大于三倍線寬。蛇形線彎折部分和差分線的另一條線的最大距離必須小于正常差分線距的兩倍。并且,當采用多重彎曲布線到一個管腳進行長度匹配時非匹配部分的長度應(yīng)該小于等于 45mil。


(6)PCI-E 需要在發(fā)射端和接收端之間交流耦合,并且耦合電容一般是緊靠發(fā)射端。


差分對兩個信號的交流耦合電容必須有相同的電容值,相同的封裝尺寸,并且位置對稱。如果可能的話,傳輸對差分線應(yīng)該在頂層走線。電容值必須介于 75nF 到 200nF 之間,最好是 100nF。推薦使用 0402 的貼片封裝,0603 的封裝也是可接受的,但是不允許使用插件封裝。差分對的兩個信號線的電容器輸入輸出走線應(yīng)當對稱的。盡量減少追蹤分離匹配,差分對走線分離到管腳的的長度也應(yīng)盡量短。

審核編輯黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4365

    文章

    23482

    瀏覽量

    409359
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1340

    瀏覽量

    85103
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    技術(shù)資訊 I 面向初級工程師的 PCB 設(shè)計規(guī)范

    本文要點基本PCB設(shè)計規(guī)范包括控制電流容量和阻抗,這是防止電弧和串擾的關(guān)鍵。選擇適當?shù)倪^孔類型,綜合考慮長寬比、覆蓋和塞孔,以確保可靠性。選擇材料和層排列,提升信號完整性、熱性能和可制造性。對于初級
    的頭像 發(fā)表于 06-13 16:28 ?770次閱讀
    技術(shù)資訊 I 面向初級工程師的 <b class='flag-5'>PCB</b> <b class='flag-5'>設(shè)計規(guī)范</b>

    開關(guān)電源PCB布板技術(shù)

    涉及到開關(guān)電源的PCB設(shè)計規(guī)范和開關(guān)電源PCB布板技術(shù)。 還有電腦電源PCB設(shè)計、抄板經(jīng)驗。 摘要:開關(guān)電源PCB排版是開發(fā)電源產(chǎn)品中的一個重要過程。許多情況下,一個在紙上設(shè)計得非常
    發(fā)表于 05-07 17:08

    DDR模塊的PCB設(shè)計要點

    在高速PCB設(shè)計中,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機。
    的頭像 發(fā)表于 04-29 13:51 ?1116次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計</b>要點

    技術(shù)資料—PCB設(shè)計規(guī)范

    PCB 設(shè)計規(guī)范包括:PCB 布線與布局、電路設(shè)計、機殼、器件選型、系統(tǒng)、線纜與接插件。 按部位分類 技術(shù)規(guī)范內(nèi)容 1 PCB
    發(fā)表于 04-25 17:24

    一百多條PCB設(shè)計規(guī)范(建議收藏)

    1.PCB基本內(nèi)容1.1基礎(chǔ)規(guī)范1、板名+版本號:電路板的唯一名稱,需簡潔明確,反映功能或所屬系統(tǒng)。版本號需與設(shè)計文件、BOM(物料清單)及生產(chǎn)文件嚴格對應(yīng)。2、設(shè)計日期:設(shè)計完成或修訂的日期,用于
    發(fā)表于 04-10 13:37

    11節(jié)PCB實際案例課程+大廠內(nèi)部PCB設(shè)計規(guī)范文檔(13920字)

    資料介紹 每個課程1個半小時左右,都是講具體設(shè)計案例,非常詳細,需要的朋友自取~ 設(shè)計規(guī)范就更基礎(chǔ)一些!尤其對于新手來說,從PCB的設(shè)計步驟到阻抗計算、bom分析全部都有涉及,還有一些實用的軟件
    發(fā)表于 04-02 15:28

    華為技術(shù)資料合集(硬件開發(fā)/C語言/PCB設(shè)計/天線通信)

    本帖最后由 yuu_cool 于 2025-3-17 09:54 編輯 本資料內(nèi)容介紹:包含 華為硬件工程師手冊_全(159頁), 華為C語言編程規(guī)范, 華為PCB設(shè)計規(guī)范, 華為PCB
    發(fā)表于 03-17 09:54

    PCB最全封裝命名規(guī)范

    范圍本規(guī)范適用于主流EDA軟件在PCB設(shè)計前的封裝建庫命名。 獲取完整文檔資料可下載附件哦?。。?!
    發(fā)表于 03-12 13:26

    268條PCB Layout設(shè)計規(guī)范(免積分下載)

    本文總結(jié)了PCB布線與布局和電路設(shè)計總共268條設(shè)計規(guī)范,供大家參考學習。 獲取完整資料可下載附件哦?。。。?/div>
    發(fā)表于 03-05 16:26

    中興通訊的PCB設(shè)計規(guī)范

    中興通訊的PCB設(shè)計規(guī)范
    發(fā)表于 02-08 15:31 ?7次下載

    GB/T 50034-2024 建設(shè)照明設(shè)計規(guī)范

    當前有效的建筑照明設(shè)計規(guī)范
    發(fā)表于 02-07 15:20 ?16次下載

    家用電腦的PCIe接口如何設(shè)計PCB?

    PCI-E X1總線標準規(guī)定的第二條差分信號線,用于接收數(shù)據(jù)。 三、PCIe接口的PCB設(shè)計 PCI-e x1接口的PCB設(shè)計需要遵循以下規(guī)范和注意事項,這些
    發(fā)表于 11-05 14:25

    pcb設(shè)計中有哪些常用設(shè)計規(guī)范

    PCB(Printed Circuit Board,印刷電路板)設(shè)計中,常用的設(shè)計規(guī)范涉及多個方面,以確保電路板的性能、可靠性、可制造性和可維護性。以下是一些主要的設(shè)計規(guī)范: 一、電氣設(shè)計規(guī)
    的頭像 發(fā)表于 09-02 14:51 ?2668次閱讀

    PCB設(shè)計PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計PCB制板有什么關(guān)系?PCB設(shè)計PCB制板的關(guān)系。PCB設(shè)計和制板是
    的頭像 發(fā)表于 08-12 10:04 ?1091次閱讀

    PCB電路板設(shè)計與制作的步驟和要點

    分析: 確定電路的功能和性能要求,了解電路的工作環(huán)境和應(yīng)用場景,明確PCB的基本要求。 2. 原理圖設(shè)計: 創(chuàng)建電路原理圖,標識器件、連接線路,確保電路連接正確,符合設(shè)計規(guī)范。 3. 元器件選型: 選擇適當?shù)脑骷?,包括芯片、電阻、電容、連接器等,考慮性能、
    的頭像 發(fā)表于 08-02 09:24 ?1633次閱讀