一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA的SoC將成為可行而且是很有優(yōu)勢(shì)的解決方案

電子工程師 ? 來(lái)源:FPGA設(shè)計(jì)論壇 ? 作者:FPGA設(shè)計(jì)論壇 ? 2020-11-11 09:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

面對(duì)當(dāng)今競(jìng)爭(zhēng)激勵(lì)的市場(chǎng),嵌入式系統(tǒng)設(shè)計(jì)人員不得不重新審視其設(shè)計(jì)和開發(fā)過程。系統(tǒng)越來(lái)越復(fù)雜,性能、功耗和空間限制也越來(lái)越大,傳統(tǒng)的方法已經(jīng)達(dá)到了極限。同時(shí),不斷變化的標(biāo)準(zhǔn)、新出現(xiàn)的市場(chǎng)和發(fā)展趨勢(shì)都要求設(shè)計(jì)過程非常靈活,能夠積極應(yīng)對(duì)這些變化。設(shè)計(jì)人員不僅需要開發(fā)更復(fù)雜的系統(tǒng),而且還要能夠迅速實(shí)現(xiàn)新的或者衍生設(shè)計(jì)。

設(shè)計(jì)團(tuán)隊(duì)有如此多的需求,因此,增加開發(fā)時(shí)間和資源以適應(yīng)這些需求是合乎邏輯的,但實(shí)際上相反。越來(lái)越窄的市場(chǎng)窗口要求他們?cè)诟痰臅r(shí)間里推出更高級(jí)、更靈活的系統(tǒng)。更麻煩的是,經(jīng)濟(jì)因素的限制也迫使很多設(shè)計(jì)團(tuán)隊(duì)縮減規(guī)模,而不是增加人員。他們今后要獲得成功,關(guān)鍵是采用更高效的手段來(lái)迅速實(shí)現(xiàn)功能豐富的高性能自適應(yīng)產(chǎn)品。

出現(xiàn)了新的解決方案

在市場(chǎng)開發(fā)中有利于設(shè)計(jì)人員的一面是嵌入式系統(tǒng)的主要平臺(tái)采用了ARM處理器。僅僅幾年前,處理器市場(chǎng)還是四分五裂,PowerPC、RISC、MIPS和SPARC都在競(jìng)爭(zhēng)實(shí)現(xiàn)更廣泛的應(yīng)用。市場(chǎng)現(xiàn)在已經(jīng)非常成熟,在嵌入式應(yīng)用中,很多用戶采用了ARM處理器作為實(shí)際的標(biāo)準(zhǔn)(圖1)。結(jié)果,越來(lái)越多的出現(xiàn)了基于ARM的解決方案,從標(biāo)準(zhǔn)產(chǎn)品到軟核ARM IP,直至在可編程邏輯和ASIC中實(shí)現(xiàn)的硬核IP等。

圖1

即使如此,通用嵌入式系統(tǒng)也很難滿足現(xiàn)代設(shè)計(jì)需求。多芯片解決方案實(shí)現(xiàn)起來(lái)相對(duì)容易一些,但是成本高,缺乏設(shè)計(jì)人員所要求的靈活性以及性能/功耗指標(biāo)。采用了軟核處理器的單芯片解決方案實(shí)現(xiàn)起來(lái)也相對(duì)容易一些,但是性能有限。另一方面,ASIC SoC具有板上增強(qiáng)ARM內(nèi)核,功耗和性能表現(xiàn)非常出色,但是對(duì)于大部分應(yīng)用而言,由于開發(fā)時(shí)間長(zhǎng)、不靈活,以及成本太高等問題,因此面市時(shí)間較長(zhǎng)。

為提高競(jìng)爭(zhēng)力,嵌入式系統(tǒng)開發(fā)人員需要一種能夠幫助他們開發(fā)獨(dú)具優(yōu)勢(shì)產(chǎn)品的解決方案,非常靈活,效率也非常高。

基于FPGA的單芯片實(shí)現(xiàn)方法具有低成本和快速面市等優(yōu)點(diǎn),是多芯片和ASIC SoC非常有吸引力的替代方案。實(shí)際上,在過去十年中,F(xiàn)PGA內(nèi)置嵌入式處理器的應(yīng)用在穩(wěn)步增長(zhǎng)(圖2)。但是,并不是所有基于FPGA的解決方案都能夠滿足目前苛刻的需求。傳統(tǒng)上,使用基于HDL的“軟核”ARM來(lái)實(shí)現(xiàn)基于FPGA的ARM系統(tǒng)。對(duì)于密度、功耗或者性能要求不高的系統(tǒng),這一方法是可行的,但是不一定能滿足更復(fù)雜系統(tǒng)的要求。對(duì)于不斷發(fā)展的系統(tǒng),在FPGA平臺(tái)上結(jié)合經(jīng)過優(yōu)化的硬核ARM是很好的解決方案。

圖2

由于FPGA供應(yīng)商在技術(shù)上的進(jìn)步,市場(chǎng)上出現(xiàn)了新一類SoC器件,滿足了目前嵌入式系統(tǒng)應(yīng)用的多種功能需求?;贏RM的SoC FPGA在一個(gè)SoC中結(jié)合了增強(qiáng)ARM處理器、存儲(chǔ)器控制器以及外設(shè)和可定制FPGA架構(gòu)。

基于ARM的SoC FPGA (如圖3所示)在單片F(xiàn)PGA中緊密結(jié)合了經(jīng)過優(yōu)化的“硬核”處理器系統(tǒng)(HPS)模塊。HPS包括雙核ARM處理器、多端口存儲(chǔ)器控制器以及多個(gè)外設(shè)單元,處理器性能達(dá)到4,000 DMIPS (Dhrystones 2.1基準(zhǔn)測(cè)試),功耗不到1.8 W。這些硬核IP模塊提高了性能同時(shí)降低了功耗和成本,減少了對(duì)邏輯資源的占用,突出了產(chǎn)品優(yōu)勢(shì)。設(shè)計(jì)人員可以定制片內(nèi)FPGA架構(gòu),開發(fā)專用邏輯。可編程功能支持靈活的通信標(biāo)準(zhǔn)和網(wǎng)絡(luò)協(xié)議。

圖3

應(yīng)用實(shí)例:下一代驅(qū)動(dòng)

傳統(tǒng)的驅(qū)動(dòng)設(shè)計(jì)(圖4a)會(huì)采用數(shù)字信號(hào)處理器(DSP)來(lái)實(shí)現(xiàn)中央控制功能,采用網(wǎng)絡(luò)ASIC實(shí)現(xiàn)網(wǎng)絡(luò)協(xié)議,以及FPGA用于實(shí)現(xiàn)其他功能(在這個(gè)例子中,是I/O擴(kuò)展)。而在SoC FPGA方案中,所有這三部分單元都集成到一個(gè)芯片中(圖4b)。SoC FPGA實(shí)現(xiàn)方案還支持多個(gè)電機(jī)、多種網(wǎng)絡(luò)協(xié)議以及安全I(xiàn)P,擴(kuò)展了現(xiàn)有的功能,保證了控制器能夠以安全的方式停止工作,滿足業(yè)界新出現(xiàn)的安全標(biāo)準(zhǔn)要求。

單芯片方法明顯增強(qiáng)了性能,降低了功耗。在驅(qū)動(dòng)系統(tǒng)中,控制環(huán)速率是最關(guān)鍵的性能參數(shù)。SoC FPGA控制環(huán)速率是多芯片解決方案的20倍,從100μs減小到5μs。這意味著顯著提高了功效,對(duì)應(yīng)驅(qū)動(dòng)90%的總體運(yùn)行成本。在這個(gè)例子中,SoC的功耗大約比三芯片方案低37%。

圖4a

圖4b

SoC FPGA增強(qiáng)了系統(tǒng)功能,通過集成降低了系統(tǒng)總成本。通過在一個(gè)芯片中結(jié)合三個(gè)甚至更多的驅(qū)動(dòng)器,減少了系統(tǒng)所需的材料。在這一例子中,采用SoC也能夠?qū)㈦娐钒迕娣e減小57%。而且,能夠以更低的成本實(shí)現(xiàn)更多的功能。這一例子中的SoC支持兩個(gè)電機(jī),而多芯片方案只支持一個(gè)。與針對(duì)每一電機(jī)來(lái)復(fù)制多芯片器件配置相比,在一個(gè)芯片上支持兩個(gè)電機(jī)能夠降低53%的成本。調(diào)整FPGA SoC來(lái)支持更多的電機(jī)和集成驅(qū)動(dòng)系統(tǒng)以及多種協(xié)議也很容易。

關(guān)鍵點(diǎn)

采用FPGA SoC技術(shù)的設(shè)計(jì)團(tuán)隊(duì)能夠顯著提高效能,增強(qiáng)競(jìng)爭(zhēng)優(yōu)勢(shì)。硬核IP單元實(shí)現(xiàn)了最佳性能、最低功耗和最高密度,而片內(nèi)FPGA架構(gòu)能夠在設(shè)計(jì)階段或者在現(xiàn)場(chǎng)迅速突出自身優(yōu)勢(shì),增強(qiáng)或者定制實(shí)現(xiàn)功能?,F(xiàn)場(chǎng)可編程平臺(tái)結(jié)合了高度自動(dòng)化而且提供良好支持的設(shè)計(jì)和軟件開發(fā)工具,因此,設(shè)計(jì)團(tuán)隊(duì)能夠使用商用器件來(lái)開發(fā)定制SoC,開發(fā)時(shí)間要遠(yuǎn)遠(yuǎn)短于ASIC或者多芯片器件。最終的設(shè)計(jì)非常靈活,能夠進(jìn)行更新,可以重新使用,團(tuán)隊(duì)能夠迅速適應(yīng)新市場(chǎng)和標(biāo)準(zhǔn)的變化以及快速發(fā)展的工藝節(jié)點(diǎn),維持產(chǎn)品較長(zhǎng)的生命周期。

目前的嵌入式系統(tǒng)應(yīng)用與傳統(tǒng)的設(shè)計(jì)方法相比已經(jīng)到達(dá)了一個(gè)關(guān)鍵點(diǎn),基于FPGA的SoC將成為可行而且是很有優(yōu)勢(shì)的解決方案。借助其強(qiáng)大的功能,設(shè)計(jì)人員不但能夠克服這些難以解決的問題,而且還獲得了明顯的產(chǎn)品及時(shí)面市、價(jià)格/性能、突出產(chǎn)品特點(diǎn)以及長(zhǎng)壽命產(chǎn)品等優(yōu)勢(shì)。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19893

    瀏覽量

    235172
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    134

    文章

    9352

    瀏覽量

    377511
  • 嵌入式系統(tǒng)
    +關(guān)注

    關(guān)注

    41

    文章

    3683

    瀏覽量

    131383

原文標(biāo)題:異構(gòu)計(jì)算神器來(lái)了,它能帶來(lái)性能革命嗎

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    智能駕駛核心器件:三星ADAS SoC高性能MLCC解決方案

    (先進(jìn)駕駛輔助系統(tǒng))技術(shù)不斷進(jìn)步,對(duì)于SoC芯片的性能要求日益提升。為了滿足高性能SoC的電源管理需求,需要更加小型化、高容量的MLCC(多層陶瓷電容器)解決方案。貞
    的頭像 發(fā)表于 05-27 16:35 ?222次閱讀
    智能駕駛核心器件:三星ADAS <b class='flag-5'>SoC</b>高性能MLCC<b class='flag-5'>解決方案</b>

    Microchip發(fā)布PolarFire Core FPGASoC產(chǎn)品

    當(dāng)前市場(chǎng)中,物料清單(BOM)成本持續(xù)攀升,開發(fā)者需在性能和預(yù)算間實(shí)現(xiàn)優(yōu)化。鑒于中端FPGA市場(chǎng)很大一部分無(wú)需集成串行收發(fā)器,Microchip Technology Inc.(微芯科技公司)正式發(fā)布PolarFire Core現(xiàn)場(chǎng)可編程門陣列(FPGA)和片上系統(tǒng)(
    的頭像 發(fā)表于 05-23 14:02 ?628次閱讀

    智能倉(cāng)儲(chǔ)管理解決方案NRF5832

    在當(dāng)今的倉(cāng)儲(chǔ)管理領(lǐng)域,無(wú)線通訊技術(shù)的應(yīng)用成為解決物品出入庫(kù)管理難題的一種理想方案。我們的研發(fā)團(tuán)隊(duì)經(jīng)過反復(fù)實(shí)踐和應(yīng)用,成功開發(fā)了一套名為\"智能倉(cāng)儲(chǔ)管理裝置及系統(tǒng)\"的解決方案,以
    發(fā)表于 04-10 14:10

    廣和通發(fā)布“天擎”解決方案

    近日,2025世界移動(dòng)通信大會(huì)(MWC Barcelona 2025)期間,廣和通發(fā)布“天擎”解決方案,為客戶提供融合AI特性的AI FWA解決方案,推動(dòng)5G FWA終端向智能化轉(zhuǎn)型。5G FWA作為智慧家庭/企業(yè)的智能中心,融合強(qiáng)大算力和AI模型,
    的頭像 發(fā)表于 03-12 09:04 ?598次閱讀

    SiP藍(lán)牙芯片在項(xiàng)目開發(fā)及應(yīng)用中具有什么優(yōu)勢(shì)?

    未來(lái)隨著物聯(lián)網(wǎng)設(shè)備進(jìn)一步小型化,SiP芯片將成為越來(lái)越多的應(yīng)用領(lǐng)域解決方案。昇潤(rùn)科技將陸續(xù)推出WIFI SiP芯片、UWB SiP芯片、多合一SiP芯片等。
    發(fā)表于 02-19 14:53

    易飛揚(yáng)O-BAND DWDM解決方案優(yōu)勢(shì)

    在快速發(fā)展的光纖通信領(lǐng)域,O波段因其獨(dú)特的優(yōu)勢(shì)而備受矚目。O波段,波長(zhǎng)范圍在1260至1360納米之間,是光纖通信中的一個(gè)重要波段?;诖?,易飛揚(yáng)提供全套O-BAND DWDM解決方案,包含100G
    的頭像 發(fā)表于 12-23 15:32 ?637次閱讀

    soc開發(fā)流程常見問題及解決方案

    SOC(System on a Chip,系統(tǒng)級(jí)芯片)開發(fā)流程中常見問題及解決方案主要包括以下幾個(gè)方面: 一、環(huán)境問題 常見問題 : 開發(fā)環(huán)境配置復(fù)雜,新手難以快速上手。 依賴項(xiàng)缺失或版本不兼容
    的頭像 發(fā)表于 11-10 09:26 ?1537次閱讀

    soc解決方案在物聯(lián)網(wǎng)中的重要性

    隨著物聯(lián)網(wǎng)(IoT)技術(shù)的飛速發(fā)展,SoC(System on Chip,系統(tǒng)級(jí)芯片)解決方案在其中扮演著越來(lái)越重要的角色。 1. SoC解決方案的定義和特點(diǎn)
    的頭像 發(fā)表于 11-10 09:18 ?1137次閱讀

    SOC芯片設(shè)計(jì)的挑戰(zhàn)與解決方案

    設(shè)計(jì)復(fù)雜性 挑戰(zhàn): 隨著技術(shù)的發(fā)展,SOC集成的組件越來(lái)越多,設(shè)計(jì)復(fù)雜性也隨之增加,這導(dǎo)致了設(shè)計(jì)周期的延長(zhǎng)和成本的增加。 解決方案: 模塊化設(shè)計(jì): 將SOC分解為可重用的模塊,可以簡(jiǎn)化設(shè)計(jì)過程并縮短開發(fā)時(shí)間。 自動(dòng)化工具: 使
    的頭像 發(fā)表于 10-31 15:01 ?1291次閱讀

    FPGA在圖像處理領(lǐng)域的優(yōu)勢(shì)有哪些?

    FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)在圖像處理領(lǐng)域具有顯著的優(yōu)勢(shì),這些優(yōu)勢(shì)主要體現(xiàn)在以下幾個(gè)方面: 一、高并行處理能力 FPGA內(nèi)部
    發(fā)表于 10-09 14:36

    適用于 Microsemi? RTG4? FPGA 的 TI 航天級(jí)電源解決方案應(yīng)用手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《適用于 Microsemi? RTG4? FPGA 的 TI 航天級(jí)電源解決方案應(yīng)用手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 09-09 09:35 ?0次下載
    適用于 Microsemi? RTG4? <b class='flag-5'>FPGA</b> 的 TI 航天級(jí)電源<b class='flag-5'>解決方案</b>應(yīng)用手冊(cè)

    高度靈活、易用型直流/直流解決方案優(yōu)勢(shì)

    電子發(fā)燒友網(wǎng)站提供《高度靈活、易用型直流/直流解決方案優(yōu)勢(shì).pdf》資料免費(fèi)下載
    發(fā)表于 08-29 11:04 ?0次下載
    高度靈活、易用型直流/直流<b class='flag-5'>解決方案</b>的<b class='flag-5'>優(yōu)勢(shì)</b>

    芯科科技BG24藍(lán)牙SoC助力CoreHW開發(fā)完整的定位解決方案

    的實(shí)時(shí)精確定位,并增強(qiáng)靈活性,以支持不同的跟蹤需求。 解決方案 BG24低功耗藍(lán)牙SoC?是低功耗電池供電設(shè)備的
    的頭像 發(fā)表于 08-20 15:05 ?1246次閱讀

    FPGA在自動(dòng)駕駛領(lǐng)域有哪些優(yōu)勢(shì)?

    FPGA(Field-Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)在自動(dòng)駕駛領(lǐng)域具有顯著的優(yōu)勢(shì),這些優(yōu)勢(shì)使得FPGA成為
    發(fā)表于 07-29 17:11

    FPGA教學(xué)實(shí)驗(yàn)室建設(shè)必要性 解決方案概述

    FPGA教學(xué)實(shí)驗(yàn)室建設(shè)必要性&解決方案概述
    的頭像 發(fā)表于 07-26 08:33 ?518次閱讀
    <b class='flag-5'>FPGA</b>教學(xué)實(shí)驗(yàn)室建設(shè)必要性 <b class='flag-5'>解決方案</b>概述