一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

NVIDIA 5nm架構(gòu)采用超1.84萬個(gè)流處理器

如意 ? 來源:快科技 ? 作者:上方文Q ? 2020-12-29 10:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Ampere安培架構(gòu)之后,NVIDIA的下一代產(chǎn)品原本是Hopper(霍珀),但根據(jù)最新消息,在那之前又增加了一代“Ada Lovelace”。

這個(gè)代號來自阿達(dá)·洛芙萊斯,著名英國詩人拜倫之女,也是大名鼎鼎的數(shù)學(xué)家、計(jì)算機(jī)程序創(chuàng)始人,建立了循環(huán)、子程序的概念,1843 年公布了世界上第一套算法,被珍視為“第一位給計(jì)算機(jī)寫程序的人”。

根據(jù)最新曝料,Ada Lovelace架構(gòu)的大核心編號將是AD102,將有多達(dá)12個(gè)GPC(圖形處理集群)、72個(gè)TPC(紋理處理集群)、144個(gè)SM(流式多處理器),而每個(gè)SM繼續(xù)128個(gè)流處理器(CUDA核心),那么整體下來就有多達(dá)18432個(gè)流處理器!

相比于目前安培架構(gòu)GA102核心的10752個(gè),這一下子就增加了超過71%!

雖然這個(gè)幅度比不上安培GA102相對于圖靈TU102 1.3倍的提升,但依然十分可觀,而且總數(shù)直奔2萬而去,相當(dāng)?shù)目植馈?/p>

當(dāng)然這也可以理解——AMD RDNA 2架構(gòu)已經(jīng)讓老黃有些措手不及,核心規(guī)模直接翻番,能效反而更高,重回高端競爭,而且下一代RDNA 3肯定會繼續(xù)擴(kuò)大規(guī)模,還會上5nm工藝。

目前還不清楚NVIDIA AD102核心何時(shí)發(fā)布,最快有可能明年底,大概率成為RTX 40系列,而且有靠譜曝料稱,A102核心也會上5nm,只是不知道三星還是臺積電代工。
責(zé)編AJX

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19899

    瀏覽量

    235438
  • NVIDIA
    +關(guān)注

    關(guān)注

    14

    文章

    5309

    瀏覽量

    106477
  • 5nm
    5nm
    +關(guān)注

    關(guān)注

    1

    文章

    342

    瀏覽量

    26374
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    紫光展銳4G旗艦性能之王智能穿戴平臺W527登場 一大核三小核異構(gòu)處理器架構(gòu)

    W527產(chǎn)品亮點(diǎn): 1、業(yè)界領(lǐng)先的一大核三小核異構(gòu)處理器架構(gòu),性能體驗(yàn)凌駕同類產(chǎn)品; 2、12nm工藝制程,微高集成3D SiP技術(shù),PCB布局更加靈活; 3、強(qiáng)勁續(xù)航,智能應(yīng)用覆蓋
    的頭像 發(fā)表于 06-03 16:44 ?2966次閱讀
    紫光展銳4G旗艦性能之王智能穿戴平臺W527登場 一大核三小核異構(gòu)<b class='flag-5'>處理器</b><b class='flag-5'>架構(gòu)</b>

    HPM5E31IGN單核 32 位 RISC-V 處理器

    處理器,憑借其卓越的性能和創(chuàng)新的設(shè)計(jì)理念,為工業(yè)控制、物聯(lián)網(wǎng)和消費(fèi)電子等領(lǐng)域提供了全新的解決方案。HPM5E31IGN采用精簡指令集(RISC)設(shè)計(jì),指令集架構(gòu)完全開源,避免了傳統(tǒng)AR
    發(fā)表于 05-29 09:23

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實(shí)現(xiàn)首次片成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級 IP 解決方案?的承諾,可滿足新一代汽車電子和高性能計(jì)算應(yīng)用的嚴(yán)格要求。
    的頭像 發(fā)表于 04-16 10:17 ?302次閱讀
    Cadence UCIe IP在Samsung Foundry的<b class='flag-5'>5nm</b>汽車工藝上實(shí)現(xiàn)<b class='flag-5'>流</b>片成功

    迅為3A6000開發(fā)板/龍芯3A6000與龍芯3A5000等龍架構(gòu)處理器軟件兼容

    ,也證明了國內(nèi)有能力在自研 CPU 架構(gòu)上做出一的產(chǎn)品。 龍芯 3A6000 處理器采用龍芯自主指令系統(tǒng)龍架構(gòu)(LoongArch),是龍
    發(fā)表于 02-12 15:06

    低功耗處理器的優(yōu)勢分析

    就考慮到能耗問題,通過優(yōu)化架構(gòu)、工藝和軟件來降低功耗的處理器。它們通常采用先進(jìn)的制造工藝,如FinFET或GAAFET技術(shù),以及高效的電源管理技術(shù),以實(shí)現(xiàn)在保持性能的同時(shí)減少能耗。 低功耗處理
    的頭像 發(fā)表于 02-07 09:14 ?1048次閱讀

    消息稱臺積電3nm、5nm和CoWoS工藝漲價(jià),即日起效!

    )計(jì)劃從2025年1月起對3nm、5nm先進(jìn)制程和CoWoS封裝工藝進(jìn)行價(jià)格調(diào)整。 先進(jìn)制程2025年喊漲,最高漲幅20% 其中,對3nm5nm等先進(jìn)制程技術(shù)訂單漲價(jià),漲幅在3%到8
    的頭像 發(fā)表于 01-03 10:35 ?668次閱讀

    AMD EPYC嵌入式9004和8004系列處理器介紹

    AMD EPYC 嵌入式 9004 和 8004 系列處理器利用“Zen 4”與“Zen 4c”核心架構(gòu)采用 TSMC 5nm 工藝技術(shù)實(shí)現(xiàn))的性能和效率優(yōu)勢,實(shí)現(xiàn)了全新的核心密度和
    的頭像 發(fā)表于 12-18 15:57 ?1683次閱讀
    AMD EPYC嵌入式9004和8004系列<b class='flag-5'>處理器</b>介紹

    Cortex-A55 處理器到底什么來頭?創(chuàng)龍教儀一文帶您了解

    了Cortex-A55架構(gòu)。該處理器采用22nm制程工藝,集成了四核64位Cortex-A55核心,以及Mali-G52 GPU和獨(dú)立NPU等,支持Wi-Fi6、
    發(fā)表于 12-03 17:00

    迅為3A6000_7A2000開發(fā)板龍芯全國產(chǎn)處理器與龍芯 3A5000完全兼容

    ,也證明了國內(nèi)有能力在自研 CPU 架構(gòu)上做出一的產(chǎn)品。 龍芯 3A6000 處理器采用龍芯自主指令系統(tǒng)龍架構(gòu)(LoongArch),是龍
    發(fā)表于 11-19 11:15

    臺積電產(chǎn)能爆棚:3nm5nm工藝供不應(yīng)求

    臺積電近期成為了高性能芯片代工領(lǐng)域的明星企業(yè),其產(chǎn)能被各大科技巨頭瘋搶。據(jù)最新消息,臺積電的3nm5nm工藝產(chǎn)能利用率均達(dá)到了極高水平,其中3nm將達(dá)到100%,而5nm更是突破了1
    的頭像 發(fā)表于 11-14 14:20 ?961次閱讀

    迅為3A6000_7A2000核心主板龍芯全國產(chǎn)處理器LoongArch架構(gòu)

    ,也證明了國內(nèi)有能力在自研 CPU 架構(gòu)上做出一的產(chǎn)品。 龍芯 3A6000 處理器采用龍芯自主指令系統(tǒng)龍架構(gòu)(LoongArch),是龍
    發(fā)表于 10-12 11:25

    對稱多處理器和非對稱多處理器的區(qū)別

    隨著計(jì)算需求的日益增長,單處理器系統(tǒng)已經(jīng)無法滿足高性能計(jì)算的需求。多處理器系統(tǒng)應(yīng)運(yùn)而生,它們通過將多個(gè)處理器集成到一個(gè)系統(tǒng)中來提高計(jì)算能力。在多處理
    的頭像 發(fā)表于 10-10 15:58 ?2206次閱讀

    簡述微處理器的指令集架構(gòu)

    處理器的指令集架構(gòu)(Instruction Set Architecture,ISA)是計(jì)算機(jī)體系結(jié)構(gòu)中的核心組成部分,它定義了計(jì)算機(jī)能夠執(zhí)行的指令集合、數(shù)據(jù)類型、寄存、內(nèi)存訪問方式等,是連接
    的頭像 發(fā)表于 10-05 14:59 ?1189次閱讀

    ARM處理器和CISC處理器的區(qū)別

    ARM處理器和CISC(復(fù)雜指令集計(jì)算機(jī))處理器在多個(gè)方面存在顯著的區(qū)別。這些區(qū)別主要體現(xiàn)在架構(gòu)原理、性能與功耗、設(shè)計(jì)目標(biāo)、應(yīng)用領(lǐng)域以及市場生態(tài)等方面。
    的頭像 發(fā)表于 09-10 11:10 ?981次閱讀

    處理器的指令集架構(gòu)介紹

    處理器的指令集架構(gòu)(Instruction Set Architecture,ISA)是計(jì)算機(jī)體系結(jié)構(gòu)中至關(guān)重要的部分,它定義了微處理器能夠執(zhí)行的操作和指令的集合,以及這些指令如何被組織、存儲
    的頭像 發(fā)表于 08-22 10:53 ?2457次閱讀