一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

蘋果A12衍生版曝光: 7nm工藝、69億個晶體管3.5W的功耗

工程師鄧生 ? 來源:快科技 ? 作者:雪花 ? 2021-01-19 11:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

對于蘋果來說,雖然A12已經(jīng)是相對過時的芯片了,但是其性能依然不容小覷,拿來稍叫改動可以繼續(xù)發(fā)光發(fā)熱。

據(jù)最新消息稱,傳聞已久的蘋果汽車可能會使用基于A12 Bionic的C1芯片,并會提供眼球追蹤等車內(nèi)AI功能,而這個芯片可以看作是A12的衍生版,只是在前者的基礎上稍叫改動。

蘋果汽車級芯片稱之為C1,而臺積電和三星會成為候選供貨商。據(jù)悉,臺積電開發(fā) 7nm的汽車工藝芯片已經(jīng)有一段時間了,而三星已經(jīng)在8nm上開發(fā)了Exynos Auto V9 SoC。

鑒于目前供應商的局限性,報告中認為 C1 可能會采用類似于 7nm工藝的A12 Bionic 芯片,并會交由臺積電制造。

作為對比,特斯拉的全自動駕駛芯片擁有60億個晶體管,功耗為36W,與蘋果A12的69億個晶體管和3.5W的功耗相比,還存在一定差距。據(jù)此報告中推測,C1芯片會以現(xiàn)有的A12 Bionic為基礎,再針對汽車應用進行修改。

有專家表示,如果iCar將在2024年投入生產(chǎn),那么A12的輕度修改變體看起來是C1的一個很好的起點

責任編輯:PSY

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    460

    文章

    52505

    瀏覽量

    440801
  • 蘋果
    +關注

    關注

    61

    文章

    24545

    瀏覽量

    203959
  • 晶體管
    +關注

    關注

    77

    文章

    10019

    瀏覽量

    141658
  • 7nm工藝
    +關注

    關注

    0

    文章

    39

    瀏覽量

    8722
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    下一代高速芯片晶體管解制造問題解決了!

    (forksheet),之后過渡到 A7 及更高節(jié)點的 CFET(已在 VLSI 2025 大會上展示)。 (圖片來源:Imec) 下一主要架構(gòu)——CFET——采用 n 型和 p 型晶體管的垂直堆疊,本質(zhì)上
    發(fā)表于 06-20 10:40

    薄膜晶體管技術(shù)架構(gòu)與主流工藝路線

    導語薄膜晶體管(TFT)作為平板顯示技術(shù)的核心驅(qū)動元件,通過材料創(chuàng)新與工藝優(yōu)化,實現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導體、柔性電子的技術(shù)跨越。本文將聚焦于薄膜晶體管制造技術(shù)與前沿發(fā)展。
    的頭像 發(fā)表于 05-27 09:51 ?736次閱讀
    薄膜<b class='flag-5'>晶體管</b>技術(shù)架構(gòu)與主流<b class='flag-5'>工藝</b>路線

    BCP69系列PNP中等功率晶體管規(guī)格書

    電子發(fā)燒友網(wǎng)站提供《BCP69系列PNP中等功率晶體管規(guī)格書.pdf》資料免費下載
    發(fā)表于 02-19 15:37 ?0次下載
    BCP<b class='flag-5'>69</b>系列PNP中等功率<b class='flag-5'>晶體管</b>規(guī)格書

    BCP69-Q系列 PNP中等功率晶體管規(guī)格書

    電子發(fā)燒友網(wǎng)站提供《BCP69-Q系列 PNP中等功率晶體管規(guī)格書.pdf》資料免費下載
    發(fā)表于 02-19 15:34 ?0次下載
    BCP<b class='flag-5'>69</b>-Q系列 PNP中等功率<b class='flag-5'>晶體管</b>規(guī)格書

    BCP69;BC869;BC69PA PNP中等功率晶體管規(guī)格書

    電子發(fā)燒友網(wǎng)站提供《BCP69;BC869;BC69PA PNP中等功率晶體管規(guī)格書.pdf》資料免費下載
    發(fā)表于 02-18 15:36 ?0次下載
    BCP<b class='flag-5'>69</b>;BC869;BC<b class='flag-5'>69</b>PA PNP中等功率<b class='flag-5'>晶體管</b>規(guī)格書

    鰭式場效應晶體管制造工藝流程

    FinFET(鰭式場效應晶體管)從平面晶體管到FinFET的演變是一種先進的晶體管架構(gòu),旨在提高集成電路的性能和效率。它通過將傳統(tǒng)的平面晶體管轉(zhuǎn)換為三維結(jié)構(gòu)來減少短溝道效應,從而允許更
    的頭像 發(fā)表于 02-17 14:15 ?1163次閱讀
    鰭式場效應<b class='flag-5'>晶體管</b>制造<b class='flag-5'>工藝</b>流程

    7納米工藝面臨的各種挑戰(zhàn)與解決方案

    來說,納米通常指的是晶體管的最小尺寸,或者是構(gòu)成芯片中各個功能單元的最小結(jié)構(gòu)尺寸。因此,7納米工藝指的是在芯片上制造出其最小結(jié)構(gòu)為7納米的晶體管
    的頭像 發(fā)表于 12-17 11:32 ?1440次閱讀

    晶體管與場效應的區(qū)別 晶體管的封裝類型及其特點

    通過改變溝道中的電場來控制源極和漏極之間的電流。 輸入阻抗 : 晶體管 :輸入阻抗相對較低,因為基極需要電流來控制。 場效應 :輸入阻抗非常高,因為柵極控制是通過電壓實現(xiàn)的,不需要電流。 功耗
    的頭像 發(fā)表于 12-03 09:42 ?1022次閱讀

    MOSFET晶體管工藝制造流程

    本文通過圖文并茂的方式生動展示了MOSFET晶體管工藝制造流程,并闡述了芯片的制造原理。 ? MOSFET的工藝流程 芯片制造工藝流程包括光刻、刻蝕、擴散、薄膜、離子注入、化學機械研
    的頭像 發(fā)表于 11-24 09:13 ?4288次閱讀
    MOSFET<b class='flag-5'>晶體管</b>的<b class='flag-5'>工藝</b>制造流程

    所謂的7nm芯片上沒有一圖形是7nm

    最近網(wǎng)上因為光刻機的事情,網(wǎng)上又是一陣熱鬧。好多人又開始討論起28nm/7nm的事情了有意無意之間,我也看了不少網(wǎng)上關于國產(chǎn)自主7nm工藝的文章。不過這些文章里更多是抒情和遐想,卻很少
    的頭像 發(fā)表于 10-08 17:12 ?824次閱讀
    所謂的<b class='flag-5'>7nm</b>芯片上沒有一<b class='flag-5'>個</b>圖形是<b class='flag-5'>7nm</b>的

    CMOS晶體管的尺寸規(guī)則

    CMOS晶體管尺寸規(guī)則是一復雜且關鍵的設計領域,它涉及到多個方面的考量,包括晶體管的性能、功耗、面積利用率以及制造工藝等。以下將從CMOS
    的頭像 發(fā)表于 09-13 14:10 ?4241次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點、應用場景等方面詳細闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?7788次閱讀

    GaN晶體管和SiC晶體管有什么不同

    GaN(氮化鎵)晶體管和SiC(碳化硅)晶體管作為兩種先進的功率半導體器件,在電力電子、高頻通信及高溫高壓應用等領域展現(xiàn)出了顯著的優(yōu)勢。然而,它們在材料特性、性能表現(xiàn)、應用場景以及制造工藝等方面存在諸多不同。以下是對這兩種
    的頭像 發(fā)表于 08-15 11:16 ?1766次閱讀

    晶體管處于放大狀態(tài)的條件是什么

    晶體管是一種半導體器件,廣泛應用于電子設備中。它具有三主要的引腳:基極(B)、發(fā)射極(E)和集電極(C)。晶體管的工作原理是通過控制基極和發(fā)射極之間的電流,來控制集電極和發(fā)射極之間的電流。
    的頭像 發(fā)表于 07-18 18:15 ?2945次閱讀

    芯片晶體管的深度和寬度有關系嗎

    一、引言 有關系。隨著集成電路技術(shù)的飛速發(fā)展,芯片晶體管作為電子設備的核心元件,其性能的優(yōu)化和制造技術(shù)的提升成為了行業(yè)關注的焦點。在晶體管的眾多設計參數(shù)中,深度和寬度是兩至關重要的因素。它們不僅
    的頭像 發(fā)表于 07-18 17:23 ?1378次閱讀