一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V架構(gòu)GPU將要來了

如意 ? 來源:半導(dǎo)體行業(yè)觀察 ? 作者:icbank ? 2021-02-03 11:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

美國的Pixilica已與RV64X合作,提出了一套新的圖形指令集,旨在融合CPU-GPU ISA,并將其用于3D圖形和媒體處理,從而為FPGA創(chuàng)建了開源參考實現(xiàn)。

RV64X的參考實現(xiàn)包括了指令/數(shù)據(jù)SRAM緩存(32KB),微碼SRAM(8KB),雙功能指令解碼器,實現(xiàn)RV32V和X的硬連線,用于自定義ISA的微碼指令解碼器,四向量ALU( 32位/ ALU –固定/浮動),136位寄存器文件(1K元素),特殊功能單元,紋理單元和可配置的本地幀緩沖區(qū)。

該實現(xiàn)的設(shè)計足夠靈活,因此可以實現(xiàn)自定義pipeline階段,自定義幾何/像素/幀緩沖階段,自定義細分器和自定義實例化操作。通過定制的可編程性和可擴展性對該實現(xiàn)進行了優(yōu)化,使其體積小巧且面積小。

Europena工具開發(fā)商Codasip的高級市場總監(jiān)Roddy Urquhart說,這是RISC-V生態(tài)系統(tǒng)的優(yōu)勢之一。

他說:“ RV64X GPU對于R5生態(tài)系統(tǒng)而言是一次了不起的勝利?!?Codasip的Roddy Urqhart表示:“如果要創(chuàng)建特定于域的處理器,關(guān)鍵活動之一就是選擇符合您軟件需求的指令集架構(gòu)(ISA)?!?/p>

“有些公司是從頭開始創(chuàng)建指令集的,但是如果您有這樣的ISA,則可能要付出移植軟件的代價。今天,RISC-V開放式ISA可以提供一個很好的起點和一個軟件生態(tài)系統(tǒng),”他說。

RISC-V ISA以模塊化的方式設(shè)計,使處理器設(shè)計人員不僅可以添加任何標(biāo)準(zhǔn)擴展,還可以創(chuàng)建自己的自定義指令,同時保持完全的RISC-V兼容性。

他僅用47條指令就指出了RISC-V(RV32I)的基本ISA。使用此基礎(chǔ)集比創(chuàng)建具有類似功能的專有指令要容易得多,并且意味著該軟件已經(jīng)可以從RISC-V生態(tài)系統(tǒng)中獲得。

許多用例需要乘法,這表明[M]擴展會有用,并且利用16位壓縮[C]指令來提高代碼密度是明智的,因此通常使用數(shù)量為101條指令的RV32IMC集。

使用RISC-V作為起點將確保直接使用通用軟件(例如RTOS或協(xié)議棧)即可。如果您還需要浮點計算,那么RV32GC(G = IMAFD)指令可能是合適的,此外還包括原子[A],單精度浮點[F]和雙精度浮點[D]擴展。甚至RV32GC也只有164條指令。

由于易于使用,因此標(biāo)準(zhǔn)擴展名是一個方便的選擇。但是,有些可能會大大增加指令集的復(fù)雜性。例如,打包的SIMD擴展的完整集合[P]添加了331條附加指令。在許多情況下,可以使用定制指令為特定應(yīng)用提供足夠的增益,而潛在的硅面積和功耗開銷則更低。

“為特定領(lǐng)域的處理器選擇了起點,然后有必要弄清楚需要哪些特殊指令來滿足您的計算要求。這需要仔細分析您需要在處理器核心上運行的軟件。概要分析工具可以識別計算熱點,一旦知道了這些熱點,設(shè)計人員就可以創(chuàng)建自定義指令來解決這些熱點,”他說。

這使設(shè)計人員可以通過嘗試添加或刪除指令,然后再次對軟件進行性能分析以及評估更改是否實現(xiàn)了目標(biāo)來進行迭代。這可以在開源指令集模擬器和工具鏈(例如GNU或LLVM)中完成,但是手工修改這些工具對于工具鏈專家來說是一件很麻煩的事情。

另一種方法是使用處理器描述語言描述指令集?!霸贑odasip Studio中,可以使用CodAL處理器描述語言創(chuàng)建處理器的指令精確(IA)模型??梢詮囊韵挛恢米詣由砂ň幾g器,指令集模擬器(ISS),調(diào)試器和分析器的SDK”,Urquhart說。

通過高級別描述ISA并自動生成SDK,可以快速迭代實驗以擴展指令集。這樣,可以為特定于域的處理器(有時稱為專用指令處理器(ASIP))選擇經(jīng)過充分優(yōu)化的ISA。與手動更改相比,自動生成SDK不僅更快,而且更不容易出錯,這意味著設(shè)計過程更便宜,更可預(yù)測,從而避免了不必要的風(fēng)險和路線圖中斷。

RISC-V架構(gòu)GPU將要來了


責(zé)編AJX

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • gpu
    gpu
    +關(guān)注

    關(guān)注

    28

    文章

    4945

    瀏覽量

    131230
  • 生態(tài)系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    707

    瀏覽量

    21056
  • RISC-V
    +關(guān)注

    關(guān)注

    46

    文章

    2568

    瀏覽量

    48809
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Arm與RISC-V架構(gòu)的優(yōu)劣勢比較

    關(guān)于Arm與RISC-V的討論涉及多個層面。雖然多種因素共同作用于這些架構(gòu)的整體性能,但每種架構(gòu)都有其最適合的幾類主要應(yīng)用場景。 Arm 長期以來,專有技術(shù)往往意味著高昂的許可費用,Arm架構(gòu)
    發(fā)表于 02-01 22:30

    關(guān)于RISC-V芯片的應(yīng)用學(xué)習(xí)總結(jié)

    RISC-V芯片作為一種基于精簡指令集計算(RISC)原則的開源指令集架構(gòu)(ISA)芯片,近年來在多個領(lǐng)域展現(xiàn)出了廣泛的應(yīng)用潛力和顯著優(yōu)勢。以下是對RISC-V芯片應(yīng)用的總結(jié)。
    發(fā)表于 01-29 08:38

    RISC-V MCU技術(shù)

    嘿,咱來聊聊RISC-V MCU技術(shù)哈。 這RISC-V MCU技術(shù)呢,簡單來說就是基于一個叫RISC-V的指令集架構(gòu)做出的微控制器技術(shù)。RISC-
    發(fā)表于 01-19 11:50

    RISC-V架構(gòu)及MRS開發(fā)環(huán)境回顧

    一、RISC-V架構(gòu)介紹 1. RISC 架構(gòu)的起源 1981年,在David Patterson(大衛(wèi)·帕特森)的帶領(lǐng)下,美國加州大學(xué)伯克利分校的一個研究團隊起 草了
    發(fā)表于 12-16 23:08

    RISC-V 與 ARM 架構(gòu)的區(qū)別 RISC-V與機器學(xué)習(xí)的關(guān)系

    在現(xiàn)代計算機架構(gòu)中,RISC-V和ARM是兩種流行的處理器架構(gòu)。它們各自具有獨特的特點和優(yōu)勢,適用于不同的應(yīng)用場景。 1. RISC-V架構(gòu)
    的頭像 發(fā)表于 12-11 17:50 ?2997次閱讀

    基于risc-v架構(gòu)的芯片與linux系統(tǒng)兼容性討論

    一直對基于RISC-V架構(gòu)的芯片與Linux系統(tǒng)的兼容性比較感興趣,查了各種資料,眾說紛紜,在此整理一下學(xué)習(xí)內(nèi)容,以備后用。這個復(fù)雜而重要的話題,涉及多個方面的考量。下面談?wù)勎业膶W(xué)習(xí)總結(jié)
    發(fā)表于 11-30 17:20

    關(guān)于RISC-V學(xué)習(xí)路線圖推薦

    一個號的RISC-V學(xué)習(xí)路線圖可以幫助學(xué)習(xí)者系統(tǒng)地掌握RISC-V架構(gòu)的相關(guān)知識。比如以下是一個較好的RISC-V學(xué)習(xí)路線圖: 一、基礎(chǔ)知識準(zhǔn)備 計算機體系結(jié)構(gòu)基礎(chǔ) : 了解計算機的基
    發(fā)表于 11-30 15:21

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    前言 RISC-V是基于RISC精簡指令集架構(gòu)開發(fā)的一個開放式指令集架構(gòu),它是由加州大學(xué)伯克利分校的計算機科學(xué)教授Krste Asanovic(克里斯蒂安·阿薩諾維奇)領(lǐng)導(dǎo)的團隊開發(fā),
    發(fā)表于 11-16 16:14

    直播預(yù)約 | RISC-V大使談RISC-V軟硬件生態(tài)最新進展和未來趨勢張國斌

    目前,開源指令架構(gòu)RISC-V正以前所未有的速度高速發(fā)展,RISC-V以其開放、模塊化和可擴展的核心特性,極大地降低了開發(fā)者參與創(chuàng)新的技術(shù)門檻,為整個半導(dǎo)體產(chǎn)業(yè)帶來了前所未有的機遇。
    的頭像 發(fā)表于 11-12 01:08 ?603次閱讀
    直播預(yù)約 | <b class='flag-5'>RISC-V</b>大使談<b class='flag-5'>RISC-V</b>軟硬件生態(tài)最新進展和未來趨勢張國斌

    RISC-V,即將進入應(yīng)用的爆發(fā)期

    RISC-V是一種開放標(biāo)準(zhǔn)指令集架構(gòu) (ISA),最初由加州大學(xué)伯克利分校的研究人員于2010年開發(fā)。業(yè)界稱,這種開源特性為芯片設(shè)計者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速器。 而AI
    發(fā)表于 10-31 16:06

    RISC-V近期市場情況調(diào)研

    RISC-V是一種開源的指令集架構(gòu)(ISA),近年來在全球范圍內(nèi)迅速崛起,尤其在中國,RISC-V的發(fā)展勢頭十分強勁。以下是目前RISC-V芯片的發(fā)展情況,以及中國在這一領(lǐng)域的主要公司
    的頭像 發(fā)表于 10-23 15:10 ?1682次閱讀

    risc-v與esp32架構(gòu)對比分析

    RISC-V與ESP32在架構(gòu)上存在顯著的差異,這些差異主要體現(xiàn)在處理器類型、設(shè)計原則、功能特性以及應(yīng)用場景等方面。以下是對兩者架構(gòu)的詳細對比分析: 一、處理器類型與設(shè)計原則 RISC-V
    發(fā)表于 09-26 08:40

    思爾芯亮相RISC-V中國峰會,展示架構(gòu)建模與混合仿真驗證方法

    架構(gòu)設(shè)計軟件的研發(fā)上取得了進展,該項目的成員——產(chǎn)品經(jīng)理梁琪與研發(fā)工程師被邀請至演講臺,他們?yōu)榕c會者帶來了題為《基于RISC-V架構(gòu)建模及混合仿真驗證方法》的
    的頭像 發(fā)表于 08-30 12:44 ?601次閱讀
    思爾芯亮相<b class='flag-5'>RISC-V</b>中國峰會,展示<b class='flag-5'>架構(gòu)</b>建模與混合仿真驗證方法

    risc-v的發(fā)展歷史

    RISC-V的發(fā)展歷史可以追溯到2006年左右,當(dāng)時David Patterson和其他研究者開始探索創(chuàng)建一個開放和可擴展的指令集架構(gòu)(ISA)。以下是RISC-V發(fā)展的主要里程碑: 一、起源與初步
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    RISC-V作為一種開源的指令集架構(gòu)(ISA),自其誕生以來就受到廣泛關(guān)注和應(yīng)用,但它也存在一些不足之處。以下是RISC-V架構(gòu)目前存在的主要缺點: 1. 性能問題 相對于專用ISA的
    發(fā)表于 07-29 17:18