一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

從零開始學FPGA-Verilog語法基礎(下)

電子工程師 ? 來源:FPGA設計論壇 ? 作者:FPG設計論壇 ? 2021-03-14 10:30 ? 次閱讀

零基礎FPGA-Verilog語法下

9、關于任務和函數(shù)的小結,挑幾點重要的說一下吧

(1)任務具有多個輸入、輸入/輸出和輸出變量,在任務重可以使用延遲、事件和時序控制結構,在任務重可以調用其它任務和函數(shù)。與任務不同,函數(shù)具有返回值,而且至少要有一個輸入變量,而且在函數(shù)中不能使用延遲、事件和時序控制結構,函數(shù)可以條用函數(shù),但是不能調用任務。

(2)在聲明函數(shù)時,系統(tǒng)會自動的生成一個寄存器變量,函數(shù)的返回值通過這個寄存器返回到調用處。

(3)函數(shù)和任務都包含在設計層次中,可以通過層次名對他們實行調用。這句話什么意思??? 10、系統(tǒng)任務 (1)$diplay和$write任務 $display任務相當于C語言里的printf,用于輸出信息,他的基本格式$display (p0,p1,p2);意思就是把p1、p2以p1的格式輸出,至于具體格式,C語言里面講的很清楚,下面用一張圖幫大家回憶一下

a01bac10-8434-11eb-8b86-12bb97331649.jpg

a05666c0-8434-11eb-8b86-12bb97331649.jpg

此外,在display中,輸出列表中的數(shù)據(jù)的現(xiàn)實寬度總是按照自動輸出格式進行調整的。因此,我們通常在%和表示進制的符號之間加一個0來確??偸怯米钌俚奈粩?shù)來表示表達式的當前值。 例如 begin r1=10; $display(“size=%d=%h”,r1,r1); $display(“size=%0d=%0h”,r1,r1); 輸出結果分別為 10,00a和10,a 所以在以后寫程序時,為了養(yǎng)成良好習慣,應該注意加上0來保證代碼的可讀性。

如果輸出的列表中含有不定值或者高阻態(tài)時,要遵循下列情況

(1)如果按10進制輸出 如果輸出列表全部為不定值,則輸出為小寫x;

如果輸出列表部分為不定值,則輸出為大寫X;

如果輸出列表全部為高阻態(tài),則輸出為小寫的z;

如果輸出列表部分為高阻態(tài),則輸出為大寫的Z;

(2)如果按十六進制或者8進制輸出

那么十六進制對應的四位或者8進制對應的3位中,如果部分是高阻態(tài)或者是不定值,那么輸出結果為大寫的Z或者X否則就輸出小寫的z或者x; 例如

a064f898-8434-11eb-8b86-12bb97331649.jpg

(2)$monitor

系統(tǒng)任務$monitor提供了監(jiān)控和輸出參數(shù)列表中的表達式或變量值的功能,其參數(shù)列表中輸出控制格式字符串和輸出列表的規(guī)則和$display一樣,當啟動一個帶有一個或者多個的$monitor任務時,仿真器則創(chuàng)立一個仿真機制,使得每當參數(shù)列表中的表達式或值發(fā)生變化時,整個參數(shù)列表中的變量或者表達式的值都將輸出顯示,如果在同一時刻,兩個或者多個參數(shù)的值發(fā)生變化,則在這時刻只輸出顯示一次,但在$monitor任務中,參數(shù)可以是$time系統(tǒng)函數(shù),這樣參數(shù)列表中變量或者表達式的值同時發(fā)生變化的時刻可以通過標明同一時刻的多行輸出來顯示。例如

a0b651ca-8434-11eb-8b86-12bb97331649.jpg

$monitoron和$monitoroff的功能就是通過打開或者關閉監(jiān)控標志來控制監(jiān)控任務$monitor的啟動和停止。這樣可以使得程序員很容易的控制$monitor什么時候執(zhí)行了。

(3)時間度量系統(tǒng)函數(shù)$time 在verilog hdl語法中有兩種時間度量系統(tǒng)函數(shù),分別是$time和$realtime,用這兩個系統(tǒng)函數(shù)可以得到當前的仿真時刻。$time可以返回一個64位的值來記錄當前的仿真時刻。 (4)$finish 系統(tǒng)任務$finish的作用是退出仿真器,返回主操作系統(tǒng),也就是結束仿真過程。格式是 $finish或者$finish(1);如果不帶參數(shù),則默認參數(shù)為1,下面是具體參數(shù)下系統(tǒng)輸出的特征信息。

0 不輸出任何信息

1 輸出當前仿真時刻和位置

2 輸出當前仿真時刻、位置和在仿真過程中所用memory及CPU時間的統(tǒng)計。

(4)系統(tǒng)任務$stop $stop任務作用是把EDA工具置成暫停模式,在仿真環(huán)境下給出一個交互式的命令操作符,將控制權交給用戶。這個任務可以帶有參數(shù)表達式,根據(jù)參數(shù)值(0、1、2)的不同,輸出不同的信息,參數(shù)值越大,輸出信息越多。

(5)系統(tǒng)任務$random

這個系統(tǒng)函數(shù)提供了一個產生隨機數(shù)的手段,當函數(shù)被占用時返回一個32位的隨機數(shù),它是一個帶符號的整形數(shù)。

下面是一個產生隨機數(shù)的例子

reg[23:0] rand;

rand=$random %60;

上面的例子產生一個-59到59之間的隨機數(shù),所以$random的用法是產生一個(-b+1)到(b-1)之間的隨機數(shù)。

下面的例子通過并位產生一個值在0—59之間的隨機數(shù)

reg[23:0 rand];

rand = {$random} %60; 利用這個系統(tǒng)函數(shù)可以產生隨機脈沖序列或寬度隨機的脈沖序列,用于電路的測試。

下面是個產生隨機脈沖序列的例子

a3efb43a-8434-11eb-8b86-12bb97331649.jpg

a42a94d8-8434-11eb-8b86-12bb97331649.jpg

(6)關于編譯預處理 編譯預處理這部分和C語言差不多,主要用到的是`define、`include、和時間尺度`timescale `define 就是宏定義,在C語言了用的也比較多,在verilog中靈活的使用宏定義可以增加程序的可讀性,又方便修改。例如在聲明一個8位寄存器時用宏定義 `define WINDOWS 8 module reg [1:`WINDOWS] date; …… 習慣上一般宏定義的內容用大寫字母表示,這里的WINDOWS就代表數(shù)字8,在下面的程序中調用WINDOWS時加個 `,表示調用,這樣宏定義的好處就是,在大的程序中如果想改變寄存器的大小,可以直接改數(shù)字8為16,這樣,所有的WINDOWS都變成了16,這樣改一個就可以改變所有的,給程序員帶來了方便。 對于`include,C語言里用的比較多這里就不在多提,主要是模塊化編程思想的應用,這個很重要,練好模塊化編程,可以大大提高程序的可讀性和可移植性,也使修改程序變得更加方便。 對于`timescale,就是一個時間尺度,C語言里面沒有,這里說一下。 `timescale 包括兩部分,一部分是時間單位,一部分是時間精度,下面舉個例子

a45d56b6-8434-11eb-8b86-12bb97331649.jpg

在這個例子中,時間單位是10ns,時間精度是1ns,這里d=1.55,也就是說d等于1.55乘10納秒,也就是15.5納秒,再看時間精度是一納秒,四舍五入就是16納秒,所以在16納秒時,set置零,32納秒時set置一。

小結 (1)、在多模塊調試的情況下,$monitor需配合$monitoron和$monitoroff來使用。

(2)、$monitor和$diplay的區(qū)別在于$monitor是連續(xù)監(jiān)視數(shù)據(jù)的變化,因而往往只要在測試模塊的initial塊中調用一次就可以監(jiān)控被測模塊中所有感興趣的信號不需要,也不能在always塊中調用$monitor.

(3)、$time常在$monitor中作時間標記

(4)、$stop 和 $finish 常用在測試模塊的initial塊中,配合時間延遲用來控制仿真的持續(xù)時間。

(5)、$random在編寫程序是非常有用的,可以用來產生邊沿不穩(wěn)定的波形和隨機出現(xiàn)的脈沖。正確的使用它能有效的發(fā)現(xiàn)設計中出現(xiàn)的問題。

(6)、$readman在編寫測試程序時很有用,可以用來生成給定的復雜數(shù)據(jù)流。復雜數(shù)據(jù)可以用C語言產生,存在文件中。用$readman取出存入存儲器,再按節(jié)拍輸出這在驗證算法邏輯電路中特別有用。

(7)、在用`timescale時要注意當多個帶不同`timescale定義的模塊包含在一起時,只有最后一個才起作用,所以屬于一個項目,但`timescale定義不同的多個模塊最好分開編譯,以免把時間單位搞混。

(8)、宏定義字符串和include引用時,不要忘記用“`”這個標號。

責任編輯:lq6

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1642

    文章

    21920

    瀏覽量

    612162
  • 寄存器
    +關注

    關注

    31

    文章

    5401

    瀏覽量

    122808
  • 仿真器
    +關注

    關注

    14

    文章

    1028

    瀏覽量

    84716

原文標題:零基礎學FPGA-Verilog語法下

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    從零開始之電機FOC控制

    我們將撕開FOC神秘而虛偽的面紗,以說人話的方式講述它。真正的做到從零開始,小白一看就會,一就廢。如果覺得有用的話,就點個贊唄,純手碼。一、什么是FOC?FOC
    的頭像 發(fā)表于 04-23 19:34 ?770次閱讀
    <b class='flag-5'>從零開始</b>之電機FOC控制

    從零開始電源

    從零開始電源···內部篇 從零開始電源---------內部篇 (寫這篇文的著眼點就在“從零開始”上,所以涉及到一些詞匯和技術的時候,我
    發(fā)表于 04-07 15:30

    FPGA Verilog HDL語法之編譯預處理

    Verilog HDL語言和C語言一樣也提供了編譯預處理的功能。“編譯預處理”是Verilog HDL編譯系統(tǒng)的一個組成部分。Verilog HDL語言允許在程序中使用幾種特殊的命令(它們不是一般
    的頭像 發(fā)表于 03-27 13:30 ?345次閱讀
    <b class='flag-5'>FPGA</b> <b class='flag-5'>Verilog</b> HDL<b class='flag-5'>語法</b>之編譯預處理

    從零開始電路仿真Multisim與電路設計Protel技術——完整版

    資料介紹為讀者從零開始,快速掌握EDA(電子設計自動化)領域中最常用、最流行的兩個功能強大的應用軟件Multisim、Protel而編寫的。 本書首先介紹了EDA技術的發(fā)展與應用,并對常用EDA軟件
    發(fā)表于 03-25 14:37

    Verilog 測試平臺設計方法 Verilog FPGA開發(fā)指南

    Verilog測試平臺設計方法是Verilog FPGA開發(fā)中的重要環(huán)節(jié),它用于驗證Verilog設計的正確性和性能。以下是一個詳細的Verilog
    的頭像 發(fā)表于 12-17 09:50 ?875次閱讀

    Verilog與VHDL的比較 Verilog HDL編程技巧

    Verilog 與 VHDL 比較 1. 語法和風格 VerilogVerilog語法更接近于 C 語言,對于有 C 語言背景的工程
    的頭像 發(fā)表于 12-17 09:44 ?1233次閱讀

    從零開始訓練一個大語言模型需要投資多少錢?

    一,前言 ? 在AI領域,訓練一個大型語言模型(LLM)是一個耗時且復雜的過程。幾乎每個做大型語言模型(LLM)訓練的人都會被問到:“從零開始,訓練大語言模型需要多久和花多少錢?”雖然網(wǎng)上有很多
    的頭像 發(fā)表于 11-08 14:15 ?633次閱讀
    <b class='flag-5'>從零開始</b>訓練一個大語言模型需要投資多少錢?

    Verilog硬件描述語言參考手冊

    一. 關于 IEEE 1364 標準二. Verilog簡介三. 語法總結四. 編寫Verilog HDL源代碼的標準五. 設計流程
    發(fā)表于 11-04 10:12 ?4次下載

    Verilog語法中運算符的用法

    verilog語法中使用以下兩個運算符可以簡化我們的位選擇代碼。
    的頭像 發(fā)表于 10-25 15:17 ?2127次閱讀
    <b class='flag-5'>Verilog</b><b class='flag-5'>語法</b>中運算符的用法

    FPGA Verilog HDL有什么奇技巧?

    不同的代碼段,方便進行代碼的調試和不同配置的實現(xiàn)。 利用 always_ff 、 always_latch 等新的語法特性:在特定的場景更清晰地表達電路的行為。 利用系統(tǒng)任務和函數(shù):如 **display
    發(fā)表于 09-12 19:10

    【招聘】verilog vhdl FPGA

    1.熟悉FPGA架構及應用,熟悉圖像算法的FPGA實現(xiàn)。 2.熟悉verilog vhdl,熟悉Xilinx或Intel等開發(fā)工具。 3.有AI算法 fpga實現(xiàn)經驗優(yōu)先。 4.本科及
    發(fā)表于 09-02 15:50

    使用AD8001放大一個100mv左右的信號,經過放大的信號低電平都是三點幾伏,不能夠從零開始,為什么?

    請問,如圖我想使用AD8001放大一個100mv左右的信號,然后使用比較器輸出信號進行計數(shù),但是現(xiàn)在經過放大的信號低電平都是三點幾伏,不能夠從零開始,請問這是什么原因呢?如圖,紅色是需要放大的信號,紫色是經過放大的信號。
    發(fā)表于 08-20 06:17

    分享一本書 《從零開始設計 FPGA 最小系統(tǒng)》

    *附件:從零開始設計FPGA最小系統(tǒng).pdf 以下為內容片段摘要:詳細內容在PDF里 FPGA 最小系統(tǒng)的概念 FPGA 最小系統(tǒng)是可以使 FPGA
    發(fā)表于 07-26 07:24

    FPGA學習筆記---基本語法

    Verilog語法是指硬件能夠實現(xiàn)的語法。它的子集很小。常用的RTL語法結構如下: 1、模塊聲明:module ... end module 2、端口聲明:input, output,
    發(fā)表于 06-23 14:58

    海靈犀FPGA基礎研實驗箱

    配件組成,提供Verilog語言的實驗例程,產品具有實用性高、案例豐富、國產化程度高等特點,滿足教學機構微電子、電子工程等相關專業(yè)基礎研實驗需要。圖海靈犀FPGA
    的頭像 發(fā)表于 06-13 08:11 ?1186次閱讀
    海靈犀<b class='flag-5'>FPGA</b>基礎研<b class='flag-5'>學</b>實驗箱