一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe中三種基本的I/O架構(gòu)

FPGA之家 ? 來源:AriesOpenFPGA ? 作者:AriesOpenFPGA ? 2021-04-04 11:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

導(dǎo)言:這篇為PCIe要提及的時鐘類型作個小鋪墊,可以大致作一個了解,想深入了解可以參考更加細(xì)致的文獻(xiàn)。

三種基本的I/O架構(gòu)

1? 通用時鐘(Common Clock)

2? 前向時鐘(Forward Clock)

3? 嵌入時鐘(Embedded Clock)

?這些I/O架構(gòu)用于需要不同級別I/O帶寬的各種應(yīng)用

?處理器可能具有這些I/O類型中的一種或全部

?通常,相同的電路可用于仿真不同的I/O方案以重復(fù)使用設(shè)計(jì)

通用時鐘的I/O架構(gòu)

595d04ee-8ecb-11eb-8b86-12bb97331649.png

?在原始計(jì)算機(jī)系統(tǒng)中常見

?同步系統(tǒng)(Synchronous system)

?通用總線時鐘控制芯片到芯片的傳輸

?需要等長的走線路徑,以最大程度地減少時鐘偏斜

?數(shù)據(jù)速率通常限制在0?100Mb(數(shù)據(jù)可能比較老)

通用時鐘I/O循環(huán)時間

59c2e624-8ecb-11eb-8b86-12bb97331649.png

通用時鐘I/O限制

?難以控制時鐘偏斜和傳播延遲

?需要嚴(yán)格控制絕對延遲以滿足給定的周期時間

?對芯片上電路和電路板布線路徑中的延遲變化很敏感

?由于片上延遲和片外延遲之間的相關(guān)性低,難以補(bǔ)償延遲變化

?雖然通常用于片上通信,但應(yīng)用的速度受限

前向時鐘I/O架構(gòu)

5a52a804-8ecb-11eb-8b86-12bb97331649.png

?通常作為高速傳輸中,TX芯片到RX芯片的前向參考時鐘

?同步系統(tǒng)(Mesochronous system)

?用于處理器內(nèi)存接口和多處理器通信

?英特爾QPI

?Hypertransport(HT總線)

?需要一個額外的時鐘通道

?“相干”時鐘可實(shí)現(xiàn)從低頻到高頻的抖動跟蹤

?需要好的時鐘接收放大器,因?yàn)榍跋驎r鐘會被通道衰減

前向時鐘I/O限制

5ac1545c-8ecb-11eb-8b86-12bb97331649.png

?時鐘偏斜會限制前向時鐘I/O性能

?驅(qū)動能力和負(fù)荷失配

?互連長度不匹配

?低通通道導(dǎo)致抖動放大

?前向時鐘的占空比變化

前向時鐘I/O偏斜校正

5b005314-8ecb-11eb-8b86-12bb97331649.png

?每通道偏移校正可顯著提高數(shù)據(jù)速率

?采樣時鐘調(diào)整為輸入數(shù)據(jù)眼的中心時鐘

?實(shí)施

?延遲鎖定環(huán)路和相位內(nèi)插器

?注入鎖定振蕩器

?相位采集可以是

?基于BER的附加輸入相位采樣器

?基于相位檢測器,并帶有額外的輸入相位采樣器,定期打開電源

前向時鐘I/O電路

5c0ed10e-8ecb-11eb-8b86-12bb97331649.png

?TX PLL

?TX時鐘分配

?復(fù)制TX時鐘驅(qū)動器

?通道

?前向時鐘放大器

?RX時鐘分配

?去偏斜電路

?DLL/PI

?注入鎖定振蕩器

嵌入式時鐘I/O架構(gòu)

5ccd9904-8ecb-11eb-8b86-12bb97331649.png

?可用于同步或準(zhǔn)同步系統(tǒng)(mesochronousor plesiochronous systems)

?從輸入數(shù)據(jù)流中提取時鐘頻率和最佳相位

?持續(xù)運(yùn)行的相位檢測

?CDR實(shí)施(應(yīng)用)(CDR:clock and data recovery)

?基于每個通道的PLL

?雙環(huán)帶全局PLL或

?本地DLL/PI

?本地相位旋轉(zhuǎn)器PLL

嵌入式時鐘I/O限制

5d52403c-8ecb-11eb-8b86-12bb97331649.png

?抖動跟蹤受CDR帶寬限制(clock and data recovery)

?技術(shù)擴(kuò)展允許具有更高帶寬的CDR,從而可以實(shí)現(xiàn)更高的頻率抖動跟蹤

?一般而言,實(shí)現(xiàn)前向時鐘需要更多的硬件(注:原文是,Generally more hardwarethan forward clockimplementations,我聯(lián)系上下文自己翻譯的,這里貼出來作為參考)

?額外的輸入相位采樣器

嵌入式時鐘I/O電路

5e4003a8-8ecb-11eb-8b86-12bb97331649.png

?TX PLL

?TX時鐘分配

?CRD

?基于每個通道的PLL

?雙環(huán)帶全局PLL和

?本地DLL / PI

?本地相位旋轉(zhuǎn)器PLL

?全局PLL需要將RX時鐘分配給各個通道

原文標(biāo)題:?I/O時鐘架構(gòu)

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1891

    瀏覽量

    133024
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1331

    瀏覽量

    84911

原文標(biāo)題:?I/O時鐘架構(gòu)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    介紹三種常見的MySQL高可用方案

    方案——MHA(MySQL High Availability Manager)、PXC(Percona XtraDB Cluster) 和 Galera Cluster。我們將從原理、架構(gòu)、優(yōu)勢和局限性等角度對比這三種方案,并探討它們在實(shí)際應(yīng)用中的部署場景和最佳實(shí)踐。
    的頭像 發(fā)表于 05-28 17:16 ?270次閱讀

    nvme IP開發(fā)之PCIe

    數(shù)據(jù),Posted類型的事務(wù)請求不需要使用 完成報(bào)文。 PCIe總線協(xié)議定義了基于地址的路由、基于ID的路由和隱式路由三種TLP路由 方式。其中,存儲器讀寫和I/O讀寫TLP采用基于地
    發(fā)表于 05-18 00:48

    redis三種集群方案詳解

    在Redis中提供的集群方案總共有三種(一般一個redis節(jié)點(diǎn)不超過10G內(nèi)存)。
    的頭像 發(fā)表于 03-31 10:46 ?642次閱讀
    redis<b class='flag-5'>三種</b>集群方案詳解

    CMOS,Bipolar,F(xiàn)ET這三種工藝的優(yōu)缺點(diǎn)是什么?

    在我用photodiode工具選型I/V放大電路的時候,系統(tǒng)給我推薦了AD8655用于I/V,此芯片為CMOS工藝 但是查閱資料很多都是用FET工藝的芯片,所以請教下用于光電信號放大轉(zhuǎn)換(主要考慮信噪比和帶寬)一般我們用哪種工藝的芯片, CMOS,Bipolar,F(xiàn)ET這
    發(fā)表于 03-25 06:23

    I/O接口與I/O端口的區(qū)別

    在計(jì)算機(jī)系統(tǒng)中,I/O接口與I/O端口是實(shí)現(xiàn)CPU與外部設(shè)備數(shù)據(jù)交換的關(guān)鍵組件,它們在功能、結(jié)構(gòu)、作用及運(yùn)作機(jī)制上均存在顯著差異,卻又相互協(xié)同工作,共同構(gòu)建起CPU與外部設(shè)備之間的橋梁
    的頭像 發(fā)表于 02-02 16:00 ?1325次閱讀

    示波器的三種觸發(fā)模式

    示波器的觸發(fā)方式不僅影響波形捕捉的時機(jī),還決定了顯示的波形是否穩(wěn)定。 常見的觸發(fā)模式有三種: 單次觸發(fā) (Single)、 正常觸發(fā) (Normal)和 自動觸發(fā) (Auto)。下面將對這三種觸發(fā)
    的頭像 發(fā)表于 01-07 11:04 ?6972次閱讀
    示波器的<b class='flag-5'>三種</b>觸發(fā)模式

    什么是PID調(diào)節(jié)器的三種模式

    (Proportional)、積分(Integral)和微分(Derivative)。這三種控制動作可以單獨(dú)使用,也可以組合使用,形成三種基本的控制模式:比例控制(P)、積分控制(I)和微分控制(D)。 1. 比例控制(P) 比
    的頭像 發(fā)表于 11-06 10:38 ?1665次閱讀

    I2S有左對齊,右對齊跟標(biāo)準(zhǔn)的I2S三種格式,那么這三種格式各有什么優(yōu)點(diǎn)呢?

    大家好,關(guān)于I2S格式,有兩個疑問請教一下 我們知道I2S有左對齊,右對齊跟標(biāo)準(zhǔn)的I2S三種格式,那么這三種格式各有什么優(yōu)點(diǎn)呢? 而且對于
    發(fā)表于 10-21 08:23

    mosfet的三種工作狀態(tài)及工作條件是什么

    的工作狀態(tài)及工作條件對于理解和設(shè)計(jì)相關(guān)電路至關(guān)重要。以下是MOSFET的三種主要工作狀態(tài)及其工作條件的介紹。 一、MOSFET的三種工作狀態(tài) MOSFET根據(jù)其柵源電壓(VGS)和漏源電壓(VDS
    的頭像 發(fā)表于 10-06 16:51 ?5818次閱讀

    單片機(jī)的三種總線結(jié)構(gòu)

    單片機(jī)的三種總線結(jié)構(gòu)包括地址總線(Address Bus, AB)、數(shù)據(jù)總線(Data Bus, DB)和控制總線(Control Bus, CB)。這三種總線在單片機(jī)內(nèi)部及與外部設(shè)備之間的數(shù)據(jù)傳輸
    的頭像 發(fā)表于 09-10 11:32 ?6978次閱讀

    區(qū)域架構(gòu)和 MCU I/O 擴(kuò)展

    電子發(fā)燒友網(wǎng)站提供《區(qū)域架構(gòu)和 MCU I/O 擴(kuò)展.pdf》資料免費(fèi)下載
    發(fā)表于 09-09 10:51 ?0次下載
    區(qū)域<b class='flag-5'>架構(gòu)</b>和 MCU <b class='flag-5'>I</b>/<b class='flag-5'>O</b> 擴(kuò)展

    PCIe 5.0 SerDes 測試

    #01 PCIe Gen 5 簡介 PCIe 是用于硬盤、固態(tài)硬盤 (SSD)、圖形卡、Wi-Fi 和內(nèi)部以太網(wǎng)連接的先進(jìn)互連 I/O 技術(shù)。PCI
    的頭像 發(fā)表于 08-16 09:33 ?1874次閱讀
    <b class='flag-5'>PCIe</b> 5.0 SerDes 測試

    MCUXpresso IDE下在線聯(lián)合調(diào)試雙核MCU工程的三種方法

    大家好,我是痞子衡,是正經(jīng)搞技術(shù)的痞子。今天痞子衡給大家分享的是MCUXpresso IDE下在線聯(lián)合調(diào)試i.MXRT1170雙核工程的三種方法。
    的頭像 發(fā)表于 08-08 15:18 ?1303次閱讀
    MCUXpresso IDE下在線聯(lián)合調(diào)試雙核MCU工程的<b class='flag-5'>三種</b>方法

    計(jì)算機(jī)網(wǎng)絡(luò)中的三種通信方式

    計(jì)算機(jī)網(wǎng)絡(luò)中的三種通信方式,即單工通信、半雙工通信和全雙工通信,是理解和設(shè)計(jì)高效網(wǎng)絡(luò)架構(gòu)的基礎(chǔ)。每種通信方式都有其獨(dú)特的特性、應(yīng)用場景及優(yōu)缺點(diǎn)。以下是對這三種通信方式的詳細(xì)分析,旨在提供深入的理解。
    的頭像 發(fā)表于 08-07 15:00 ?4997次閱讀

    放大電路的三種組態(tài)可以放大什么

    放大電路是電子學(xué)中非常重要的組成部分,它們可以將輸入信號的幅度放大,以滿足各種應(yīng)用的需求。放大電路的三種基本組態(tài)包括共射放大電路、共集放大電路和共基放大電路。每種組態(tài)都有其特定的應(yīng)用和特點(diǎn)。以下
    的頭像 發(fā)表于 07-09 14:31 ?2659次閱讀