一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硬件工程師必看的技能之MOS管構(gòu)成的基本門邏輯電路

GReq_mcu168 ? 來源:電子工程專輯. ? 作者:電子工程專輯. ? 2021-03-30 10:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文你可以獲得什么?

MOS管構(gòu)成的緩沖器Buffer和漏極開路們OD門是數(shù)字電路非常重要的概念,怎么構(gòu)成的;

反相器,線與邏輯怎么玩,又怎么用呢?

根據(jù)原理圖,真值表,應(yīng)用典型電路全面了解基本的邏輯門,與門,或門,與非門。

半導(dǎo)體SS, TT, FF是怎么回事?

1. MOS管邏輯電路(與門,或門,非門等)

作為硬件工程師,不能不懂芯片;而要想懂芯片,MOS管構(gòu)成的各種基本邏輯電路必須熟記于心,才能夠更熟練的看懂芯片的框圖。場(chǎng)效應(yīng)管(Field-Effect Transistor)通過不同的搭配可以構(gòu)成各種各樣的門電路,如開篇所說,這些最基本的單元電路或許是現(xiàn)代IC的基礎(chǔ)。以下的電路形式在常用的74系列的芯片中大量存在著,之后介紹的OD門,緩沖器則常見于芯片的GPIO口等管腳的設(shè)計(jì)。

cec17f0a-90f9-11eb-8b86-12bb97331649.jpg

MOS管構(gòu)成基本的與門、或門電路

與門可以由六個(gè)管子構(gòu)成,通過示意圖應(yīng)該能更清楚看出與門的工作示意圖,然后由真值表可以看出輸入輸出的對(duì)應(yīng)關(guān)系。本文中給出與門的對(duì)應(yīng)電路,如有興趣,大家可以思考或門的電路結(jié)構(gòu),其實(shí)二者是存在對(duì)應(yīng)關(guān)系的。

cef18fce-90f9-11eb-8b86-12bb97331649.jpg

2. 反相器

下圖則給出了反相器的電路圖,輸入和輸出狀態(tài)相反,謂之反相器。

cfa31a78-90f9-11eb-8b86-12bb97331649.jpg

電路分析

輸入Vi為低電平時(shí),上管導(dǎo)通,下管截止,輸出為高電平;輸入Vi為高電平時(shí),上管截止,下管導(dǎo)通,輸出為低電平。

與非門

下圖則給出了與非門的電路圖,與非門也就是同為零,異為一。

cfd0575e-90f9-11eb-8b86-12bb97331649.jpg

當(dāng)A,B輸入均為低電平時(shí),1,2管導(dǎo)通,3,4管截止,C端電壓與Vdd一致,輸出高電平。當(dāng)A輸入高電平,B輸入低電平,1,3管導(dǎo)通,2,4管截止,C端電位與1管的漏極保持一致,輸出高電平。當(dāng)A輸入低電平,B輸入高電平,2,4導(dǎo)通,1,3管截止,C端電位與2管的漏極保持一致,輸出高電平。當(dāng)A,B輸入均為高電平時(shí),1,2管截止,3,4管導(dǎo)通,C端電壓與地一致,輸出低電平。

3. 緩沖器Buffer

CMOS緩沖器(buffer),緩沖器跟反相器是對(duì)立的,緩沖器輸入與輸出相同,反相器輸入與輸出相反。

d01c4146-90f9-11eb-8b86-12bb97331649.jpg

電路分析:

前面一級(jí)Q1,Q2組成了一個(gè)反相器;后面一級(jí)Q3,Q4又構(gòu)成了一個(gè)反相器,相當(dāng)于反了兩次相,于是又還原了。

4. 漏極開路門

漏極開路門是一個(gè)十分經(jīng)典常用的電路,常見于主芯片的GPIO口或者單片機(jī)的GPIO口的設(shè)計(jì)中。**要最重要的一點(diǎn)就是:**漏極開路是高阻態(tài),一般應(yīng)用需要接上拉電阻。

d06bd670-90f9-11eb-8b86-12bb97331649.jpg

【漏極開路門的應(yīng)用-線與邏輯】Z=z1z2z3

d10bd15c-90f9-11eb-8b86-12bb97331649.jpg

“線與”邏輯是因?yàn)槎鄠€(gè)邏輯單元的輸出的三極管,共用一個(gè)上拉電阻,只要一個(gè)邏輯單元輸出低電平,即集電極(漏極)開路輸出的管子導(dǎo)通,那么輸出低電平;而只有全部單元截止,輸出端被上拉電阻置為高電平,這是一個(gè)很實(shí)用的電路,可以用于邏輯仲裁等電路系統(tǒng)中。

或許工作幾年后,一般會(huì)覺得二極管三極管電路很簡(jiǎn)單,那只能說明研究得還不夠深入。有時(shí)候越簡(jiǎn)單的東西底層的東西其實(shí)更復(fù)雜。比如從工藝角度來說,晶體管分為TT, SS, FF, IC設(shè)計(jì)是繞不過這些的,基礎(chǔ)也并不容易,考慮到更深入一些,又覺得只學(xué)到皮毛。

d1541c64-90f9-11eb-8b86-12bb97331649.jpg

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52529

    瀏覽量

    441363
  • MOS管
    +關(guān)注

    關(guān)注

    109

    文章

    2626

    瀏覽量

    70861
  • 反相器
    +關(guān)注

    關(guān)注

    6

    文章

    317

    瀏覽量

    44278
  • GPIO
    +關(guān)注

    關(guān)注

    16

    文章

    1280

    瀏覽量

    54148

原文標(biāo)題:硬件必備技能,MOS管構(gòu)成的基本門邏輯電路

文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    電源工程師的核心技能樹體系

    電源工程師的核心技能樹體系需覆蓋從基礎(chǔ)理論到專業(yè)實(shí)踐、工具應(yīng)用及行業(yè)適配的全鏈條能力。以下是系統(tǒng)化的技能框架,按知識(shí)層級(jí)和應(yīng)用場(chǎng)景展開,幫助從業(yè)者明確能力提升路徑: 一、基礎(chǔ)理論層:核心知識(shí)根基
    的頭像 發(fā)表于 06-05 09:44 ?684次閱讀

    問,成為硬件工程師需要幾只手?#硬件工程師 #YXC晶振 #揚(yáng)興科技 #搞笑

    硬件工程師
    揚(yáng)興科技
    發(fā)布于 :2025年04月25日 17:15:37

    硬件工程師手冊(cè)(全套)

    經(jīng)過總體組的評(píng)審,器件和廠家 的選擇要參照物料認(rèn)證部的相關(guān)文件,開發(fā)過程完成相應(yīng)的規(guī)定文檔,另外,常 用的硬件電路(如 ID.WDT)要采用通用的標(biāo)準(zhǔn)設(shè)計(jì)。 第二節(jié) 硬件工程師職責(zé)與
    發(fā)表于 04-22 15:05

    硬件工程師:回答我!#回答我 #硬件工程師 #YXC晶振 #揚(yáng)興科技

    硬件工程師
    揚(yáng)興科技
    發(fā)布于 :2025年03月25日 18:46:59

    硬件工程師入門基礎(chǔ)元器件與電路原理

    本文介紹了硬件工程師入門的基礎(chǔ)元器件,包括二極、三極、MOS和IGBT。對(duì)比了肖特基二極
    的頭像 發(fā)表于 01-07 11:11 ?1.4w次閱讀
    <b class='flag-5'>硬件</b><b class='flag-5'>工程師</b>入門基礎(chǔ)元器件與<b class='flag-5'>電路</b>原理

    硬件工程師入門的基礎(chǔ)元器件知識(shí)

    本文介紹了硬件工程師入門的基礎(chǔ)元器件,包括二極、三極、MOS和IGBT。對(duì)比了肖特基二極
    的頭像 發(fā)表于 12-10 10:19 ?4159次閱讀
    <b class='flag-5'>硬件</b><b class='flag-5'>工程師</b>入門的基礎(chǔ)元器件知識(shí)

    邏輯電路芯片-組合邏輯電路芯片-時(shí)序邏輯電路芯片

    邏輯電路芯片,簡(jiǎn)而言之,是執(zhí)行邏輯運(yùn)算的電子元件集合體,這些邏輯運(yùn)算包括與(AND)、或(OR)、非(NOT)、與非(NAND)、或非(NOR)等基本操作。這些芯片通過集成大量的晶體
    發(fā)表于 09-30 10:47

    FPGA算法工程師、邏輯工程師、原型驗(yàn)證工程師有什么區(qū)別?

    ,如數(shù)字信號(hào)處理、圖像處理、人工智能等,并將其轉(zhuǎn)化為適合 FPGA 實(shí)現(xiàn)的硬件邏輯。重點(diǎn)在于算法的性能提升、資源利用效率以及與系統(tǒng)的集成。 FPGA 邏輯工程師: 側(cè)重于 FPGA 內(nèi)
    發(fā)表于 09-23 18:26

    組合邏輯電路的結(jié)構(gòu)特點(diǎn)是什么?

    組合邏輯電路是一種基本的數(shù)字電路,它由邏輯組成,用于實(shí)現(xiàn)各種邏輯功能。組合邏輯電路的結(jié)構(gòu)特點(diǎn)主
    的頭像 發(fā)表于 08-11 11:14 ?1846次閱讀

    邏輯電路與時(shí)序邏輯電路的區(qū)別

    在數(shù)字電子學(xué)中,邏輯電路和時(shí)序邏輯電路是兩種基本的電路類型。它們?cè)谔幚頂?shù)字信號(hào)和實(shí)現(xiàn)數(shù)字系統(tǒng)時(shí)起著關(guān)鍵作用。邏輯電路主要用于實(shí)現(xiàn)基本的邏輯運(yùn)
    的頭像 發(fā)表于 07-30 15:00 ?1619次閱讀

    常用的組合邏輯電路有哪些

    : 基本邏輯 基本邏輯構(gòu)成組合邏輯電路的基礎(chǔ),包括與門(AND)、或
    的頭像 發(fā)表于 07-30 14:41 ?3672次閱讀

    組合邏輯電路邏輯功能的測(cè)試方法

    一、引言 組合邏輯電路是數(shù)字電路中的重要組成部分,它僅由邏輯電路(如與門、或、非門等)和輸入/輸出端組成,不包含任何存儲(chǔ)元件。組合
    的頭像 發(fā)表于 07-30 14:38 ?2113次閱讀