隨著電子技術(shù)的進(jìn)步和產(chǎn)業(yè)的不斷革新,設(shè)計(jì)的重要性愈發(fā)凸顯,同時(shí)它的復(fù)雜程度和工作量也在不斷攀升,以滿足更加多元化的需求和更加嚴(yán)格的項(xiàng)目目標(biāo)。
作為電子設(shè)計(jì)領(lǐng)域的領(lǐng)導(dǎo)者,Cadence 力求以富有創(chuàng)新力、范圍覆蓋面廣和高效集成的解決方案幫助當(dāng)今的電子工程設(shè)計(jì)師們激發(fā)靈感,并將設(shè)計(jì)理念付諸于現(xiàn)實(shí)。
為了方便工程師朋友們獲取學(xué)習(xí)資源并及時(shí)跟進(jìn)最新的技術(shù)動(dòng)向,Cadence 在官網(wǎng)更新了一個(gè)全新的內(nèi)容板塊:“Advanced Digital Design Solutions”先進(jìn)數(shù)字設(shè)計(jì)解決方案。
Cadence 高度集成的數(shù)字全流程解決方案,通過集成的核心引擎和關(guān)鍵技術(shù),跨越單個(gè)工具的邊界。使用 Cadence 數(shù)字全流程工具,您可以在縮短設(shè)計(jì)周期的同時(shí),實(shí)現(xiàn)您的 PPA 目標(biāo)。
這個(gè)網(wǎng)頁將直觀、全面地展示行業(yè)領(lǐng)先的工程師們使用 Cadence 的數(shù)字全流程工具的成功案例,應(yīng)用范圍涵蓋了超大規(guī)模計(jì)算、5G、汽車和人工智能/機(jī)器學(xué)習(xí)領(lǐng)域,內(nèi)容豐富。
下面我們?yōu)槟x取其中的
部分優(yōu)秀案例進(jìn)行分享
超大規(guī)模計(jì)算
(Hyperscale)
在超大規(guī)模計(jì)算的應(yīng)用中,芯片設(shè)計(jì)面臨著先進(jìn)工藝節(jié)點(diǎn)、設(shè)計(jì)尺寸、復(fù)雜結(jié)構(gòu)和功耗等諸多問題。
在不斷進(jìn)化的市場中,HPC、服務(wù)器、汽車等領(lǐng)域?qū)τ?CPU 的性能需求不斷提升,為了應(yīng)對競爭激烈的高性能 CPU 市場,必須采用最新的工藝節(jié)點(diǎn)來追求極致的 PPA 目標(biāo)。
為了將處理器核心推向最大可實(shí)現(xiàn)的頻率,我們必須優(yōu)化芯片的物理設(shè)計(jì)實(shí)現(xiàn)開發(fā)工具。Cadence 聯(lián)合 Arm 從處理器的物理 IP、技術(shù)、EDA 工具和流程,優(yōu)化設(shè)計(jì)實(shí)現(xiàn)技術(shù),以實(shí)現(xiàn)突破 4.0GHz 極限的任務(wù)。
5G
5G 不僅是下一代的通訊網(wǎng)絡(luò),它還為未來的交通、通訊、網(wǎng)絡(luò)以及社會運(yùn)作方式帶來了新的可能性。在應(yīng)用于 5G 芯片的設(shè)計(jì)中,需要采用最前沿的 IP,達(dá)到高頻和低功耗,面對著非常緊張的面市時(shí)間壓力,可預(yù)測性和 PPA 目標(biāo)都是至關(guān)重要的因素。
應(yīng)用 Cadence 流程工具和套件,我們幫助三星優(yōu)化了 5nm 設(shè)計(jì)實(shí)現(xiàn)流程。三星也成功實(shí)現(xiàn)利用 5LPE 工藝節(jié)點(diǎn)的優(yōu)勢以滿足 Arm CPU 的高性能和低功耗。如 Cadence Genus、Innovus iSpatial 技術(shù)、機(jī)器學(xué)習(xí)和 IR 感知、Signoff 技術(shù)等,都基于 Cadence 集成化的 RTL-to-GDS 物理綜合流程,同時(shí) Cadence 提供了快速工具套件(RAK),幫助我們的共同客戶基于三星工藝節(jié)點(diǎn)進(jìn)行卓越設(shè)計(jì)。
汽車(Automotive)
功能安全性、質(zhì)量和可靠性是汽車行業(yè)永恒的挑戰(zhàn)。對此,在設(shè)計(jì)中需要采用全流程解決方案以打造嚴(yán)苛安全性和高可靠性的產(chǎn)品。
使用 Cadence Tempus TSO-ECO Signoff 解決方案,ADI 解決了基于 MIM 的高頻處理器在設(shè)計(jì)中的泄漏功耗恢復(fù)問題。
人工智能/機(jī)器學(xué)習(xí)(AI/ML)
人工智能和機(jī)器學(xué)習(xí)為我們改變世界提供了可能,為了加速該領(lǐng)域芯片的發(fā)展,需要對處理器的傳統(tǒng)設(shè)計(jì)方法進(jìn)行革新。
Intel 使用了 Cadence 數(shù)字設(shè)計(jì)實(shí)現(xiàn)全流程工具,來實(shí)現(xiàn)高性能、低功耗的神經(jīng)核心(Neural Core)的有效模型。該設(shè)計(jì)是 19 平方毫米的 Neural Core,使用了 20 個(gè)深度學(xué)習(xí)處理單元,2 個(gè)高清壓縮單元。
該設(shè)計(jì)集成了片上存儲器,可提供更高的帶寬,從而最大程度地降低延遲和功耗。同步架構(gòu)增加了設(shè)計(jì)的復(fù)雜性??v橫交錯(cuò)的數(shù)據(jù)流拓?fù)浜突芈房刂圃黾恿藦?fù)雜性。通過使用 Cadence 設(shè)計(jì)實(shí)現(xiàn)工具,Intel 能夠?qū)㈩l率提高 15%,總功率降低 10%。
通過將 Cadence 工具和我們的開發(fā)模型緊密結(jié)合,我們提高了收斂周期的可預(yù)測性和周轉(zhuǎn)時(shí)間,并在性能、功耗和面積方面達(dá)到了 QoR 指標(biāo)。
為了方便您瀏覽和學(xué)習(xí),該網(wǎng)頁秉承了 Cadence 官網(wǎng)一貫的簡潔設(shè)計(jì)和清晰的內(nèi)容結(jié)構(gòu),您只需簡單注冊后,就可輕松訪問所有內(nèi)容資源。
如果您對該頁面還有哪些建議,歡迎您在留言區(qū)提出。
編輯:lyn
-
人工智能
+關(guān)注
關(guān)注
1805文章
48898瀏覽量
247857 -
機(jī)器學(xué)習(xí)
+關(guān)注
關(guān)注
66文章
8499瀏覽量
134319 -
5G
+關(guān)注
關(guān)注
1360文章
48789瀏覽量
571383
原文標(biāo)題:Cadence 官網(wǎng)內(nèi)容上新:先進(jìn)制程數(shù)字全流程應(yīng)用案例
文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
光庭信息在2025上海車展展示先進(jìn)智能駕駛解決方案
概倫電子先進(jìn)數(shù)字仿真器VeriSim介紹
寧暢發(fā)布NICE數(shù)字人解決方案
數(shù)字保護(hù)繼電器解決方案

斑馬技術(shù)醫(yī)療保健解決方案助力行業(yè)數(shù)字化升級
醫(yī)院后勤數(shù)字孿生解決方案

安世半導(dǎo)體攜多款先進(jìn)產(chǎn)品和解決方案亮相PCIM Asia 2024
石油采集行業(yè)數(shù)字化應(yīng)用解決方案

評論