一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺析PCIe Gen 5 switch芯片內(nèi)置的SerialTek PCIe抓包分析功能

SSDFans ? 來源:SSDFans ? 作者:SSDFans ? 2021-04-13 15:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近日 Broadcom最新的PCIe Gen 5 switch芯片內(nèi)置了SerialTek PCIe抓包分析功能,可以大大方便服務(wù)器、存儲(chǔ)系統(tǒng)廠商調(diào)試PCIe Gen 5在初始化等各環(huán)節(jié)可能遇到的各種疑難問題,工程師只需要免費(fèi)下載SerialTek PCIe協(xié)議分析儀軟件BusXpert即可直接配置PCIe Gen 5 switch進(jìn)行抓包分析,可以分析upstream以及downstream的流量;當(dāng)然,用戶也可以購買專業(yè)的SerialTek PCIe Gen 5 x16 或者x8/x4協(xié)議分析儀實(shí)現(xiàn)使用非Broadcom PCIe Gen 5 switch或者其它各種應(yīng)用場景的抓包分析,參見下圖。

SerialTek的BusXpert iTAP框架是Broadcom Gen5 PEX89000 PCI Express嵌入式分析儀技術(shù)的基石,可提供片上針對PCIe協(xié)議的更深入的分析和診斷功能

SerialTek是PCIe,NVMe和SAS/SATA協(xié)議測試解決方案的全球領(lǐng)先提供商,今天推出的PCIe測試和分析市場的最新技術(shù)和產(chǎn)品BusXpertiTAP,支持Broadcom的PCIe嵌入式分析儀技術(shù),這是Broadcom新的PEX89000 Gen5 PCIe交換芯片的一項(xiàng)突破性功能。BusXpert iTAP基于一種方便的“TAP”即PCIe Packet偵聽架構(gòu),與用于Kodiak PCIe Gen5 x16協(xié)議分析儀的SerialTek BusXpert分析儀軟件集成在一起,使PCIe開發(fā)和測試工程師能夠設(shè)置,捕獲,解碼和查看Broadcom Gen 5 Switch芯片上捕獲的PCIe packet。

使用BusXpert iTAP對Broadcom PCIe嵌入式分析儀進(jìn)行更深入的分析

借助SerialTek的Kodiak PCIe分析儀和BusXpert協(xié)議分析軟件,用戶可以非常高效地分析PCIe協(xié)議層的各種問題,可以“秒級”解碼144GB buffer所捕獲的所有DLLP/TLP/NVMe層Packet,同時(shí)實(shí)現(xiàn)了信號的高保真以及無需信號校準(zhǔn)功能。但是,在當(dāng)今高度集成的系統(tǒng)中,存在交換芯片和許多芯片間互連的系統(tǒng),從源頭訪問所有可能的PCIe互連的物理限制可能會(huì)給PCIe的問題分析帶來挑戰(zhàn)。BusXpert iTAP通過利用并直接連接到Broadcom Gen 5 switch內(nèi)部的PCIe嵌入式分析儀來解決此問題,從而實(shí)現(xiàn)了無需專業(yè)的硬件分析儀即可實(shí)現(xiàn)問題分析的功能。

“ Broadcom有先見之明,他們知道需要與協(xié)議分析儀公司合作,以使這種嵌入式分析儀盡可能高效有用?!?SerialTek首席執(zhí)行官Paul J. Mutschler說,“憑借我們在PCIe Gen 5協(xié)議分析和在WebUI界面方面的最新技術(shù),我們顯然是Broadcom芯片內(nèi)置協(xié)議抓包工具的首選合作伙伴?!?Broadcom將這項(xiàng)技術(shù)集成到其PCIe Gen5 PEX89000交換芯片中,并支持以下強(qiáng)大的功能:

?BusXpert iTAP –與BusXpert集成在一起,用于常見的PCIe trace分析儀

?嵌入式分析儀–無需外部硬件,消除了interposer分析板卡插入帶來的挑戰(zhàn)

?高級觸發(fā)功能,可編程過濾,數(shù)據(jù)壓縮–功能齊全的嵌入式解決方案

?并行分析–嵌入式分析儀能夠觸發(fā)其他實(shí)例以允許同步并行分析。

?帶內(nèi)(PCIe)和帶外連接(JTAG)

“ Broadcom致力于滿足市場對軍工和AI人工智能應(yīng)用的需求,提供先進(jìn)的PCIe協(xié)議抓包解決方案來捕獲芯片內(nèi)部的數(shù)據(jù)流量,例如下一代Broadcom PEX89000系列交換芯片上提供的我們的新型PCIe嵌入式分析儀技術(shù),” Broadcom數(shù)據(jù)中心解決方案事業(yè)部副總裁兼總經(jīng)理Jas Tremblay說, “與SerialTek合作推出這種新的PCIe協(xié)議診斷功能,使我們能夠進(jìn)一步提高收集捕獲數(shù)據(jù)包的能力,并大大增強(qiáng)當(dāng)前市場上可用的PCIe Gen 5協(xié)議分析工具?!?/p>

下面是針對該技術(shù)的一些產(chǎn)品功能的截圖介紹。

已分組但尚未配置的設(shè)備:

608b1d42-9b5e-11eb-8b86-12bb97331649.png

設(shè)備已將某些端口分配給PTrace,并選擇了一些PTrace方向進(jìn)行配置:

60a53eb6-9b5e-11eb-8b86-12bb97331649.png

分配給PTrace的端口:

60be2e94-9b5e-11eb-8b86-12bb97331649.png

配置一組PTrace的Pre-filter過濾功能:

60ce55a8-9b5e-11eb-8b86-12bb97331649.png

為某些硬件條件和MRD32 TLP配置觸發(fā)器:

60dd2312-9b5e-11eb-8b86-12bb97331649.png

編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52505

    瀏覽量

    440791
  • 嵌入式
    +關(guān)注

    關(guān)注

    5152

    文章

    19670

    瀏覽量

    317514
  • 分析儀
    +關(guān)注

    關(guān)注

    0

    文章

    1634

    瀏覽量

    53294

原文標(biāo)題:BROADCOM PCIE GEN 5 SWITCH芯片內(nèi)置協(xié)議分析功能了!

文章出處:【微信號:SSDFans,微信公眾號:SSDFans】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于AMD Versal器件實(shí)現(xiàn)PCIe5 DMA功能

    Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強(qiáng)的邏輯性能,并且其PS系統(tǒng)中的CPM PCIe也較上一代MPSoC PS硬核PCIe單元強(qiáng)大得多。本節(jié)將基于AMD官方開發(fā)板展示如何快速部署PCIe5x8
    的頭像 發(fā)表于 06-19 09:44 ?617次閱讀
    基于AMD Versal器件實(shí)現(xiàn)<b class='flag-5'>PCIe5</b> DMA<b class='flag-5'>功能</b>

    nvme IP開發(fā)之PCIe

    的配置空間; (5)基地址寄存器(BaseAddressRegister,BAR):保存PCIe 設(shè)備使用的地址空間的基地址; (6)拓展功能指針:指向拓展配置空間的偏移地址。 表3 PCIeType0
    發(fā)表于 05-18 00:48

    nvme IP開發(fā)之PCIe

    PCIe域的地址轉(zhuǎn)換,以及事務(wù)的傳遞。 Switch 主要用于拓展PCIe鏈路,實(shí)現(xiàn)路由功能。由于PCIe數(shù)據(jù)傳輸只能從一個(gè)端點(diǎn)到另一個(gè)端點(diǎn)
    發(fā)表于 05-17 14:54

    存儲(chǔ)需要Passion!德明利PCIe Gen5 SSD加速AI應(yīng)用落地

    存儲(chǔ)需要Passion!德明利PCIe Gen5 SSD加速AI應(yīng)用落地
    的頭像 發(fā)表于 01-21 16:33 ?681次閱讀
    存儲(chǔ)需要Passion!德明利<b class='flag-5'>PCIe</b> <b class='flag-5'>Gen5</b> SSD加速AI應(yīng)用落地

    PCIe插槽開始,ICY DOCK重塑 U.2/U.3 硬盤存儲(chǔ)模式 #pcie #硬盤盒

    PCIe
    ICY DOCK硬盤盒
    發(fā)布于 :2025年01月17日 17:24:37

    CDCDB800/803超低附加抖動(dòng)、8路輸出PCIe Gen1至Gen5時(shí)鐘緩沖器

    電子發(fā)燒友網(wǎng)站提供《CDCDB800/803超低附加抖動(dòng)、8路輸出PCIe Gen1至Gen5時(shí)鐘緩沖器.pdf》資料免費(fèi)下載
    發(fā)表于 11-26 14:36 ?0次下載
    CDCDB800/803超低附加抖動(dòng)、8路輸出<b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b>1至<b class='flag-5'>Gen5</b>時(shí)鐘緩沖器

    Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應(yīng)用接口及一些特性。
    的頭像 發(fā)表于 11-05 15:45 ?3162次閱讀
    Xilinx 7系列FPGA <b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b>3的應(yīng)用接口及特性

    使用TMUXHS4412多路復(fù)用器的PCIe?Gen 4.0應(yīng)用布局指南

    電子發(fā)燒友網(wǎng)站提供《使用TMUXHS4412多路復(fù)用器的PCIe?Gen 4.0應(yīng)用布局指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-14 10:41 ?2次下載
    使用TMUXHS4412多路復(fù)用器的<b class='flag-5'>PCIe</b>?<b class='flag-5'>Gen</b> 4.0應(yīng)用布局指南

    如何進(jìn)行TI PCIe Gen5轉(zhuǎn)接驅(qū)動(dòng)器調(diào)優(yōu)

    電子發(fā)燒友網(wǎng)站提供《如何進(jìn)行TI PCIe Gen5轉(zhuǎn)接驅(qū)動(dòng)器調(diào)優(yōu).pdf》資料免費(fèi)下載
    發(fā)表于 09-03 11:31 ?0次下載
    如何進(jìn)行TI <b class='flag-5'>PCIe</b> <b class='flag-5'>Gen5</b>轉(zhuǎn)接驅(qū)動(dòng)器調(diào)優(yōu)

    PCIe 5.0 SerDes 測試

    #01 PCIe Gen 5 簡介 PCIe 是用于硬盤、固態(tài)硬盤 (SSD)、圖形卡、Wi-Fi 和內(nèi)部以太網(wǎng)連接的先進(jìn)互連 I/O 技術(shù)。PCI
    的頭像 發(fā)表于 08-16 09:33 ?1973次閱讀
    <b class='flag-5'>PCIe</b> 5.0 SerDes 測試

    美光研發(fā)出世界首款PCIe Gen6 SSD

    了全球最快的數(shù)據(jù)中心SSD——9550系列PCIe Gen5 SSD。值得注意的是,PCIe Gen6 SSD的推廣還需依賴于支持PCIe
    的頭像 發(fā)表于 08-07 17:16 ?1348次閱讀

    是德科技推出PCIe和UCIe仿真解決方案

    的仿真工作流程,可用于仿真高速、高頻的數(shù)字設(shè)計(jì)。System Designer for PCIe 是一種智能的設(shè)計(jì)環(huán)境,用于對最新的PCIe Gen5Gen6 系統(tǒng)進(jìn)行建模和仿真
    的頭像 發(fā)表于 07-30 16:06 ?1392次閱讀
    是德科技推出<b class='flag-5'>PCIe</b>和UCIe仿真解決方案

    Prodigy Technovations推出功能強(qiáng)大的PCIe Gen5協(xié)議分析

    印度班加羅爾2024年7月26日?/美通社/ -- 創(chuàng)新協(xié)議分析解決方案的領(lǐng)先供應(yīng)商Prodigy Technovations今日宣布推出其PGY-PCIeGen5-PA,即PCIe Gen5
    的頭像 發(fā)表于 07-29 05:36 ?686次閱讀
    Prodigy Technovations推出<b class='flag-5'>功能</b>強(qiáng)大的<b class='flag-5'>PCIe</b> <b class='flag-5'>Gen5</b>協(xié)議<b class='flag-5'>分析</b>儀

    新思科技PCIe 7.0驗(yàn)證IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數(shù)領(lǐng)域的芯片設(shè)計(jì)》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(
    的頭像 發(fā)表于 07-24 10:11 ?1604次閱讀
    新思科技<b class='flag-5'>PCIe</b> 7.0驗(yàn)證IP(VIP)的特性