一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡述鎖相環(huán)技術(shù)

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-04-27 15:17 ? 次閱讀

1 鎖相環(huán)的基本概念

鎖相環(huán)(Phase Locked Loop,PLL)是一個閉環(huán)負(fù)反饋相位控制系統(tǒng),至少包含3個基本單元電路:

鑒相器(Phase Detector,PD);

環(huán)路濾波器(Loop Filter,LF);

壓控振蕩器(Voltage ControlledOscillator,VCO)。

ddc529c6-a67e-11eb-aece-12bb97331649.png

鎖相環(huán)框圖

2 鎖相環(huán)的基本單元電路

加入分頻器的鎖相環(huán)由鑒相器(Phase Detector,PD)、環(huán)路低通濾波器(Loop Filter,LF)、壓控振蕩器(Voltage Controlled Oscillator,VCO)和分頻器(Frequency Divider)組成。輸入信號的相位和頻率分別為θi(t)和ωi(t),單位分別為rad和rad/s;輸出信號的相位和頻率分別為θo(t)和ωo(t),單位分別為rad和rad/s。

dde00e4e-a67e-11eb-aece-12bb97331649.jpg

鎖相環(huán)框圖

鑒相器將輸入周期信號的相位與壓控振蕩器輸出信號的相位進(jìn)行比較,得到相位差θc,PD將θc轉(zhuǎn)換為誤差電壓信號ud(t)輸出。誤差電壓通過環(huán)路濾波器進(jìn)行濾波,濾除交流成分,濾波的過程即為對誤差電壓信號ud(t)求平均值的過程,輸出直流控制電壓uc(t)。uc(t)控制壓控振蕩器的輸出頻率,以減小輸入信號與壓控振蕩器輸出信號之間的相位誤差。

理想情況下,壓控振蕩器輸出信號的頻率和相位等于輸入?yún)⒖夹盘柕念l率和相位,稱環(huán)路處于鎖定狀態(tài)(同步狀態(tài)、跟蹤狀態(tài))。實際情況下,相差不為零,會存在一個很小且恒定的相位誤差。

3 電荷泵鎖相環(huán)

電荷泵鎖相環(huán)由鑒頻鑒相器(Phase FrequencyDetector,PFD)、電荷泵(Charge Pump,CP)、環(huán)路低通濾波器(Loop Filter,LF)、壓控振蕩器(Voltage Controlled Oscillator,VCO)組成。

ddf90fac-a67e-11eb-aece-12bb97331649.jpg

鑒頻鑒相器與電荷泵、一階RC無源環(huán)路濾波器的組合原理圖如下圖。PFD具有UP和DN兩個輸出端,輸出差分信號。UP和DN輸出端與電荷泵相連,控制電荷泵的電流開關(guān)。UP有效時,UP開關(guān)向環(huán)路濾波器提供泵電流Ip,當(dāng)DN有效時,DN開關(guān)從環(huán)路濾波器吸收泵電流Ip。理想PFD具有第三態(tài),即兩個開關(guān)都斷開,濾波器的輸入端浮空。

de056360-a67e-11eb-aece-12bb97331649.png

4 直接數(shù)字頻率合成器

DDS 的基本原理框圖如下所示,主要包括頻率預(yù)置電路、相位累加器、儲存波形數(shù)據(jù)的 ROM、數(shù)模轉(zhuǎn)換器及低通濾波器。其中 K 為頻率控制字,N 為相位累加數(shù)的位數(shù),fclk 為輸出時鐘頻率,fo為輸出波形的頻率。

de1a4816-a67e-11eb-aece-12bb97331649.jpg

相位累加器的 DDS 的核心,由 N 位加法器和N 位相位寄存器組成。在時鐘脈沖 fclk 的控制下,加法器將頻率寄存器中的頻率控制字K 與相位寄存器輸出的上一次累加的相位結(jié)果相加,以得到本次累加的結(jié)果,該結(jié)果存入相位寄存器。相位寄存器一方面將該結(jié)果反饋到加法器的輸入端,在下一時鐘脈沖的作用下,加法器繼續(xù)與頻率控制字相加;另一方面又將該累加值作為相位地址對波形 ROM 存儲表進(jìn)行尋址,輸出的數(shù)據(jù)經(jīng)DA轉(zhuǎn)換器和低通濾波器后得到模擬波形。
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 鎖相環(huán)
    +關(guān)注

    關(guān)注

    35

    文章

    591

    瀏覽量

    88359
  • 壓控振蕩器
    +關(guān)注

    關(guān)注

    10

    文章

    149

    瀏覽量

    29531
  • 鑒相器
    +關(guān)注

    關(guān)注

    1

    文章

    62

    瀏覽量

    23489
  • 環(huán)路濾波器
    +關(guān)注

    關(guān)注

    3

    文章

    28

    瀏覽量

    13289

原文標(biāo)題:鎖相技術(shù)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    鎖相環(huán)是什么意思

    鎖相環(huán)(Phase-Locked Loop,簡稱PLL)是一種廣泛應(yīng)用于電子系統(tǒng)中的反饋控制系統(tǒng),主要用于頻率合成和相位同步。本文將從鎖相環(huán)的工作原理、基本組成、應(yīng)用案例以及設(shè)計考慮等方面進(jìn)行詳細(xì)闡述,以幫助讀者全面理解這一重要技術(shù)
    的頭像 發(fā)表于 02-03 17:48 ?989次閱讀

    可編程晶振的鎖相環(huán)原理

    (Phase-LockedLoop,PLL)技術(shù)在可編程晶振中扮演著關(guān)鍵角色,以下是對可編程晶振中鎖相環(huán)技術(shù)的詳細(xì)講解:一、鎖相環(huán)技術(shù)的基本
    的頭像 發(fā)表于 01-08 17:39 ?416次閱讀
    可編程晶振的<b class='flag-5'>鎖相環(huán)</b>原理

    基于鎖相環(huán)法的載波提取方案

    電子發(fā)燒友網(wǎng)站提供《基于鎖相環(huán)法的載波提取方案.pdf》資料免費下載
    發(fā)表于 01-07 14:41 ?0次下載

    鎖相環(huán)PLL在無線電中的應(yīng)用 鎖相環(huán)PLL與模擬電路的結(jié)合

    鎖相環(huán)PLL在無線電中的應(yīng)用 1. 頻率合成 在無線電通信中,頻率合成是生成所需頻率信號的關(guān)鍵技術(shù)。鎖相環(huán)可以用于生成穩(wěn)定的頻率輸出,這對于調(diào)制和解調(diào)過程至關(guān)重要。通過調(diào)整PLL的參考頻率和反饋路徑
    的頭像 發(fā)表于 11-06 10:49 ?685次閱讀

    鎖相環(huán)PLL與頻率合成器的區(qū)別

    在現(xiàn)代電子系統(tǒng)中,頻率控制和信號生成是至關(guān)重要的。鎖相環(huán)(PLL)和頻率合成器是實現(xiàn)這些功能的兩種關(guān)鍵技術(shù)。盡管它們在某些應(yīng)用中可以互換使用,但它們在設(shè)計、工作原理和應(yīng)用領(lǐng)域上存在顯著差異。 一
    的頭像 發(fā)表于 11-06 10:46 ?1108次閱讀

    鎖相環(huán)PLL的工作原理 鎖相環(huán)PLL應(yīng)用領(lǐng)域

    鎖相環(huán)(Phase-Locked Loop,簡稱PLL)是一種電子電路,它能夠自動調(diào)整輸出信號的相位,使其與輸入信號的相位同步。這種電路在電子工程領(lǐng)域有著廣泛的應(yīng)用,特別是在頻率合成、時鐘恢復(fù)、調(diào)制
    的頭像 發(fā)表于 11-06 10:42 ?2452次閱讀

    數(shù)字鎖相環(huán)固有的相位抖動是怎樣產(chǎn)生的,如何解決

    數(shù)字鎖相環(huán)(DPLL)固有的相位抖動主要來源于多個方面,這些抖動因素共同影響著鎖相環(huán)的同步精度和穩(wěn)定性。以下是數(shù)字鎖相環(huán)相位抖動產(chǎn)生的主要原因:
    的頭像 發(fā)表于 10-01 17:35 ?1209次閱讀

    簡述鎖相環(huán)的基本結(jié)構(gòu)

    鎖相環(huán)(Phase-LockedLoop, PLL),是一種反饋控制電路,電子設(shè)備正常工作,通常需要外部的輸入信號與內(nèi)部的振蕩信號同步,利用鎖相環(huán)路就可以實現(xiàn)這個目的,它可用來從固定的低頻信號生成穩(wěn)定的輸出高頻信號。
    的頭像 發(fā)表于 08-06 15:07 ?1042次閱讀
    <b class='flag-5'>簡述</b><b class='flag-5'>鎖相環(huán)</b>的基本結(jié)構(gòu)

    鎖相環(huán)頻率合成器的特點和應(yīng)用

    鎖相環(huán)頻率合成器(Phase-Locked Loop Frequency Synthesizer, PLLFS)是一種利用鎖相環(huán)(Phase-Locked Loop, PLL)技術(shù)實現(xiàn)頻率合成的裝置。其基本原理基于相位負(fù)反饋控制
    的頭像 發(fā)表于 08-05 15:01 ?1274次閱讀

    鎖相環(huán)鎖相放大器的區(qū)別

    鎖相環(huán)(Phase-Locked Loop, PLL)和鎖相放大器(Lock-in Amplifier)是兩種在電子學(xué)和信號處理領(lǐng)域廣泛應(yīng)用的技術(shù),它們各自具有獨特的工作原理、組成結(jié)構(gòu)以及應(yīng)用場景。以下將從定義、組成、工作原理、
    的頭像 發(fā)表于 07-30 15:51 ?2431次閱讀

    鎖相環(huán)相位噪聲的影響因素

    鎖相環(huán)(Phase Locked Loop, PLL)相位噪聲是評估鎖相環(huán)性能的重要指標(biāo)之一,它描述了輸出信號相位的不穩(wěn)定性。相位噪聲的存在會直接影響系統(tǒng)的性能,如降低信號的信噪比、增加誤碼率、影響雷達(dá)系統(tǒng)的目標(biāo)分辨能力等。以下將詳細(xì)分析
    的頭像 發(fā)表于 07-30 15:31 ?2431次閱讀

    鎖相環(huán)的工作原理和應(yīng)用場景

    鎖相環(huán)是一種利用相位同步產(chǎn)生的電壓,去調(diào)諧壓控振蕩器(Voltage Controlled Oscillator, VCO)以產(chǎn)生目標(biāo)頻率的負(fù)反饋控制系統(tǒng)。它基于自動控制原理,通過外部輸入的參考信號
    的頭像 發(fā)表于 07-30 15:05 ?9190次閱讀
    <b class='flag-5'>鎖相環(huán)</b>的工作原理和應(yīng)用場景

    倍頻器與鎖相環(huán)的區(qū)別

      在電子和通信領(lǐng)域,倍頻器和鎖相環(huán)(PLL)是兩種常見的電路結(jié)構(gòu),它們在信號處理、頻率合成和通信系統(tǒng)中扮演著重要角色。盡管兩者在某些方面存在相似之處,但它們在功能、工作原理和應(yīng)用領(lǐng)域等方面存在顯著差異。本文將對倍頻器和鎖相環(huán)進(jìn)行詳細(xì)的比較和分析,以揭示它們之間的區(qū)別。
    的頭像 發(fā)表于 06-20 11:34 ?1623次閱讀

    EPSON(愛普生)獲得高頻輸出的方法(第一部:鎖相環(huán)電路)

    EPSON(愛普生)獲得高頻輸出的方法(第一部:鎖相環(huán)電路)
    的頭像 發(fā)表于 06-20 10:42 ?634次閱讀
    EPSON(愛普生)獲得高頻輸出的方法(第一部:<b class='flag-5'>鎖相環(huán)</b>電路)

    鎖相環(huán)的基本原理和主要作用

    鎖相環(huán)(Phase Locked Loop,簡稱PLL)是一種在電子系統(tǒng)中廣泛應(yīng)用的負(fù)反饋控制系統(tǒng),其主要作用是實現(xiàn)輸入信號與輸出信號之間的相位同步。在現(xiàn)代通信、雷達(dá)、導(dǎo)航、測量等領(lǐng)域,鎖相環(huán)都發(fā)
    的頭像 發(fā)表于 05-24 16:28 ?4745次閱讀