一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

UltraScale和Versal之間有哪些不同?

FPGA技術(shù)驛站 ? 來源:Lauren的FPGA ? 作者:Lauren的FPGA ? 2021-05-14 09:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作為Xilinx 7nm芯片,Versal在架構(gòu)上與前一代芯片UltraScale相比有諸多不同,這里我們就來看看都有哪些不同。

時(shí)鐘資源

從時(shí)鐘Buffer角度看,多了一種BUFG_FABRIC,專門用于驅(qū)動(dòng)高扇出網(wǎng)線,從而降低了BUFG的利用率,緩解了布線資源的壓力,其在芯片中的位置如圖中紅色標(biāo)記所示。

可配置邏輯模塊

再看CLB,Versal中一個(gè)CLB規(guī)模相當(dāng)于UltraScale中的兩個(gè)CLB,故其包含16個(gè)觸發(fā)器和64個(gè)LUT。同時(shí),這64個(gè)LUT中有32個(gè)LUT可配置為RAM/ROM/或移位寄存器。這意味著,Versal中的CLB不再有CLB_LL和CLB_LM之分。此外,CLB內(nèi)部列方向相鄰的LUT是可級聯(lián)的,這對于緩解CLB外部的布線壓力是有益的。

CLB內(nèi)部還增加了Inverse Multipliexer Register (Imux Register),用于改善Fmax、解決保持時(shí)間違例。另一方面,CLB內(nèi)部不再包含F(xiàn)7/8/9MUX,改由LUT實(shí)現(xiàn)相應(yīng)的功能。

DSP58

Versal中的乘法器為DSP58,可支持27x24有符號(hào)數(shù)乘法,與UltraScale中的27x18相比有所提升。同時(shí),就復(fù)數(shù)乘法而言,對于18-bit復(fù)數(shù),只需要消耗2個(gè)DSP58。在UltraScale中,則要消耗3個(gè)DSP48。DSP58的另一亮點(diǎn)是可支持向量乘,也就是說27x24的乘法器可分解為3個(gè)9x8的乘法器,從而可方便地實(shí)現(xiàn)兩個(gè)長度為3的向量乘法,這對于快速實(shí)現(xiàn)矩陣乘法是很有利的。此外,DSP58還支持浮點(diǎn)乘法和浮點(diǎn)加法。DSP48則需要額外的資源實(shí)現(xiàn)浮點(diǎn)運(yùn)算。

URAM288

在UltraScale中,URAM288可支持的位寬是固定的72位,且初始值只能為0。但在Versal中,URAM288可支持4中位寬,分別為9/18/36/72,同時(shí),初始值是用戶可定義的。

Block RAM

在UltraScale中,一個(gè)RAMB36可配置的位寬為1/2/4/9/18/36/72,但在Versal中,1/2/4這些位寬不再支持。

復(fù)位

從復(fù)位角度看,Versal中的BRAM和DSP內(nèi)部寄存器既支持同步復(fù)位又支持異步復(fù)位,而UltraScale中的BRAM和DSP僅支持同步復(fù)位。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    556

    文章

    8153

    瀏覽量

    356541
  • 驅(qū)動(dòng)
    +關(guān)注

    關(guān)注

    12

    文章

    1912

    瀏覽量

    86757
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2184

    瀏覽量

    124896
  • 7nm芯片
    +關(guān)注

    關(guān)注

    0

    文章

    24

    瀏覽量

    7204

原文標(biāo)題:與UltraScale相比,Versal有哪些不同?

文章出處:【微信號(hào):Lauren_FPGA,微信公眾號(hào):FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    AMD Vivado Design Suite 2025.1現(xiàn)已推出

    AMD Vivado Design Suite 2025.1 現(xiàn)已推出,支持 AMD Spartan UltraScale+ 和新一代 Versal 器件。這一最新版本還新增了多項(xiàng)功能,可顯著提升 Versal SSIT 器件的
    的頭像 發(fā)表于 06-16 15:16 ?447次閱讀

    AMD第二代Versal AI Edge和Versal Prime系列加速量產(chǎn) 為嵌入式系統(tǒng)實(shí)現(xiàn)單芯片智能

    我們推出了 AMD 第二代 Versal AI Edge 系列和第二代 Versal Prime 系列,這兩款產(chǎn)品是對 Versal 產(chǎn)品組合的擴(kuò)展,可為嵌入式系統(tǒng)實(shí)現(xiàn)單芯片智能。
    的頭像 發(fā)表于 06-11 09:59 ?548次閱讀

    Xilinx Ultrascale系列FPGA的時(shí)鐘資源與架構(gòu)解析

    。Ultrascale+采用16ns,3個(gè)系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進(jìn),如時(shí)鐘資源與架構(gòu),本文將重點(diǎn)介紹Ultrascale的時(shí)鐘資源與架構(gòu),
    的頭像 發(fā)表于 04-24 11:29 ?901次閱讀
    Xilinx <b class='flag-5'>Ultrascale</b>系列FPGA的時(shí)鐘資源與架構(gòu)解析

    AMD Versal自適應(yīng)SoC器件Advanced Flow概覽(下)

    在 AMD Vivado Design Suite 2024.2 版本中,Advanced Flow 自動(dòng)為所有 AMD Versal 自適應(yīng) SoC 器件啟用。請注意,Advanced Flow
    的頭像 發(fā)表于 01-23 09:33 ?666次閱讀
    AMD <b class='flag-5'>Versal</b>自適應(yīng)SoC器件Advanced Flow概覽(下)

    AMD Versal自適應(yīng)SoC器件Advanced Flow概覽(上)

    在最新發(fā)布的 AMD Vivado Design Suite 2024.2 中,引入的新特性之一是啟用了僅適用于 AMD Versal 自適應(yīng) SoC 器件的 Advanced Flow 布局布線
    的頭像 發(fā)表于 01-17 10:09 ?631次閱讀
    AMD <b class='flag-5'>Versal</b>自適應(yīng)SoC器件Advanced Flow概覽(上)

    PAM4 PRBS測試簡介

    本文為 AMD Versal 自適應(yīng) SoC 器件和 AMD UltraScale Plus 的 PAM4 PRBS 測試簡介。
    的頭像 發(fā)表于 01-15 10:55 ?1683次閱讀
    PAM4 PRBS測試簡介

    Zynq UltraScale+ MPSoC數(shù)據(jù)手冊

    電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+ MPSoC數(shù)據(jù)手冊.pdf》資料免費(fèi)下載
    發(fā)表于 12-30 14:37 ?2次下載

    如何通過PMC_GPIO喚醒AMD Versal? Adaptive SoC Linux系統(tǒng)

    在功耗敏感的系統(tǒng)里,我們通常會(huì)在系統(tǒng)空閑的時(shí)候?qū)⑾到y(tǒng)休眠,然后可以通過一些外設(shè)的輸入來喚醒系統(tǒng),比如 Uart、USB 和 GPIO。AMD Versal?Adaptive SoC 系統(tǒng)的休眠喚醒
    的頭像 發(fā)表于 12-17 10:07 ?783次閱讀
    如何通過PMC_GPIO喚醒AMD <b class='flag-5'>Versal</b>? Adaptive SoC Linux系統(tǒng)

    使用 AMD Versal AI 引擎釋放 DSP 計(jì)算的潛力

    Versal AI 引擎可以在降低功耗預(yù)算的情況下提高 DSP 計(jì)算密度,”高級產(chǎn)品營銷經(jīng)理 Udayan Sinha 表示。這種效率使 Versal AI 引擎能夠在嚴(yán)格的功耗預(yù)算內(nèi)處理最苛刻
    的頭像 發(fā)表于 11-29 14:07 ?1205次閱讀

    貿(mào)澤開售適用于AI和機(jī)器學(xué)習(xí)應(yīng)用的 AMD Versal AI Edge VEK280評估套件

    2024 年 11 月 19 日 – 專注于引入新品的全球電子元器件和工業(yè)自動(dòng)化產(chǎn)品授權(quán)代理商貿(mào)澤電子 (Mouser Electronics) 即日起供應(yīng)AMD全新Versal? AI Edge
    發(fā)表于 11-21 14:23 ?341次閱讀

    使用AMD Versal AI引擎加速高性能DSP應(yīng)用

    AMD Versal AI 引擎使您能夠擴(kuò)展數(shù)字信號(hào)處理( DSP )算力與面向未來的設(shè)計(jì),從而適應(yīng)當(dāng)前和下一代計(jì)算密集型 DSP 應(yīng)用。借助 Versal AI 引擎,客戶能以更低的功耗1和更少的可編程邏輯資源2獲得高性能 DSP。
    的頭像 發(fā)表于 11-20 16:35 ?878次閱讀

    AMD推出第二代Versal Premium系列

    近日,AMD(超威,納斯達(dá)克股票代碼:AMD )今日宣布推出第二代 AMD Versal Premium 系列,這款自適應(yīng) SoC 平臺(tái)旨在面向各種工作負(fù)載提供最高水平系統(tǒng)加速。第二代 Versal
    的頭像 發(fā)表于 11-13 09:27 ?868次閱讀

    AMD第二代Versal自適應(yīng)SoC的主要特色

    AMD 第二代 AMD Versal AI Edge 和 Versal Prime 系列助力 AI 驅(qū)動(dòng)型和經(jīng)典的嵌入式系統(tǒng)實(shí)現(xiàn)單芯片智能性??稍谛阅?、功耗、占板面積、功能安全和信息安全性之間達(dá)到出色的平衡。
    的頭像 發(fā)表于 09-18 10:14 ?1005次閱讀

    第二代AMD Versal Prime系列自適應(yīng)SoC的亮點(diǎn)

    第二代 Versal Prime 系列自適應(yīng) SoC 是備受期待的 Zynq UltraScale+ MPSoC 產(chǎn)品線的繼任產(chǎn)品,該產(chǎn)品線已廣泛應(yīng)用于廣播與專業(yè)音視頻行業(yè)的設(shè)備中。第二代
    的頭像 發(fā)表于 09-14 15:32 ?924次閱讀
    第二代AMD <b class='flag-5'>Versal</b> Prime系列自適應(yīng)SoC的亮點(diǎn)

    ALINX VERSAL SOM產(chǎn)品介紹

    近日,2024 AMD Adaptive Computing Summit(AMD ACS)在深圳舉行,芯驛電子應(yīng)邀出席作主題分享:《ALINX 基于 Versal 系列硬件解決方案》,闡述了 ALINX 模塊化產(chǎn)品設(shè)計(jì)理念,展示基于 Versal 系列芯片開發(fā)的新品及后
    的頭像 發(fā)表于 08-05 10:33 ?1148次閱讀