一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用DSP和FPGA和上下變頻器實現(xiàn)單載波調(diào)制解調(diào)系統(tǒng)的設(shè)計

電子設(shè)計 ? 來源:單片機與嵌入式系統(tǒng)應(yīng)用 ? 作者:劉鵬,趙林靖,呂卓 ? 2021-05-31 09:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

軟件無線電(Software Radios)是一種新的無線電通信的體系結(jié)構(gòu)。具體來說,軟件無線電是以可編程DSPCPU中心,將模塊化、標準化的硬件單元用總線方式連接起來,構(gòu)成通用的硬件平臺,并通過軟件加載來實現(xiàn)各種無線通信功能的開放式體系結(jié)構(gòu)。

隨著通信的發(fā)展,高速傳輸技術(shù)引起廣泛的研究和注意。到目前為止,無線傳輸?shù)乃俾适芟抻谟布l件。要實現(xiàn)高速傳輸,就必須結(jié)合各種芯片的特點,使硬件平臺具有簡單、通用的特點,因此需要開發(fā)一個通用平臺。

DSP在控制和信號處理方面有優(yōu)勢,基帶信號的調(diào)制、解調(diào)及FFT/IFFT等運算可以由DSP實現(xiàn),但是在實時處理方面受到現(xiàn)有DSP處理速度和能力的制約。對于信號突發(fā)檢測這種運算量大的處理,尤其是在高速傳輸時,通常要使用FPGA。FPGA特有的流水線設(shè)計結(jié)構(gòu)可以使前后級在時間上并發(fā),達到高效、高速。為了減小DSP在信號處理上的壓力,同時滿足高速要求,采用專用數(shù)字變頻芯片來實現(xiàn)數(shù)字上下變頻。

為了和軟件無線電的思想統(tǒng)一,在系統(tǒng)設(shè)計時考慮兼容單載波調(diào)制解調(diào)方式,采用DSP、FPGA、上下變頻器的方案,不使用專用調(diào)制解調(diào)芯片。

1 OFDM原理和基帶信號模

正交頻分復(fù)用[1]OFDM(Orthogonal Frequency Division Multiplex)是一種多載波調(diào)制方式,通過減小和消除碼間串擾的影響來克服信道的頻率選擇性衰落。它的基本原理是將信號分割為N個子信號,然后用N個子信號分別調(diào)制N個相互正交的子載波。由于子載波的頻譜相互重疊,因而可以得到較高的頻譜效率。近幾年OFDM在無線通信領(lǐng)域得到了廣泛的應(yīng)用。

當調(diào)制信號通過無線信道到達接收端時,由于信道多徑效應(yīng)帶來的碼間串擾的作用,子載波之間不再保持良好的正交狀態(tài),因而發(fā)送前需要在碼元間插入保護間隔。如果保護間隔大于最大時延擴展,則所有時延小于保護間隔的多徑信號將不會延伸到下一個碼元期間,從而有效地消除了碼間串擾。當采用單載波調(diào)制時,為減小ISI的影響,需要采用多級均衡器,這會遇到收斂和復(fù)雜性高等問題。

圖1是OFDM基帶信號處理原理圖。其中,圖1(a)是發(fā)射機工作原理,圖1(b)是接收機工作原理。

采用DSP和FPGA和上下變頻器實現(xiàn)單載波調(diào)制解調(diào)系統(tǒng)的設(shè)計

在發(fā)射端,首先對比特流進行QAM或QPSK調(diào)制,然后依次經(jīng)過串并變換和IFFT變換,再將并行數(shù)據(jù)轉(zhuǎn)化為串行數(shù)據(jù),加上保護間隔(又稱“循環(huán)前綴”),形成OFDM碼元。在組幀時,須加入同步序列和信道估計序列,以便接收端進行突發(fā)檢測、同步和信道估計,最后輸出正交的基帶信號。

當接收機檢測到信號到達時,首先進行同步和信道估計。當完成時間同步、小數(shù)倍頻偏估計和糾正后,經(jīng)過FFT變換,進行整數(shù)倍頻偏估計和糾正,此時得到的數(shù)據(jù)是QAM或QPSK的已調(diào)數(shù)據(jù)。對該數(shù)據(jù)進行相應(yīng)的解調(diào),就可得到比特流。

這里僅討論軟件功能模塊,具體算法不在此涉及。

2 硬件結(jié)構(gòu)

OFDM調(diào)制解調(diào)與常規(guī)調(diào)制解調(diào)相比,所需的運算量大,尤其是當系統(tǒng)選用的子載波個數(shù)多時,僅在發(fā)射端的IFFT變換和接收端的FFT變換所需的時間就很長。通常使用FPGA和高速的DSP解決該問題。由于在接收端還要完成信號突發(fā)檢測、同步和頻偏校正等數(shù)字信號處理,所以接收端對實時性要求更高。在該系統(tǒng)中,使用FPGA完成信號的突發(fā)檢測和定時,DSP完成FFT/IFFT變換和QAM/QPSK調(diào)制解調(diào)

本系統(tǒng)主要由4部分組成: DSP、FPGA、正交數(shù)字上變頻器(Quadrature Digital Upconverter)、正交數(shù)字下變頻器(Quadrature Digital Downconverter)。系統(tǒng)硬件結(jié)構(gòu)如圖2所示。圖中,D表示數(shù)據(jù)總線,A表示地址總線,C表示控制總線, L表示鏈路口數(shù)據(jù)線, 字母后面的數(shù)字表示總線的位數(shù)。50 MHz晶振為兩片DSP及FPGA提供時鐘信號,32.768 MHz高穩(wěn)定度晶振為AD9857和AD6654提供高質(zhì)量的時鐘信號。復(fù)位芯片MAX6708控制DSP、FPGA、AD9857、AD6654和ST16C550的復(fù)位。

o4YBAGC0P7qADS2bAADMxYCeWPc131.png

DSP完成QAM或QPSK的調(diào)制解調(diào)和FFT/IFFT變換。系統(tǒng)所使用的DSP[2]是ADI公司的Tiger sharc TS101。該DSP具有以下特性: 最高工作頻率為300 MHz,3.3 ns指令周期;6 MB片內(nèi)SRAM;2個計算模塊,每個模塊都有1個ALU、1個乘法器、1個移位寄存器和1個寄存器組;2個整型ALU,用來提供尋址和指針操作;14個DMA控制器;1149.1 IEEE JTAG口。對于OFDM基帶處理,該DSP最大的特點是: 進行256點的復(fù)數(shù)FFT變換,僅需3.67 μs。

正交數(shù)字上變頻器采用ADI公司的AD9857。AD9857[34]最高工作頻率為200 MHz,輸出中頻頻率范圍為0“80 MHz;內(nèi)部集成半帶濾波器、CIC(Cascaded Integrator Comb)濾波器, 反SINC濾波器和高速的14位數(shù)/模轉(zhuǎn)換器,其核心是一個相位連續(xù)的直接數(shù)字頻率合成器DDS (Direct Digital Synthesizer)。在該方案中,AD9857工作在正交調(diào)制模式,其32位頻率控制字使輸出頻率的最高精確度為:SYSCLK(系統(tǒng)時鐘)除以232。

正交數(shù)字下變頻器采用ADI公司的AD6654。AD6654[5]內(nèi)部集成了一個14位、92.16 Msps的模/數(shù)轉(zhuǎn)換器和4/6通道的數(shù)字下變頻器。每個通道可獨立配置。數(shù)字下變頻內(nèi)部集成了頻率變換器、可編程級聯(lián)梳狀濾波器(CIC)、2個濾波器組和數(shù)字自動增益控制。其中: 頻率變換是通過32位數(shù)控振蕩器實現(xiàn)的;CIC實現(xiàn)1”32倍的抽取;2個濾波器組包括FIR濾波器和2倍抽取的半帶濾波器。輸入的中頻模擬信號經(jīng)過ADC和頻率變換后,使用濾波器組進行濾波和抽取,最后并行輸出正交基帶數(shù)字信號。輸入中頻信號頻率最高可到200 MHz,此時,使用欠采樣技術(shù)。

3 參數(shù)設(shè)計及調(diào)制

信號波形作者采用PCB八層板設(shè)計,實現(xiàn)了該系統(tǒng)的硬件平臺,并在此平臺基礎(chǔ)上實現(xiàn)了高速OFDM傳輸和常規(guī)單載波調(diào)制解調(diào),形成了一個通用寬帶高速調(diào)制解調(diào)平臺。設(shè)計的目的是要在該平臺上實現(xiàn)現(xiàn)有的全部物理層的算法,特別是實現(xiàn)實時OFDM傳輸系統(tǒng)。對OFDM系統(tǒng)提出的指標要求如表1所列。

圖3給出了32路子載波OFDM在上述參數(shù)設(shè)計下的已調(diào)信號波形(見圖3(a))及其功率譜(見圖3(b))。圖中子載波調(diào)制方式為QPSK,碼元頻率為中頻頻率36.864 MHz,帶寬是2.048 MHz。圖4給出了一種單載波調(diào)制制式(以π/4QPSK為例)的時域波形(見圖4(a))及其功率譜(見圖4(b))。另外,數(shù)字調(diào)制方式的碼元頻率可達2 MHz(即對于四相調(diào)制,比特速率可達4 Mbps;對于32QAM調(diào)制,比特速率可達10 Mbps),且子載波調(diào)制方式、比特(或碼元)速率、輸出中頻均可調(diào)。

pIYBAGC0P7GAYpfeAAO9DmAvxN8686.png

圖4 實測π/4-QPSK波形

4 結(jié)論

本文所提出的方案有以下特點:

① 基于雙DSP的結(jié)構(gòu),可工作在雙工方式,同時完成信號的發(fā)射和接收;工作在TDMA方式下或半雙工時,DSP可通過Link口進行高速通信,有利于并行處理,以提高傳輸速率。DSP利于基帶信號的實時處理,可以實現(xiàn)高速調(diào)制解調(diào)。

② 變頻器具有頻率分辨率高、頻率變化速度快、相位連續(xù)、易于數(shù)字控制等特點。采用DSP和變頻器的方案,不僅可以實現(xiàn)模擬調(diào)制解調(diào),而且可以實現(xiàn)各種數(shù)字調(diào)制解調(diào),兼容傳統(tǒng)調(diào)制解調(diào)和新型調(diào)制解調(diào)方式。

③ 在DSP和變頻器之間使用FPGA,實現(xiàn)突發(fā)信號的同步捕獲,可以分擔DSP的部分任務(wù),從而提高系統(tǒng)的實時性。

責任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    556

    文章

    8157

    瀏覽量

    357502
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22049

    瀏覽量

    618379
  • 變頻器
    +關(guān)注

    關(guān)注

    253

    文章

    6874

    瀏覽量

    149780
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    基于FPGA的AM調(diào)制解調(diào),調(diào)制采用ROM+任意載波頻率,解調(diào)采用FIR

    fpga調(diào)制解調(diào)載波FIR解調(diào)
    奔跑的小鑫
    發(fā)布于 :2022年09月26日 10:47:53

    如何實現(xiàn)多天線多載波的數(shù)字上下變頻FPGA?

    ,或者將中頻的信號經(jīng)過抽取濾波后降到基帶的頻率上。系統(tǒng)設(shè)計者經(jīng)常面臨的問題是天線數(shù)目以及載波數(shù)目在不同應(yīng)用場景下會改變,因此急需一種非常靈活的設(shè)計實現(xiàn)手段。
    發(fā)表于 08-09 06:52

    多天線多載波的數(shù)字上下變頻FPGA實現(xiàn)方法有哪些?

    數(shù)字上變頻/下變頻(DUC/DDC)是數(shù)字中頻設(shè)計的重要組成部分,其功能是將基帶信號經(jīng)過內(nèi)插濾波后變到中頻的頻率,或者將中頻的信號經(jīng)過抽取濾波后降到基帶的頻率上。本文的主要目的就是介紹多天線多載波數(shù)字
    發(fā)表于 09-25 08:22

    使用一個FPGA便可實現(xiàn)的64通道下變頻器

    使用一個FPGA便可實現(xiàn)的64通道下變頻器  RF Engines公司的ChannelCore64使設(shè)計者能夠用一個可對FPGA編程的IP核來替代多達16個DDC(直接
    發(fā)表于 01-18 16:34 ?1355次閱讀
    使用一個<b class='flag-5'>FPGA</b>便可<b class='flag-5'>實現(xiàn)</b>的64通道<b class='flag-5'>下變頻器</b>

    基于FPGA的數(shù)字下變頻器的設(shè)計與實現(xiàn)

    設(shè)計和實現(xiàn)了基于FPGA的可編程數(shù)字下變頻器(DDC),用于寬帶數(shù)字中頻軟件無線電接收機中,主要完成了數(shù)字下變頻、數(shù)據(jù)抽取等功能。采用自頂向
    發(fā)表于 11-22 09:09 ?6702次閱讀
    基于<b class='flag-5'>FPGA</b>的數(shù)字<b class='flag-5'>下變頻器</b>的設(shè)計與<b class='flag-5'>實現(xiàn)</b>

    多天線多載波的數(shù)字上下變頻FPGA實現(xiàn)

    數(shù)字上下變頻FPGA實現(xiàn)方法,以及Altera提供的一種數(shù)字信號處理的工具,DSP BUILDER。 DUC/DDC的實現(xiàn)架構(gòu) 以TD-S
    發(fā)表于 11-25 02:31 ?672次閱讀
    多天線多<b class='flag-5'>載波</b>的數(shù)字<b class='flag-5'>上下變頻</b>的<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>

    基于專用數(shù)字下變頻芯片GC5016的寬/窄帶數(shù)據(jù)下變頻系統(tǒng)設(shè)計及數(shù)據(jù)分析與解調(diào)

    下變頻率芯片GC5016同時實現(xiàn)寬帶和窄帶信號的變頻;采用FPGA實現(xiàn)對寬/窄帶數(shù)據(jù)的接收和存儲
    發(fā)表于 12-05 09:49 ?3701次閱讀
    基于專用數(shù)字<b class='flag-5'>下變頻</b>芯片GC5016的寬/窄帶數(shù)據(jù)<b class='flag-5'>下變頻</b><b class='flag-5'>系統(tǒng)</b>設(shè)計及數(shù)據(jù)分析與<b class='flag-5'>解調(diào)</b>

    介紹多天線多載波數(shù)字上下變頻FPGA實現(xiàn)方法

    數(shù)字上變頻/下變頻(DUC/DDC)是數(shù)字中頻設(shè)計的重要組成部分,其功能是將基帶信號經(jīng)過內(nèi)插濾波后變到中頻的頻率,或者將中頻的信號經(jīng)過抽取濾波后降到基帶的頻率上。本文的主要目的就是介紹多天線多載波數(shù)字
    發(fā)表于 03-13 15:16 ?2333次閱讀
    介紹多天線多<b class='flag-5'>載波</b>數(shù)字<b class='flag-5'>上下變頻</b>的<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>方法

    CMY210全端口,端,通用上下變頻器的詳細資料免費下載

    CMY210是一個全端口、端、通用上下變頻器。它結(jié)合了小的轉(zhuǎn)換損耗和優(yōu)良的互調(diào)特性,低的LO和DC功率需求。
    發(fā)表于 07-27 11:30 ?15次下載
    CMY210全端口,<b class='flag-5'>單</b>端,通用<b class='flag-5'>上下變頻器</b>的詳細資料免費下載

    ADI ADMV1014 24-44GHz寬帶微波下變頻器解決方案

    ADI公司的ADMV1014是采用硅鍺(SiGe)工藝術(shù)設(shè)計的寬帶微波下變頻器,針對點到點微波無線電設(shè)計進行優(yōu)化,工作頻率范圍為 24.5 GHz 至 43.5 GHz.該下變頻器提供兩種頻率轉(zhuǎn)換模式。該器件能夠從正交
    發(fā)表于 04-05 16:58 ?2687次閱讀
    ADI ADMV1014 24-44GHz寬帶微波<b class='flag-5'>下變頻器</b>解決方案

    使用FPGA實現(xiàn)數(shù)字下變頻器DDC的設(shè)計資料合集免費下載

    本文檔的主要內(nèi)容詳細介紹的是使用FPGA實現(xiàn)數(shù)字下變頻器DDC的設(shè)計資料合集免費下載。
    發(fā)表于 08-10 17:27 ?26次下載
    使用<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>數(shù)字<b class='flag-5'>下變頻器</b>DDC的設(shè)計資料合集免費下載

    基于FPGA的數(shù)字下變頻器(DDC)的設(shè)計

    基于FPGA的數(shù)字下變頻器(DDC)的設(shè)計(ups電源技術(shù)轉(zhuǎn)讓)-基于FPGA的數(shù)字下變頻器(DDC)的設(shè)計.適合新手學(xué)習(xí)參考
    發(fā)表于 09-16 11:43 ?37次下載
    基于<b class='flag-5'>FPGA</b>的數(shù)字<b class='flag-5'>下變頻器</b>(DDC)的設(shè)計

    ADMV1014是一款采用硅鍺(SiGe)設(shè)計的寬帶、微波下變頻器

    下變頻器提供兩種頻率轉(zhuǎn)換模式。該器件能夠從正交解調(diào)直接變頻為基帶IQ輸出信號,并從鏡像抑制下變頻為復(fù)中頻輸出載波頻率。
    的頭像 發(fā)表于 11-14 16:26 ?910次閱讀

    上下變頻器的原理和作用

    上下變頻器(Upconverter and Downconverter)是無線通信和電力系統(tǒng)中常見的電路模塊,它們在各自領(lǐng)域內(nèi)扮演著重要的角色。下面將分別就無線通信中的上下變頻器和電力系統(tǒng)
    的頭像 發(fā)表于 08-25 16:20 ?3718次閱讀

    上下變頻器如何測試

    上下變頻器的測試是確保其正常工作和性能穩(wěn)定的重要環(huán)節(jié)。以下是一系列詳細的測試步驟和注意事項:
    的頭像 發(fā)表于 10-03 15:17 ?1165次閱讀