一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硬件中存在DDR4校準(zhǔn)后數(shù)據(jù)錯(cuò)誤

XILINX開發(fā)者社區(qū) ? 來(lái)源:XILINX開發(fā)者社區(qū) ? 作者:賽靈思開發(fā)者 ? 2021-09-16 09:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇博文中的分析是根據(jù)真實(shí)客戶問題撰寫的,該客戶發(fā)現(xiàn)硬件中存在 DDR4 校準(zhǔn)后數(shù)據(jù)錯(cuò)誤,此問題顯示為與時(shí)序有關(guān),但時(shí)序報(bào)告中并未顯示任何違例,最初并未使用方法論報(bào)告 (Methodology report) 來(lái)確定問題根源。

本篇博客將為您演示如何使用此報(bào)告來(lái)幫助加速調(diào)試,甚至完全避免硬件故障,最后確定此問題根本原因是校準(zhǔn)完成時(shí)出現(xiàn)爭(zhēng)用狀況。出現(xiàn)爭(zhēng)用狀況的原因是由于某個(gè)多周期約束所覆蓋的時(shí)序例外,由此導(dǎo)致在時(shí)序分析報(bào)告中并未標(biāo)記此問題。

這是使用方法論報(bào)告系列博文的第 5 部分。如需閱讀整個(gè)系列中的所有博文,請(qǐng)點(diǎn)擊下方標(biāo)題查看。

第1部分:時(shí)序以滿足,但硬件功能出現(xiàn)錯(cuò)誤

第2部分:方法違例對(duì)于QoR的影響

第3部分:時(shí)序已滿足,但硬件中存在 DDR4 校準(zhǔn)失敗

第4部分:罕見的比特翻轉(zhuǎn)

問題說明:

客戶在使用 UltraScale+ DDR4 IP 時(shí),在硬件中遇到校準(zhǔn)后數(shù)據(jù)錯(cuò)誤。

根據(jù)設(shè)計(jì)的布線和實(shí)現(xiàn),此問題與構(gòu)建有關(guān),換言之,在產(chǎn)品開發(fā)期間對(duì)多個(gè)構(gòu)建鏡像進(jìn)行測(cè)試時(shí),此問題可能出現(xiàn)而后又消失。此外,此問題可能僅在小部分板上出現(xiàn)。

時(shí)序報(bào)告顯示沒有任何違例。

調(diào)試方法:

由于重新實(shí)現(xiàn)后,此問題可能就會(huì)消失,因此無(wú)法使用 ILA 調(diào)試。

我們?cè)谝巡季€的 DCP 中使用 ECO 來(lái)探測(cè)未使用的管腳的信號(hào),通過示波器觀測(cè)信號(hào)發(fā)現(xiàn)哪個(gè)(些)信號(hào)開始顯現(xiàn)錯(cuò)誤。

最終,我們將問題范圍縮小到 1 個(gè)特定的信號(hào)線,在 DCP 中對(duì)該信號(hào)線進(jìn)行重新布線后,故障消失了。

隨后,我們檢查了與此信號(hào)線相關(guān)的路徑上的時(shí)序分析和時(shí)序約束:

1. 經(jīng)過該信號(hào)線的路徑的時(shí)序報(bào)告。在此報(bào)告中,我們得知,所涉及的路徑被多周期路徑約束所覆蓋

report_timing -through [get_nets 《net_name》]

2. 打開“Timing Constraints”Wizard,查找對(duì)應(yīng)的多周期路徑約束。

工具 (Tools) -》 時(shí)序 (Timing) -》 編輯時(shí)序約束 (Edit Timing Constraints)

我們?cè)凇癟iming Constraints”Wizard 中發(fā)現(xiàn)了以下多周期路徑約束:

set_multicycle_path -setup -from [get_pins */u_ddr_cal_top/calDone*/C] 8

set_multicycle_path -hold -end -from [get_pins */u_ddr_cal_top/calDone*/C] 7

基于以上分析,我們判定在這些路徑上存在爭(zhēng)用狀況問題。

這些多周期路徑約束不應(yīng)添加,在此用例中,應(yīng)在每個(gè)時(shí)鐘周期內(nèi)正確捕獲數(shù)據(jù),以避免出現(xiàn)爭(zhēng)用狀況,因此,這些路徑不屬于多周期路徑。

根本原因分析:

以下就是發(fā)生爭(zhēng)用狀況問題的路徑。

其中 2 個(gè)目標(biāo)都應(yīng)在同一個(gè)周期內(nèi)接收到 calDone 信號(hào),因?yàn)檫@兩者緊密相關(guān)。這 2 條路徑屬于不同時(shí)序路徑,各自都應(yīng)在不同時(shí)鐘周期達(dá)成時(shí)序收斂(根據(jù)多周期約束,應(yīng)在 1 到 8 個(gè)周期內(nèi)達(dá)成時(shí)序收斂)。這可能導(dǎo)致 calDone 在不同時(shí)間線到達(dá)目標(biāo),導(dǎo)致功能異常。

另一方面,2 個(gè)目標(biāo)都沒有 CE 管腳控制(CE 管腳綁定到 VCC)。因此,未能在同一時(shí)鐘周期內(nèi)捕獲 2 條路徑上的數(shù)據(jù),所以這些路徑并非合格的多周期路徑。

此多周期約束違例實(shí)際上是由 Methodology Report 捕獲的:

TIMING-46 警告 1

多周期路徑含綁定 CE 管腳

寄存器

u_mig/inst/u_ddr4_mem_intfc/u_ddr_cal_top/calDone_gated_reg/Q

與寄存器

u_example_tb/init_calib_complete_r_reg/D

之間定義了 1 條或多條多周期路徑,并具有直接連接,且 CE 管腳已連接到 VCC(請(qǐng)參閱 Vivado IDE 中的“時(shí)序約束 (Timing Constraint)”窗口中的約束位置 6)。這可能導(dǎo)致路徑要求不準(zhǔn)確。

TIMING-46 警告 2

多周期路徑含綁定 CE 管腳

在寄存器

u_mig/inst/u_ddr4_mem_intfc/u_ddr_cal_top/calDone_gated_reg/Q

與寄存器

u_mig/inst/u_ddr4_mem_intfc/u_ddr_mc/u_ddr_mc_periodic/periodic_config_gap_enable_reg/D

之間定義了 1 條或多條多周期路徑,并具有直接連接,且 CE 管腳已連接到 VCC(請(qǐng)參閱 Vivado IDE 中的“時(shí)序約束 (Timing Constraint)”窗口中的約束位置 6)。

這可能導(dǎo)致路徑要求不準(zhǔn)確。

最好在流程初期階段盡早檢查 Methodology Report。在諸如此類的示例中,它可幫助您捕獲并修復(fù)多周期違例,并避免發(fā)生硬件故障。您還可以在調(diào)試過程中先運(yùn)行 Methodology Report,并查看警告,其中高亮的違例將有助于加速問題調(diào)查。

解決辦法:

賽靈思答復(fù)記錄 73068】提供的補(bǔ)丁可用于解決在低于 2020.1 版的版本中發(fā)生的此問題。(請(qǐng)掃碼參閱)

從 2020.1 版起,已移除了多周期路徑約束,并在路徑上添加了流水線階段,以簡(jiǎn)化時(shí)序收斂,同時(shí)確保所有目標(biāo)都能在同一個(gè)互連結(jié)構(gòu)周期內(nèi)達(dá)成時(shí)序收斂。

結(jié)論:

1. 在設(shè)計(jì)流程中盡早運(yùn)行 Methodology Report 以便捕獲并修復(fù)潛在問題。

2. 請(qǐng)?jiān)诤壎ǖ?VCC 的 CE 管腳的路徑上謹(jǐn)慎使用多周期約束。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    732

    瀏覽量

    66821
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2185

    瀏覽量

    125335
  • 硬件
    +關(guān)注

    關(guān)注

    11

    文章

    3484

    瀏覽量

    67498

原文標(biāo)題:開發(fā)者分享 | 使用方法論報(bào)告5: DDR4 IP 校準(zhǔn)后硬件故障,指示存在時(shí)序問題,但時(shí)序報(bào)告中無(wú)任何違例

文章出處:【微信號(hào):gh_2d1c7e2d540e,微信公眾號(hào):XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    DDR4價(jià)格瘋漲!現(xiàn)貨市場(chǎng)狂飆!

    下,渠道搶貨助推價(jià)格上漲。未來(lái)隨著大廠的減產(chǎn),其他內(nèi)存廠商承接市場(chǎng)需求或?qū)⒊掷m(xù)影響DDR4的供需走勢(shì)。 ? 極速漲價(jià) ? CFM閃存市場(chǎng)數(shù)據(jù)顯示,近期渠道資源從高端到底部低端料號(hào)價(jià)格自上而下全線走高,渠道存儲(chǔ)廠商仍堅(jiān)定強(qiáng)勢(shì)拉漲DDR4
    的頭像 發(fā)表于 06-19 00:54 ?8549次閱讀
    <b class='flag-5'>DDR4</b>價(jià)格瘋漲!現(xiàn)貨市場(chǎng)狂飆!

    漲價(jià)!部分DDR4DDR5價(jià)差已達(dá)一倍!

    (2GX8)內(nèi)存在6月2日的報(bào)價(jià)為5.171美元,當(dāng)時(shí)比DDR5低約8%。然而,最新報(bào)價(jià)顯示DDR4已上漲至8.633美元,不到一個(gè)月時(shí)間內(nèi)漲幅高達(dá)67%,且已經(jīng)超過DDR5的價(jià)格的4
    的頭像 發(fā)表于 06-27 00:27 ?2995次閱讀

    三大內(nèi)存原廠或?qū)⒂?025年停產(chǎn)DDR3/DDR4

    據(jù)報(bào)道,業(yè)內(nèi)人士透露,全球三大DRAM內(nèi)存制造商——三星電子、SK海力士和美光,有望在2025年內(nèi)正式停產(chǎn)已有多年歷史的DDR3和DDR4兩代內(nèi)存。 隨著技術(shù)的不斷進(jìn)步和消費(fèi)級(jí)平臺(tái)的更新?lián)Q代
    的頭像 發(fā)表于 02-19 11:11 ?1697次閱讀

    教程!FPGA DDR4讀寫實(shí)驗(yàn)(1)

    達(dá)到 8 倍預(yù)取和 DDR4 內(nèi)部的雙沿采樣,F(xiàn)IFO 緩沖,寫數(shù)據(jù)邏輯結(jié)構(gòu)有關(guān))。 2 MIGIP介紹 MIG IP 核是 Xilinx 公司針對(duì) DDR 存儲(chǔ)器開發(fā)的 IP,里面集成存儲(chǔ)器控制模塊
    發(fā)表于 12-06 16:37

    DDR5內(nèi)存與DDR4內(nèi)存性能差異

    傳輸速率相較于DDR4內(nèi)存有了顯著提升。DDR4內(nèi)存的標(biāo)準(zhǔn)起始速率為2133MT/s,而DDR5內(nèi)存的起始速率為4800MT/s。這意味著DDR5內(nèi)
    的頭像 發(fā)表于 11-29 14:58 ?2320次閱讀

    DDR5內(nèi)存的工作原理詳解 DDR5和DDR4的主要區(qū)別

    DDR5內(nèi)存的工作原理詳解 1. DDR5內(nèi)存簡(jiǎn)介 DDR5(Double Data Rate 5)是第五代雙倍數(shù)據(jù)速率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(SDRAM)。它是
    的頭像 發(fā)表于 11-22 15:38 ?4725次閱讀

    如何選擇DDR內(nèi)存條 DDR3與DDR4內(nèi)存區(qū)別

    見的兩種內(nèi)存類型,它們?cè)谛阅?、功耗、容量和兼容性等方?b class='flag-5'>存在顯著差異。 DDR3與DDR4內(nèi)存的區(qū)別 1. 性能 DDR4內(nèi)存條相較于DDR3
    的頭像 發(fā)表于 11-20 14:24 ?6105次閱讀

    FPGA DDR4讀寫實(shí)驗(yàn)

    為何可以達(dá)到 8 倍預(yù)取和 DDR4 內(nèi)部的雙沿采樣,F(xiàn)IFO 緩沖,寫數(shù)據(jù)邏輯結(jié)構(gòu)有關(guān))。2 MIGIP介紹 MIG IP 核是 Xilinx 公司針對(duì) DDR 存儲(chǔ)器開發(fā)的 IP,里面集成存儲(chǔ)器
    發(fā)表于 09-13 20:18

    DDR4時(shí)序參數(shù)介紹

    DDR4(Double Data Rate 4)時(shí)序參數(shù)是描述DDR4內(nèi)存模塊在執(zhí)行讀寫操作時(shí)所需時(shí)間的一組關(guān)鍵參數(shù),它們直接影響到內(nèi)存的性能和穩(wěn)定性。以下是對(duì)DDR4時(shí)序參數(shù)的詳細(xì)解
    的頭像 發(fā)表于 09-04 14:18 ?7381次閱讀

    什么是DDR4內(nèi)存的工作頻率

    DDR4內(nèi)存的工作頻率是指DDR4內(nèi)存條在運(yùn)行時(shí)所能達(dá)到的速度,它是衡量DDR4內(nèi)存性能的一個(gè)重要指標(biāo)。DDR4內(nèi)存作為目前廣泛使用的內(nèi)存類型之一,其工作頻率經(jīng)歷了從最初的低頻率到當(dāng)前
    的頭像 發(fā)表于 09-04 12:45 ?3792次閱讀

    DDR4的主要參數(shù)

    DDR4(Double Data Rate 4)作為當(dāng)前主流的計(jì)算機(jī)內(nèi)存技術(shù),相較于其前身DDR3,在性能、功耗、容量等多個(gè)方面都有了顯著提升。
    的頭像 發(fā)表于 09-04 12:43 ?8515次閱讀

    DDR4尋址原理詳解

    )的尋址原理是計(jì)算機(jī)內(nèi)存系統(tǒng)至關(guān)重要的一個(gè)環(huán)節(jié),它決定了數(shù)據(jù)如何在內(nèi)存中被有效地存儲(chǔ)和訪問。DDR4的尋址原理復(fù)雜而高效,以下將詳細(xì)闡述其關(guān)鍵要素和工作流程。
    的頭像 發(fā)表于 09-04 12:38 ?2170次閱讀

    什么是DDR4內(nèi)存模塊

    DDR4內(nèi)存模塊是計(jì)算機(jī)內(nèi)存技術(shù)的一項(xiàng)重要進(jìn)步,它是Double Data Rate(雙倍數(shù)據(jù)速率)第四代內(nèi)存技術(shù)的具體實(shí)現(xiàn)形式。
    的頭像 發(fā)表于 09-04 12:35 ?2090次閱讀

    DDR4時(shí)鐘頻率和速率的關(guān)系

    DDR4(第四代雙倍數(shù)據(jù)率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器)的時(shí)鐘頻率和速率之間存在著緊密的關(guān)系,這種關(guān)系對(duì)于理解DDR4內(nèi)存的性能特性至關(guān)重要。以下將詳細(xì)探討
    的頭像 發(fā)表于 09-04 11:44 ?5844次閱讀

    DDR4的基本概念和特性

    DDR4,即第四代雙倍數(shù)據(jù)率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(Double Data Rate Synchronous Dynamic Random Access Memory),是計(jì)算機(jī)內(nèi)存技術(shù)的一個(gè)重要
    的頭像 發(fā)表于 09-04 11:43 ?5934次閱讀