一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

集成電路的制造過程工藝

芯片工藝技術(shù) ? 來源:芯片工藝技術(shù) ? 作者:半導(dǎo)體激光芯片技 ? 2021-09-22 09:41 ? 次閱讀

集成電路的制造過程中,摻雜是很重要的一步。

摻雜就在芯片工藝段里面

摻雜是什么意思,硅片本身載流子濃度很低,需要導(dǎo)電的話,就需要有空穴或者電子,因此引入其他三五族元素,誘導(dǎo)出更多的空穴和電子,形成P型或者N型半導(dǎo)體。

摻雜定義:就是用人為的方法,將所需的雜質(zhì)(如磷、硼等),以一定的方式摻入到半導(dǎo)體基片規(guī)定的區(qū)域內(nèi),并達(dá)到規(guī)定的數(shù)量和符合要求的分布,以達(dá)到改變材料電學(xué)性質(zhì)、制作PN結(jié)、集成電路的電阻器、互聯(lián)線的目的。

摻雜的主要形式:注入和擴(kuò)散

提到摻雜就要有退火,熱處理、其他地方也有叫淬火。

?退火:也叫熱處理,集成電路工藝中所有的在氮?dú)獾炔?/p>

活潑氣氛中進(jìn)行的熱處理過程都可以稱為退火。

?目的:激活雜質(zhì)

消除損傷

結(jié)構(gòu)釋放后消除殘余應(yīng)力

?退火方式:

爐退火

快速退火

?擴(kuò)散的定義:在一定溫度下雜質(zhì)原子具有一定能量,能夠克服阻力進(jìn)入半導(dǎo)體并在其中做緩慢的遷移運(yùn)動。?形式:替代式擴(kuò)散和間隙式擴(kuò)散

恒定表面濃度擴(kuò)散和再分布擴(kuò)散

?替位式擴(kuò)散:雜質(zhì)離子占據(jù)硅原子的位:?Ⅲ、Ⅴ族元素?一般要在很高的溫度(950~1280℃)下進(jìn)行?磷、硼、砷等在二氧化硅層中的擴(kuò)散系數(shù)均遠(yuǎn)小于在硅中的擴(kuò)散系數(shù),可以利用氧化層作為雜質(zhì)擴(kuò)散的掩蔽層?間隙式擴(kuò)散:雜質(zhì)離子位于晶格間隙:?Na、K、Fe、Cu、Au 等元素?擴(kuò)散系數(shù)要比替位式擴(kuò)散大6~7個數(shù)量級

擴(kuò)散工藝主要參數(shù)

?結(jié)深:當(dāng)用與襯底導(dǎo)電類型相反的雜質(zhì)進(jìn)行擴(kuò)散時,在硅片內(nèi)擴(kuò)散雜質(zhì)濃度與襯底原有雜質(zhì)濃度相等的地方就形成了pn結(jié),結(jié)距擴(kuò)散表面的距離叫結(jié)深。?薄層電阻Rs(方塊電阻)?表面濃度:擴(kuò)散層表面的雜質(zhì)濃度。

擴(kuò)散的適用數(shù)學(xué)模型是Fick定律

c4280d90-1630-11ec-8fb8-12bb97331649.png

式中:

F 為摻入量

D 為擴(kuò)散率

N 每單位基底體積中摻入濃度

擴(kuò)散方式

?液態(tài)源擴(kuò)散:利用保護(hù)氣體攜帶雜質(zhì)蒸汽進(jìn)入反應(yīng)室,在高溫下分解并與硅表面發(fā)生反應(yīng),產(chǎn)生雜質(zhì)原子,雜質(zhì)原子向硅內(nèi)部擴(kuò)散。?固態(tài)源擴(kuò)散:固態(tài)源在高溫下汽化、活化后與硅表面反應(yīng),雜質(zhì)分子進(jìn)入硅表面并向內(nèi)部擴(kuò)散。

液態(tài)源擴(kuò)散

硼B(yǎng)

?擴(kuò)散源:硼酸三甲酯,硼酸三丙酯等?擴(kuò)散原理:硼酸三甲酯500°C分解后與硅反應(yīng),在硅片表面形成硼硅玻璃,硼原子繼續(xù)向內(nèi)部擴(kuò)散,形成擴(kuò)散層。

?擴(kuò)散系統(tǒng):N2氣源、純化、擴(kuò)散源、擴(kuò)散爐?擴(kuò)散工藝:預(yù)沉積,去BSG,再分布?工藝條件對擴(kuò)散結(jié)果的影響?氣體流量、雜質(zhì)源、溫度

磷P

?擴(kuò)散源:POCl3,PCl3,PBr3等?擴(kuò)散原理:三氯氧磷600°C分解后與硅反應(yīng),在硅片表面形成磷硅玻璃,磷原子繼續(xù)向內(nèi)部擴(kuò)散,形成擴(kuò)散層。?擴(kuò)散系統(tǒng):O2和N2氣源、純化、擴(kuò)散源、源冷卻系統(tǒng)、擴(kuò)散爐?擴(kuò)散工藝:預(yù)沉積,去PSG,再分布

固態(tài)源擴(kuò)散

?箱法B擴(kuò)散

B2O3或BN源,石英密封箱

?片狀BN擴(kuò)散

氧氣活化,氮?dú)獗Wo(hù),石英管和石英

舟,預(yù)沉積和再分布

?片狀P擴(kuò)散

擴(kuò)散源為偏磷酸鋁和焦磷酸硅

?固-固擴(kuò)散(乳膠源擴(kuò)散)

擴(kuò)散爐

c4a8ce30-1630-11ec-8fb8-12bb97331649.png

質(zhì)量分析

?1.硅片表面不良:表面合金點(diǎn);表面黑點(diǎn)或白霧;表面凸起物;表面氧化層顏色不一致;硅片表面滑移線或硅片彎曲;硅片表面劃傷,邊緣缺損,或硅片開裂等?2.漏電電流大:表面沾污引起的表面漏電;氧化層的缺陷破壞了氧化層在雜質(zhì)擴(kuò)散時的掩蔽作用和氧化層在電路中的絕緣作用而導(dǎo)電;硅片的缺陷引起雜質(zhì)擴(kuò)散時產(chǎn)生管道擊穿。?3.薄層電阻偏差?4.器件特性異常:擊穿電壓異常;hFE異常;穩(wěn)壓二極管穩(wěn)壓值異常。

工藝控制

?污染控制:顆粒、有機(jī)物、薄膜、金屬離子?污染來源:操作者,清洗過程,高溫處理,工具?? 參量控制:溫度,時間,氣體流量(影響最大?)?1.溫度控制:源溫、硅片溫度、升溫降溫、測溫?2.時間:進(jìn)舟出舟自動化, 試片?3.氣體流量:流量穩(wěn)定,可重復(fù)性,假片

離子注入

?定義:將摻雜劑通過離子注入機(jī)的離化、加速和質(zhì)量分析,成為一束由所需雜質(zhì)離子組成的高能離子流而投射入晶片(俗稱靶)內(nèi)部,并通過逐點(diǎn)掃描完成整塊晶片的注入?摻雜深度由注入雜質(zhì)離子的能量和質(zhì)量決定?摻雜濃度由注入雜質(zhì)離子的數(shù)目(劑量)決定 。

離子注入的優(yōu)點(diǎn):

?摻雜的均勻性好?溫度低:小于600℃?可以精確控制雜質(zhì)分布?可以注入各種各樣的元素?橫向擴(kuò)展比擴(kuò)散要小得多?可以對化合物半導(dǎo)體進(jìn)行摻雜。

?特點(diǎn):橫向效應(yīng)小,但結(jié)深淺;雜質(zhì)量可控;晶格缺陷多?基本原理:雜質(zhì)原子經(jīng)高能粒子轟擊離子化后經(jīng)電場加速轟擊硅片表面,形成注入層?裝置:離子源、聚焦、分析器、加速管、掃描、偏轉(zhuǎn)、靶室、真空系統(tǒng)

硅中常用摻雜劑的離子注入

c4d53376-1630-11ec-8fb8-12bb97331649.png

離子注入以往的文章里面介紹過,這兒就不多復(fù)習(xí)了。明天深圳光博會開始了,歡迎大家來深圳參加。明天走起遛遛

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    51952

    瀏覽量

    433994
  • 集成電路
    +關(guān)注

    關(guān)注

    5415

    文章

    11873

    瀏覽量

    366417
  • 工藝
    +關(guān)注

    關(guān)注

    4

    文章

    657

    瀏覽量

    29187

原文標(biāo)題:集成電路摻雜工藝

文章出處:【微信號:dingg6602,微信公眾號:芯片工藝技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    探秘 12 寸集成電路制造潔凈室的防震 “魔法”

    在科技飛速發(fā)展的今天,集成電路作為現(xiàn)代電子設(shè)備的核心,其制造工藝的精度和復(fù)雜性達(dá)到了令人驚嘆的程度。12寸集成電路制造潔凈室,作為生產(chǎn)高精度
    的頭像 發(fā)表于 04-14 09:19 ?104次閱讀
    探秘 12 寸<b class='flag-5'>集成電路</b><b class='flag-5'>制造</b>潔凈室的防震 “魔法”

    CMOS集成電路的基本制造工藝

    本文主要介紹CMOS集成電路基本制造工藝,特別聚焦于0.18μm工藝節(jié)點(diǎn)及其前后的變化,分述如下:前段工序(FrontEnd);0.18μmCMOS前段工序詳解;0.18μmCMOS后
    的頭像 發(fā)表于 03-20 14:12 ?1220次閱讀
    CMOS<b class='flag-5'>集成電路</b>的基本<b class='flag-5'>制造</b><b class='flag-5'>工藝</b>

    集成電路前段工藝的可靠性研究

    在之前的文章中我們已經(jīng)對集成電路工藝的可靠性進(jìn)行了簡單的概述,本文將進(jìn)一步探討集成電路前段工藝可靠性。
    的頭像 發(fā)表于 03-18 16:08 ?538次閱讀
    <b class='flag-5'>集成電路</b>前段<b class='flag-5'>工藝</b>的可靠性研究

    集成電路制造中的電鍍工藝介紹

    本文介紹了集成電路制造工藝中的電鍍工藝的概念、應(yīng)用和工藝流程。
    的頭像 發(fā)表于 03-13 14:48 ?610次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b>中的電鍍<b class='flag-5'>工藝</b>介紹

    集成電路制造工藝中的High-K材料介紹

    本文介紹了在集成電路制造工藝中的High-K材料的特點(diǎn)、重要性、優(yōu)勢,以及工藝流程和面臨的挑戰(zhàn)。
    的頭像 發(fā)表于 03-12 17:00 ?732次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b><b class='flag-5'>工藝</b>中的High-K材料介紹

    集成電路制造中的劃片工藝介紹

    本文概述了集成電路制造中的劃片工藝,介紹了劃片工藝的種類、步驟和面臨的挑戰(zhàn)。
    的頭像 發(fā)表于 03-12 16:57 ?971次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b>中的劃片<b class='flag-5'>工藝</b>介紹

    集成電路工藝中的金屬介紹

    本文介紹了集成電路工藝中的金屬。 集成電路工藝中的金屬 概述 在芯片制造領(lǐng)域,金屬化這一關(guān)鍵環(huán)節(jié)指的是在芯片表面覆蓋一層金屬。除了部分起到輔
    的頭像 發(fā)表于 02-12 09:31 ?849次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>工藝</b>中的金屬介紹

    泊蘇定制化半導(dǎo)體防震基座在集成電路制造中的重要性

    集成電路制造領(lǐng)域,隨著制程工藝不斷向納米級邁進(jìn),對生產(chǎn)環(huán)境的穩(wěn)定性和設(shè)備運(yùn)行的精度要求達(dá)到了前所未有的高度。泊蘇定制化半導(dǎo)體防震基座應(yīng)運(yùn)而生,憑借其獨(dú)特的設(shè)計和卓越的性能,在集成電路
    的頭像 發(fā)表于 01-24 15:44 ?683次閱讀
    泊蘇定制化半導(dǎo)體防震基座在<b class='flag-5'>集成電路</b><b class='flag-5'>制造</b>中的重要性

    集成電路外延片詳解:構(gòu)成、工藝與應(yīng)用的全方位剖析

    集成電路是現(xiàn)代電子技術(shù)的基石,而外延片作為集成電路制造過程中的關(guān)鍵材料,其性能和質(zhì)量直接影響著最終芯片的性能和可靠性。本文將深入探討集成電路
    的頭像 發(fā)表于 01-24 11:01 ?734次閱讀
    <b class='flag-5'>集成電路</b>外延片詳解:構(gòu)成、<b class='flag-5'>工藝</b>與應(yīng)用的全方位剖析

    集成電路新突破:HKMG工藝引領(lǐng)性能革命

    Gate,簡稱HKMG)工藝。HKMG工藝作為現(xiàn)代集成電路制造中的關(guān)鍵技術(shù)之一,對提升芯片性能、降低功耗具有重要意義。本文將詳細(xì)介紹HKMG工藝
    的頭像 發(fā)表于 01-22 12:57 ?1051次閱讀
    <b class='flag-5'>集成電路</b>新突破:HKMG<b class='flag-5'>工藝</b>引領(lǐng)性能革命

    集成電路制造中良率損失來源及分類

    所需的工藝窗口范圍內(nèi)。這些窗口可能包括缺陷密度范圍或薄膜厚度的最大與最小可接受值等。由于集成電路制造過程極為復(fù)雜,涉及數(shù)千個步驟,任何一個環(huán)節(jié)的微小失誤都可能嚴(yán)重影響最終產(chǎn)品的功能,甚
    的頭像 發(fā)表于 01-20 13:54 ?647次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b>中良率損失來源及分類

    【「大話芯片制造」閱讀體驗】+ 芯片制造過程和生產(chǎn)工藝

    今天閱讀了最感興趣的部分——芯片制造過程章節(jié),可以用下圖概括: 芯片的制造工序可分為前道工序和后道工序。前道工序占整個芯片制造80%的工作量,由數(shù)百道
    發(fā)表于 12-30 18:15

    單片集成電路和混合集成電路的區(qū)別

    設(shè)計、制造、應(yīng)用和性能方面有著顯著的差異。 單片集成電路(IC) 定義 單片集成電路是指在一個單一的半導(dǎo)體芯片(如硅片)上集成了多個電子元件(如晶體管、電阻、電容等)的
    的頭像 發(fā)表于 09-20 17:20 ?2943次閱讀

    集成電路工藝學(xué)習(xí)之路:從零基礎(chǔ)到專業(yè)水平的蛻變

    集成電路(IC)作為現(xiàn)代電子技術(shù)的核心,其制造工藝的復(fù)雜性和先進(jìn)性直接決定了電子產(chǎn)品的性能和質(zhì)量。對于有志于進(jìn)入集成電路行業(yè)的學(xué)習(xí)者來說,掌握一系列基礎(chǔ)知識是至關(guān)重要的。本文將從半導(dǎo)體
    的頭像 發(fā)表于 09-20 13:46 ?1401次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>工藝</b>學(xué)習(xí)之路:從零基礎(chǔ)到專業(yè)水平的蛻變

    探秘集成電路制造的“高精尖”:三束技術(shù)全景解析

    集成電路作為現(xiàn)代電子技術(shù)的核心,其制造水平直接關(guān)系到電子產(chǎn)品的性能和可靠性。隨著摩爾定律的推進(jìn),集成電路的特征尺寸不斷縮小,制造工藝日趨復(fù)雜
    的頭像 發(fā)表于 07-12 09:57 ?2232次閱讀
    探秘<b class='flag-5'>集成電路</b><b class='flag-5'>制造</b>的“高精尖”:三束技術(shù)全景解析