一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何理解FPGA設(shè)計中的打拍(寄存)和亞穩(wěn)態(tài)

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-26 18:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、前言

可能很多FPGA初學(xué)者在剛開始學(xué)習(xí)FPGA設(shè)計的時候(當(dāng)然也包括我自己),經(jīng)常聽到類似于”這個信號需要打一拍、打兩拍(寄存),以防止亞穩(wěn)態(tài)問題的產(chǎn)生“這種話,但是對這個打拍和亞穩(wěn)態(tài)問題還是一知半解,接下來結(jié)合一些資料談下自己的理解。

2、觸發(fā)器的建立時間和保持時間

時序電路的基礎(chǔ)是觸發(fā)器(FF、Flip-Flop),觸發(fā)器正常工作需要滿足建立時間和保持時間的時序要求。

如何理解FPGA設(shè)計中的打拍(寄存)和亞穩(wěn)態(tài)

建立時間(Tsu:set up time)

是指在觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時間,如果建立時間不夠,數(shù)據(jù)將不能在這個時鐘上升沿被穩(wěn)定的打入觸發(fā)器,Tsu就是指這個最小的穩(wěn)定時間

保持時間(Th:hold time)

是指在觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時間,如果保持時間不夠,數(shù)據(jù)同樣不能被穩(wěn)定的打入觸發(fā)器,Th就是指這個最小的保持時間

3、亞穩(wěn)態(tài)

亞穩(wěn)態(tài) (Metastability):如果數(shù)據(jù)傳輸中不滿足觸發(fā)器的Tsu和Th不滿足,就可能產(chǎn)生亞穩(wěn)態(tài),此時觸發(fā)器輸出端Q在有效時鐘沿之后比較長的一段時間處于不確定的狀態(tài),在這段時間里Q端在0和1之間處于振蕩狀態(tài),而不是等于數(shù)據(jù)輸入端D的值。這段時間稱為決斷時間Tmet(resolution time)。經(jīng)過resolution time之后Q端將穩(wěn)定到0或1上,但是穩(wěn)定到0或者1,是隨機的,與輸入沒有必然的關(guān)系。

亞穩(wěn)態(tài)振蕩時間 Tmet 關(guān)系到后級寄存器的采集穩(wěn)定問題,Tmet 影響因素包括:器件 的生產(chǎn)工藝、溫度、環(huán)境以及寄存器采集到亞穩(wěn)態(tài)里穩(wěn)定態(tài)的時刻等。甚至某些特定條 件,如干擾、輻射等都會造成 Tmet 增長。

如何理解FPGA設(shè)計中的打拍(寄存)和亞穩(wěn)態(tài)

只要系統(tǒng)中有異步元件,亞穩(wěn)態(tài)就是無法避免的,亞穩(wěn)態(tài)主要發(fā)生在異步信號檢測、跨時鐘域信號傳輸以及復(fù)位電路等常用設(shè)計中。由于產(chǎn)生亞穩(wěn)態(tài)后,寄存器Q端輸出在穩(wěn)定下來之前可能是毛刺、振蕩、固定的某一電壓值。在信號傳輸中產(chǎn)生亞穩(wěn)態(tài)就會導(dǎo)致與其相連其他數(shù)字部件將其作出不同的判斷,有的判斷到“1”有的判斷到“0”,有的也進入了亞穩(wěn)態(tài),數(shù)字部件就會邏輯混亂。

4、如何防止亞穩(wěn)態(tài)

首先,在同步系統(tǒng)中,輸入信號總是系統(tǒng)時鐘同步,能夠達到寄存器的時序要求,所以亞穩(wěn)態(tài)肯定不會發(fā)生。在異步系統(tǒng)的信號輸出過程中,如果無法滿足建立時間和保持時間的要求則會發(fā)生亞穩(wěn)態(tài)。

預(yù)防亞穩(wěn)態(tài)的方法就是將輸入信號(單bit信號)打拍,也就是在要使用的時鐘域下,將信號寄存。

如何理解FPGA設(shè)計中的打拍(寄存)和亞穩(wěn)態(tài)

rx是相對于時鐘域sys_clk的異步信號,rx_reg1、rx_reg2分別是rx在時鐘域sys_clk打一拍(寄存一次、可以理解為延遲一個時鐘周期 )、打兩拍(寄存一兩次、可以理解為延遲兩個時鐘周期)的信號??梢钥吹絩x_reg1可能還存在低概率的亞穩(wěn)態(tài)現(xiàn)象,當(dāng)然rx_reg2雖然在示意圖里是穩(wěn)定的,不過實際過程中也仍然存在亞穩(wěn)態(tài)發(fā)生的概率。

單比特信號從慢速時鐘域同步到快速時鐘域需要使用打兩拍的方式消除亞穩(wěn)態(tài)。 第一級寄存器產(chǎn)生亞穩(wěn)態(tài)并經(jīng)過自身后可以穩(wěn)定輸出的概率為 70%~80%左右,第二級寄存 器可以穩(wěn)定輸出的概率為 99%左右,后面再多加寄存器的級數(shù)改善效果就不明顯了,所以 數(shù)據(jù)進來后一般選擇打兩拍即可。這里注意,該方法僅僅適用單比特信號從慢速時鐘域同步到快速時鐘域,單比特信號從快速時鐘域同步到慢速時鐘域還僅僅使用打兩拍的方式則會漏采數(shù)據(jù)。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1644

    文章

    22007

    瀏覽量

    616396
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2034

    瀏覽量

    61991
  • 亞穩(wěn)態(tài)
    +關(guān)注

    關(guān)注

    0

    文章

    47

    瀏覽量

    13501
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    跨異步時鐘域處理方法大全

    該方法只用于慢到快時鐘域的1bit信號傳遞。在Xilinx器件,可以使用(* ASYNC_REG = "TRUE" *)標(biāo)記,將兩個寄存器盡量靠近綜合,降低 亞穩(wěn)態(tài)因?qū)Ь€延遲太大而傳播到第二個
    的頭像 發(fā)表于 05-14 15:33 ?499次閱讀
    跨異步時鐘域處理方法大全

    在APP FPGA 通過IIC接口對DLPC910寄存器進行配置遇到的兩個問題求解

    在APP FPGA 通過IIC接口對DLPC910寄存器進行配置,有兩個問題想要請教: 1、DLPC910被封裝成了FPGA,通過IIC改變它的
    發(fā)表于 02-25 06:47

    CMOS邏輯IC使用時如何應(yīng)對電路的危害、亞穩(wěn)態(tài)、鎖存以及ESD—東芝半導(dǎo)體帶你深入電子設(shè)計

    提要 本期課堂,我們將繼續(xù)深入CMOS邏輯IC的使用注意事項,介紹如何應(yīng)對電路的危害、亞穩(wěn)態(tài)、鎖存以及ESD防護等問題。 Q 危害的問題 如果是由OR(或)、AND(與)和其它門組成的多輸入組合
    的頭像 發(fā)表于 02-07 17:43 ?1257次閱讀
    CMOS邏輯IC使用時如何應(yīng)對電路<b class='flag-5'>中</b>的危害、<b class='flag-5'>亞穩(wěn)態(tài)</b>、鎖存以及ESD—東芝半導(dǎo)體帶你深入電子設(shè)計

    PCM5142如何在FPGA通過SPI配置寄存器?

    工作正常)。左右通道均沒有輸出;(xsmt/mode1已拉高) 2、如何在FPGA通過SPI配置寄存器,文檔只有page0 R1,并沒有具體寄存
    發(fā)表于 10-31 07:29

    FPGA Verilog HDL代碼如何debug?

    優(yōu)點在于: 速度快,能夠快速得出比較結(jié)果。 如果您的系統(tǒng)對時序要求較為嚴(yán)格,對亞穩(wěn)態(tài)比較敏感,或者后續(xù)的邏輯處理需要嚴(yán)格按照時鐘節(jié)拍進行,那么使用 4 級比較器搭配寄存器的方法可能更合適。 但如果您更
    發(fā)表于 09-24 19:16

    FPGA Verilog HDL有什么奇技巧?

    reg 變量,因為 initial 塊是不可綜合的,只能在仿真環(huán)境中使用,用于初始化寄存器、內(nèi)存或執(zhí)行仿真期間的其他任務(wù)。 但在 FPGA 設(shè)計,可以使用默認(rèn)賦值或者使用有條件的賦值語句來為 reg
    發(fā)表于 09-12 19:10

    數(shù)字寄存器的原理和使用

    數(shù)字寄存器是計算機體系結(jié)構(gòu)至關(guān)重要的組成部分,其原理和使用對于理解計算機的工作原理和數(shù)據(jù)存儲方式具有重要意義。
    的頭像 發(fā)表于 09-05 14:08 ?1309次閱讀

    穩(wěn)態(tài)觸發(fā)器穩(wěn)態(tài)是什么狀態(tài)的

    穩(wěn)態(tài)觸發(fā)器,也稱為單穩(wěn)態(tài)多諧振蕩器或單穩(wěn)態(tài)脈沖發(fā)生器,是一種常用的數(shù)字電子元件。關(guān)于其穩(wěn)態(tài)狀態(tài),存在不同的表述方式,但核心意義是一致的。以下是單穩(wěn)
    的頭像 發(fā)表于 08-22 10:09 ?1051次閱讀

    穩(wěn)態(tài)觸發(fā)器工作原理是什么

    穩(wěn)態(tài)觸發(fā)器(Bistable Trigger)是一種具有兩個穩(wěn)定狀態(tài)的電路,通常用于存儲一位二進制信息。在數(shù)字電路,雙穩(wěn)態(tài)觸發(fā)器是一種非常重要的基本組件,廣泛應(yīng)用于寄存器、計數(shù)器、
    的頭像 發(fā)表于 08-11 10:18 ?3094次閱讀

    穩(wěn)態(tài)觸發(fā)器是什么耦合雙穩(wěn)態(tài)電路

    穩(wěn)態(tài)觸發(fā)器是一種具有兩個穩(wěn)定狀態(tài)的數(shù)字邏輯電路,它可以在兩個狀態(tài)之間切換,并且能夠在沒有外部輸入信號的情況下保持當(dāng)前狀態(tài)。雙穩(wěn)態(tài)觸發(fā)器廣泛應(yīng)用于數(shù)字電子系統(tǒng),如存儲器、計數(shù)器、寄存
    的頭像 發(fā)表于 08-11 10:15 ?1411次閱讀

    穩(wěn)態(tài)觸發(fā)器的類型有哪些

    狀態(tài)的邏輯電路。在沒有外部輸入信號的情況下,雙穩(wěn)態(tài)觸發(fā)器可以保持在兩個穩(wěn)定狀態(tài)之一,并且只有在接收到外部觸發(fā)信號時才會從一個狀態(tài)切換到另一個狀態(tài)。這種特性使得雙穩(wěn)態(tài)觸發(fā)器在數(shù)字電路設(shè)計具有廣泛的應(yīng)用,如存儲器、計數(shù)器、
    的頭像 發(fā)表于 08-11 09:59 ?1646次閱讀

    穩(wěn)態(tài)誤差反映了系統(tǒng)的什么性能

    穩(wěn)態(tài)誤差是控制系統(tǒng)中一個重要的性能指標(biāo),它反映了系統(tǒng)在達到穩(wěn)態(tài)時,輸出與期望值之間的差異。在控制系統(tǒng)的設(shè)計和分析,穩(wěn)態(tài)誤差的分析和計算對于提高系統(tǒng)性能具有重要意義。 一、
    的頭像 發(fā)表于 07-29 10:52 ?2796次閱讀

    如何降低輸入引起的穩(wěn)態(tài)誤差

    引言 穩(wěn)態(tài)誤差是指在給定輸入信號作用下,系統(tǒng)輸出與期望輸出之間的差異。在控制系統(tǒng)穩(wěn)態(tài)誤差的存在會影響系統(tǒng)的性能和穩(wěn)定性。因此,降低輸入引起的穩(wěn)態(tài)誤差對于提高控制系統(tǒng)的性能至關(guān)重要。
    的頭像 發(fā)表于 07-29 10:50 ?1025次閱讀

    減小系統(tǒng)穩(wěn)態(tài)誤差的方法有哪些?

    引言 在控制系統(tǒng),穩(wěn)態(tài)誤差是指系統(tǒng)在穩(wěn)態(tài)條件下,輸出與期望值之間的偏差。減小穩(wěn)態(tài)誤差對于提高系統(tǒng)的控制精度和性能至關(guān)重要。 系統(tǒng)穩(wěn)態(tài)誤差的
    的頭像 發(fā)表于 07-29 10:35 ?3729次閱讀

    FPGA異步信號處理方法

    FPGA(現(xiàn)場可編程門陣列)在處理異步信號時,需要特別關(guān)注信號的同步化、穩(wěn)定性以及潛在的亞穩(wěn)態(tài)問題。由于異步信號可能來自不同的時鐘域或外部設(shè)備,其到達時間和頻率可能不受FPGA內(nèi)部時鐘控制,因此處理起來相對復(fù)雜。以下是對
    的頭像 發(fā)表于 07-17 11:10 ?1837次閱讀