一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx平臺(tái)Aurora IP介紹(二)時(shí)鐘與復(fù)位

C29F_xilinx_inc ? 來(lái)源:賽靈思 ? 作者:賽靈思 ? 2022-02-19 18:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言

為什么每次都將時(shí)鐘和復(fù)位單獨(dú)拿出來(lái)講?

對(duì)于我們使用Xilinx或其他的成熟IP而言,IP相當(dāng)于一個(gè)黑匣子,內(nèi)部實(shí)現(xiàn)的邏輯功能我們知道,但是控制不了,只能默認(rèn)OK;一般而言,成熟IP都是經(jīng)過(guò)反復(fù)驗(yàn)證和使用,確實(shí)沒(méi)有什么問(wèn)題。所以,IP能不能用,首先要做的就是確保時(shí)鐘和復(fù)位。

如果初始化不成功,我們也只能從這兩個(gè)方面入手檢查。

一、Aurora核的時(shí)鐘

打開(kāi)Aurora配置界面,我們可以看到有三個(gè)時(shí)鐘:

參考時(shí)鐘、init clock、DRP CLOCK,如下圖所示:

Xilinx平臺(tái)Aurora IP介紹(二)時(shí)鐘與復(fù)位

對(duì)應(yīng)到代碼:

input INIT_CLK_P;

input INIT_CLK_N;

input DRP_CLK_IN;

input GTXQ0_P;

input GTXQ0_N;

1. GT Refclk : 上一篇我們介紹過(guò),Aurora其實(shí)是基于GT作為物理層實(shí)現(xiàn)的,這個(gè)參考時(shí)鐘就是GT的參考時(shí)鐘,可以翻筆者之前介紹GTX時(shí)鐘博文詳細(xì)了解。由外部一對(duì)差分輸入時(shí)鐘而來(lái),具體根據(jù)硬件而定。默認(rèn)值:125Mhz。

2. INIT CLK :初始化時(shí)鐘,之所以要INIT CLK,是因?yàn)樵贕T復(fù)位時(shí),user_clk是停止工作的;Xilinx推薦的配置是INIT CLK時(shí)鐘頻率要低于GT參考時(shí)鐘。另外,筆者在查看example design的時(shí)候,發(fā)現(xiàn)GT復(fù)位是工作在INIT CLK。默認(rèn)值:50Mhz。

3. DRP CLK : DRP時(shí)鐘,動(dòng)態(tài)重配置,感覺(jué)沒(méi)怎么用到,默認(rèn)值:50Mhz。對(duì)于UltraScale器件而言,DRP CLK與INIT CLK相連接。

我們?cè)俅蜷_(kāi)example design,看看這幾個(gè)時(shí)鐘跟Aurora核是怎么連接的:

Xilinx平臺(tái)Aurora IP介紹(二)時(shí)鐘與復(fù)位

注意到?jīng)],差分時(shí)鐘轉(zhuǎn)為單端時(shí)鐘,這里用了兩個(gè)原語(yǔ):IBUFDS_GTE2是GT專(zhuān)用;IBUFDS則是一般情況使用。

那么,用戶(hù)邏輯時(shí)鐘又是多少呢?繼續(xù)上圖:

Xilinx平臺(tái)Aurora IP介紹(二)時(shí)鐘與復(fù)位

user_clk, 即是用戶(hù)邏輯時(shí)鐘,我們?cè)O(shè)計(jì)的用戶(hù)接口信號(hào)(AXI4-S接口)就是工作在該時(shí)鐘域。

而tx_out_clk,其實(shí)就是GTX里所講的gt_txoutclk。

這里一頓分析,只為了我們更好的了解Aurora核。如果只是使用,我們只需要按照IP配置界面選定的時(shí)鐘頻率給過(guò)去就好。

需要注意的是,參考時(shí)鐘必須由專(zhuān)用GT差分輸入時(shí)鐘得到,而INIT_CLK和DRP_CLK可以由PLL輸出。

二、復(fù)位設(shè)計(jì)

先來(lái)看下《PG046》文檔對(duì)復(fù)位的描述:

復(fù)位信號(hào)是用來(lái)將 Aurora 8B/10B core置為一個(gè)已知的開(kāi)始狀態(tài)。在復(fù)位時(shí),核停止當(dāng)前所有操作然后重新初始化一個(gè)新的channel。

channel:兩個(gè)Aurora所建立的鏈路,可以有多條lane,每條lane對(duì)應(yīng)一個(gè)高速收發(fā)器GT,統(tǒng)稱(chēng)為channel。

在全雙工模式下,復(fù)位信號(hào)對(duì)channel的TX和RX都進(jìn)行復(fù)位。

在單工模式下,tx_system_reset復(fù)位TX鏈路,rx_system_reset復(fù)位RX鏈路。

而gt_reset則是復(fù)位高速收發(fā)器GT,最終也會(huì)復(fù)位Aurora核。(這說(shuō)明GT復(fù)位更加底層,只要GT復(fù)位,就會(huì)對(duì)核進(jìn)行復(fù)位,后面代碼也會(huì)證實(shí)這一點(diǎn))

再來(lái)看兩個(gè)case:

CASE 1:全雙工配置下的系統(tǒng)復(fù)位

在全雙工配置模式下,復(fù)位信號(hào)應(yīng)至少保持6個(gè)時(shí)鐘周期(user_clk)。channel_up在3個(gè)時(shí)鐘周期(user_clk)后拉低,如下圖所示:

Xilinx平臺(tái)Aurora IP介紹(二)時(shí)鐘與復(fù)位

CASE2:全雙工配置下的GT復(fù)位

在全雙工配置模式下,GT復(fù)位信號(hào)應(yīng)至少保持6個(gè)時(shí)鐘周期(init_clk)。復(fù)位的結(jié)果user_clk會(huì)在幾個(gè)時(shí)鐘周期后停止,因?yàn)闆](méi)有了來(lái)自GT的txoutclk。隨后,channel_up也會(huì)跟著拉低。跟前文講述一致。如下圖所示:

Xilinx平臺(tái)Aurora IP介紹(二)時(shí)鐘與復(fù)位

其他的就不再展開(kāi)了,感興趣的可以詳細(xì)查閱《PG046》。

我們?cè)購(gòu)拇a的角度來(lái)看看復(fù)位:

Aurora復(fù)位信號(hào)有兩個(gè),一個(gè)是系統(tǒng)復(fù)位RESET,一個(gè)是GT復(fù)位GT_RESET;復(fù)位邏輯就如同前文描述,具體到代碼,感興趣的可以查閱示例工程的reset_logic.v;這里直接給出結(jié)論:

1. GT復(fù)位更加底層,優(yōu)先級(jí)要高于系統(tǒng)復(fù)位RESET;也就是說(shuō),若GT復(fù)位,那么系統(tǒng)復(fù)位也拉高;《PG046》對(duì)復(fù)位的描述也是如此。

2. 當(dāng)GT復(fù)位沒(méi)有拉高時(shí),根據(jù)輸入的系統(tǒng)復(fù)位RESET,使用移位寄存器對(duì)其打拍,輸出復(fù)位。

3. GT復(fù)位同步于INIT_CLK,所以先將其同步到user_clk時(shí)鐘域,再對(duì)Aurora進(jìn)行復(fù)位。

最后,Xilinx大佬操作來(lái)了!

①channel_up : 只要channel_up信號(hào)為高,那么說(shuō)明核初始化完成,且建立了channel,在channel_up拉高之前,lane_up會(huì)拉高。我們邏輯設(shè)計(jì)可以直接使用該信號(hào),在初始化完成之后,再進(jìn)行邏輯操作。

②debug流程:具體查看P.105

后記

現(xiàn)在FPGA都集成了高速收發(fā)器硬核,各種協(xié)議的高速接口都是基于GT物理層來(lái)實(shí)現(xiàn)的。所以,在學(xué)習(xí)這些高速接口IP之前,最好先熟悉GT。后面就會(huì)發(fā)現(xiàn)很多東西都是通的。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2184

    瀏覽量

    124776
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1891

    瀏覽量

    133016
  • 復(fù)位
    +關(guān)注

    關(guān)注

    0

    文章

    179

    瀏覽量

    24615
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    光庭信息SOME/IP平臺(tái)融合解決方案介紹

    隨著汽車(chē)EE架構(gòu)向 "中央計(jì)算 + 區(qū)域控制 + 以太網(wǎng)" 演進(jìn),面向服務(wù)架構(gòu)(SOA)成為主流。作為車(chē)載服務(wù)化通信核心組件,SOME/IP 協(xié)議棧的跨平臺(tái)兼容性與系統(tǒng)解耦能力,正成為車(chē)企應(yīng)對(duì)車(chē)型快速迭代的關(guān)鍵技術(shù)支點(diǎn)。
    的頭像 發(fā)表于 06-11 15:00 ?932次閱讀
    光庭信息SOME/<b class='flag-5'>IP</b><b class='flag-5'>平臺(tái)</b>融合解決方案<b class='flag-5'>介紹</b>

    基于AD9613與Xilinx MPSoC平臺(tái)的高速AD/DA案例分享

    本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
    的頭像 發(fā)表于 06-03 14:22 ?186次閱讀
    基于AD9613與<b class='flag-5'>Xilinx</b> MPSoC<b class='flag-5'>平臺(tái)</b>的高速AD/DA案例分享

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個(gè) LogiCORE IP 核,用于在 FPGA 中實(shí)現(xiàn)高效的移位寄存器(Shift Register)。該
    的頭像 發(fā)表于 05-14 09:36 ?261次閱讀

    詳解Xilinx的10G PCS PMA IP

    如果要在Xilinx的FPGA上使用萬(wàn)兆以太網(wǎng)通信,大致有三種方法構(gòu)建協(xié)議棧。第一種使用GTX等Serdes作為底層的PHY,上層通過(guò)HDL實(shí)現(xiàn)構(gòu)建MAC和IP層,這種方式難度會(huì)比較大,底層需要完成PHY層的設(shè)計(jì),最終我想通過(guò)這種方式實(shí)現(xiàn)萬(wàn)兆以太網(wǎng)的搭建。
    的頭像 發(fā)表于 04-18 15:16 ?748次閱讀
    詳解<b class='flag-5'>Xilinx</b>的10G PCS PMA <b class='flag-5'>IP</b>

    解鎖4K,Xilinx MPSoC ARM + FPGA高清視頻采集與顯示方案!

    XCZU7EV高性能平臺(tái)。 方案介紹 4K@60fps視頻源經(jīng)過(guò)HDMI IN接口傳輸至TMDS181IRGZR芯片進(jìn)行信號(hào)轉(zhuǎn)換,轉(zhuǎn)換后的高速串行信號(hào)通過(guò)GTH高速收發(fā)器輸入至PL端,利用Xilinx官方的
    的頭像 發(fā)表于 01-24 10:27 ?502次閱讀
    解鎖4K,<b class='flag-5'>Xilinx</b> MPSoC ARM + FPGA高清視頻采集與顯示方案!

    【米爾-Xilinx XC7A100T FPGA開(kāi)發(fā)板試用】 UART測(cè)試

    硬件: 一 米爾-Xilinx XC7A100T FPG 12V電源適配器 三 下載器 四 win10筆記本 軟件: 一 Vivado (指導(dǎo)手冊(cè)有詳細(xì)的安裝下載流程) 官方示例工程 這個(gè)
    發(fā)表于 01-12 10:10

    SRIO介紹xilinx的vivado 2017.4中生成srio例程代碼解釋

    介紹 本處將從SRIO的數(shù)據(jù)流,數(shù)據(jù)協(xié)議,常用FPGA支持模式,以及IP例程中的時(shí)鐘大小計(jì)算等部分介紹SRIO的情況。 3.1 SRIO的數(shù)據(jù)流 SRIO通過(guò)生成
    的頭像 發(fā)表于 12-10 16:24 ?2588次閱讀
    SRIO<b class='flag-5'>介紹</b>及<b class='flag-5'>xilinx</b>的vivado 2017.4中生成srio例程代碼解釋

    復(fù)位電路的設(shè)計(jì)問(wèn)題

    都有異步復(fù)位端口,因此采用異步復(fù)位可以節(jié)約資源。 ⑵設(shè)計(jì)相對(duì)簡(jiǎn)單。 ⑶異步復(fù)位信號(hào)識(shí)別方便,而且可以很方便地使用fpga的全局復(fù)位端口。 缺點(diǎn):⑴在
    的頭像 發(fā)表于 11-15 11:13 ?507次閱讀
    <b class='flag-5'>復(fù)位</b>電路的設(shè)計(jì)問(wèn)題

    【米爾-Xilinx XC7A100T FPGA開(kāi)發(fā)板試用】+04.SFP之Aurora測(cè)試(zmj)

    據(jù);gt_aurora_GT_FRAME_CHECK 模塊檢查回環(huán)后收到的數(shù)據(jù)是否正確。 2.3工程修改 生成Example工程后,需要根據(jù)板卡實(shí)際狀況進(jìn)行工程調(diào)整。此處主要調(diào)整時(shí)鐘復(fù)位。
    發(fā)表于 11-14 21:29

    如何申請(qǐng)xilinx IP核的license

    在使用FPGA的時(shí)候,有些IP核是需要申請(qǐng)后才能使用的,本文介紹如何申請(qǐng)xilinx IP核的license。
    的頭像 發(fā)表于 10-25 16:48 ?1301次閱讀
    如何申請(qǐng)<b class='flag-5'>xilinx</b> <b class='flag-5'>IP</b>核的license

    復(fù)位電路介紹 復(fù)位電路的原理及作用

    復(fù)位電路(Reset Circuit)是現(xiàn)代電子設(shè)備中常見(jiàn)的一種關(guān)鍵電路,它用于確保在正確的時(shí)間和條件下將系統(tǒng)恢復(fù)到初始狀態(tài)。復(fù)位電路的設(shè)計(jì)和應(yīng)用對(duì)于保障電子系統(tǒng)的穩(wěn)定性和可靠性至關(guān)重要。 一、復(fù)位
    的頭像 發(fā)表于 10-18 16:44 ?7270次閱讀

    STM32復(fù)位電路用復(fù)位芯片和阻容復(fù)位電路區(qū)別

    STM32是一款廣泛使用的微控制器,其復(fù)位電路設(shè)計(jì)對(duì)于系統(tǒng)的穩(wěn)定性和可靠性至關(guān)重要。本文將詳細(xì)介紹STM32復(fù)位電路中使用復(fù)位芯片和阻容復(fù)位
    的頭像 發(fā)表于 08-06 10:26 ?2854次閱讀

    復(fù)位電路為什么要加極管

    復(fù)位電路中,極管的加入主要出于幾個(gè)關(guān)鍵原因,這些原因涉及到電路的穩(wěn)定性、可靠性、以及保護(hù)機(jī)制等方面。以下是對(duì)復(fù)位電路為什么要加極管的詳細(xì)解析。
    的頭像 發(fā)表于 07-24 15:45 ?1857次閱讀

    速度繼電器復(fù)位轉(zhuǎn)速介紹

    新啟動(dòng)電動(dòng)機(jī)的轉(zhuǎn)速。本文將詳細(xì)介紹速度繼電器復(fù)位轉(zhuǎn)速的相關(guān)知識(shí),包括其工作原理、影響因素、計(jì)算方法以及實(shí)際應(yīng)用。 一、速度繼電器的工作原理 速度繼電器主要由轉(zhuǎn)子、定子、觸點(diǎn)、彈簧等部分組成。轉(zhuǎn)子通常采用永磁材料制
    的頭像 發(fā)表于 06-28 14:33 ?1312次閱讀