一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB布線怎么才不會影響到信號的波形

GReq_mcu168 ? 來源:加油射頻工程師 ? 作者:加油射頻工程師 ? 2022-06-14 10:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在高速數(shù)字信號中,PCB布線的目的,就是保證接收端能夠正確接收到發(fā)射端的信號。正確體現(xiàn)在兩個(gè)方面:

(1)如果設(shè)計(jì)到時(shí)鐘的話,需要保證時(shí)序的正確性;

(2)波形幅度需要符合要求,因?yàn)閿?shù)字信號一般對大于VIH的電平判別為高,低于VIL的電平判別為地。所以,當(dāng)幅度處于VIL~VIH之間的話,則無法判斷。

總之,我們希望PCB布線不會影響到信號的波形。

微帶線失配,會產(chǎn)生反射,導(dǎo)致波形失真,如下圖所示。藍(lán)線為負(fù)載端輸出信號,紅線為源輸出信號。接收端信號產(chǎn)生振鈴。

以下例子是比較合理的假設(shè),因?yàn)橐话鉉MOS的輸出阻抗為10~30ohm,而CMOS的輸入一般呈容性,容值為5~15pF。

aaea9632-eb77-11ec-ba43-dac502259ad0.png

微帶線終端負(fù)載對信號波形的影響

終端負(fù)載為開路

如下圖所示,可以看到,當(dāng)負(fù)載為開路時(shí),其接收端的信號,會先產(chǎn)生振鈴,然后再穩(wěn)定在5V。而在振鈴處,最高電壓能到11V,最低值在1V左右,高壓可能導(dǎo)致芯片的損壞,低壓可能導(dǎo)致芯片的誤判。

ab0489de-eb77-11ec-ba43-dac502259ad0.png

這些振鈴的產(chǎn)生,是因?yàn)樾盘栐谪?fù)載端和源端不斷地來回反射,疊加產(chǎn)生的。所以,Γs和ΓL的符號的不同,還會影響疊加信號的波形。

ab3c03f0-eb77-11ec-ba43-dac502259ad0.png

終端負(fù)載為容性負(fù)載

假設(shè)源端做了串聯(lián)匹配。源端信號為0上升時(shí)間的理想階躍信號,電容在剛開始時(shí),看上去為短路,然后緩慢地變成開路。電容會引入額外的時(shí)延。

ab514648-eb77-11ec-ba43-dac502259ad0.png

匹配策略

反射會引起信號失真,而源端和終端的失配會引起反射。那想緩解信號的失真,有效的手段,就是進(jìn)行匹配。

串聯(lián)匹配

一般來說,典型的CMOS的輸出阻抗都小于PCB的特征阻抗,所以可以在PCB線上加一個(gè)電阻,使得Rs+R=Zc,這樣,在源端沒有反射。

這種匹配方式,即為串聯(lián)匹配。

ab6d446a-eb77-11ec-ba43-dac502259ad0.png

在串聯(lián)匹配的情況下,源端輸出到微帶線的電壓為V0/2,而終端負(fù)載一般為開路或者類似開路,所以負(fù)載反射系數(shù)為1,因此在負(fù)載處的電壓為V0/2+V0/2=V0,信號完整性很好。

而且,對于開路負(fù)載,沒有電流流入該電阻,所以不額外耗散功率。

并聯(lián)匹配

并聯(lián)匹配,即在負(fù)載端并聯(lián)一電阻R,使得負(fù)載阻抗為Zc。

ab7a8972-eb77-11ec-ba43-dac502259ad0.png

并聯(lián)匹配下,接收到的電壓會比發(fā)射端的電壓小,因?yàn)椴⒙?lián)匹配時(shí),沒有負(fù)載反射來提高輸入波形的電壓。而且,即使對于開路負(fù)載,并聯(lián)電阻上也會有電流,因此匹配負(fù)載會消耗功率。

那什么時(shí)候,可以不care微帶線的長度,而且不需要做匹配呢?

假設(shè)脈沖信號的上升時(shí)間為τr,則該脈沖對應(yīng)的主要頻譜帶寬為

abead3e4-eb77-11ec-ba43-dac502259ad0.png

想要微帶線的尺寸可以忽略,則需要其長度小于傳輸信號最大頻率時(shí)對應(yīng)波長的十分之一。

abf8977c-eb77-11ec-ba43-dac502259ad0.png

所以,當(dāng)微帶線的長度和傳輸信號的上升沿時(shí)間有如下關(guān)系時(shí),微帶線上的任意失配基本不會造成信號的失真。

ac22f2c4-eb77-11ec-ba43-dac502259ad0.png

ac31b534-eb77-11ec-ba43-dac502259ad0.png

參考文獻(xiàn):

CLAYTON R. PAUL Introduction to electromagnetic compatibility

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 數(shù)字信號
    +關(guān)注

    關(guān)注

    2

    文章

    997

    瀏覽量

    48372
  • PCB布線
    +關(guān)注

    關(guān)注

    22

    文章

    472

    瀏覽量

    42750

原文標(biāo)題:高速數(shù)字信號的匹配問題

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    超強(qiáng)超全布線經(jīng)驗(yàn)教程大全

    連通, 然后進(jìn)行迷宮式布線,先把要布的連線進(jìn)行全局的 布線路徑優(yōu)化,它可以根據(jù)需要斷開已布的線。 并試著重新再布線,以改進(jìn)總體效果。 對目前高密度的PCB設(shè)計(jì)已感覺
    發(fā)表于 05-29 14:38

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下
    的頭像 發(fā)表于 05-28 19:34 ?1181次閱讀
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    時(shí)源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 走線方向控制規(guī)則 相鄰布線層的走線方向應(yīng)采用正交結(jié)構(gòu),避免不同信號線在相鄰層沿同一方向走線,以此降低不必要的層間串?dāng)_。若因 P
    的頭像 發(fā)表于 05-20 16:28 ?329次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號,從低速數(shù)字接口到具有不同信號完整性要求
    的頭像 發(fā)表于 05-07 14:50 ?634次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    受控阻抗布線技術(shù)確保信號完整性

    核心要點(diǎn)受控阻抗布線通過匹配走線阻抗來防止信號失真,從而保持信號完整性。高速PCB設(shè)計(jì)中,元件與走線的阻抗匹配至關(guān)重要。PCB材料的選擇(如
    的頭像 發(fā)表于 04-25 20:16 ?682次閱讀
    受控阻抗<b class='flag-5'>布線</b>技術(shù)確保<b class='flag-5'>信號</b>完整性

    解決噪聲問題試試從PCB布局布線入手

    ,導(dǎo)致產(chǎn)品延期和開發(fā)成本增加。 本文將提供有關(guān)印刷電路板(PCB)布局布線的指南,以幫助設(shè)計(jì)師避免此類噪聲問題。作為例子的開關(guān)調(diào)節(jié)器布局采用雙通道同步開關(guān)控制器 ADP1850,第一步是確定調(diào)節(jié)器的電流
    發(fā)表于 04-22 09:46

    建議收藏,這31條PCB設(shè)計(jì)布線技巧

    相信大家在做PCB設(shè)計(jì)時(shí),都會發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    發(fā)表于 04-19 10:46

    開關(guān)電源的 PCB 布線設(shè)計(jì)有例子

    安裝在系統(tǒng)的線路板上。由于開關(guān)電源 產(chǎn)生的電磁干擾會影響到其電子產(chǎn)品的正常工作,正確的電源 PCB 排版就變得非常重要。 開關(guān)電源 PCB 排版與數(shù)字電路 PCB 排版完全不一樣。在數(shù)
    發(fā)表于 03-10 16:54

    ADS8568 采樣會影響到輸入信號問題,求答疑

    ADS8568 采樣會影響到輸入信號問題,求答疑 上傳我在使用ADS8568所遇到的現(xiàn)象。 ADS采樣率500kSPS。由FPGA控制。 注:CH2為ADS8568的BUSY信號,CH3為輸入
    發(fā)表于 01-21 06:34

    104條關(guān)于PCB布局布線的小技巧

    布局布線的基本的原則和技巧,可以讓自己的設(shè)計(jì)完美無缺。 下面涵蓋了PCB布局布線的相關(guān)基本原理和設(shè)計(jì)技巧,以問答形式解答了有關(guān)PCB布局
    的頭像 發(fā)表于 01-07 09:21 ?1099次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>的小技巧

    利用FPGA給dac PCB發(fā)送50MHz時(shí)鐘和十二路數(shù)字信號,輸出波形有50-80mV的噪聲,如何解決?

    利用FPGA給dac PCB發(fā)送50MHz時(shí)鐘和十二路數(shù)字信號,后者輸入最高頻為12.5Mhz。在雙層PCB布局布線上,鋪地,將地劃分為數(shù)字地和模擬地(沒有區(qū)分出電源地),并用磁珠相
    發(fā)表于 01-07 08:28

    pcie布線信號傳輸?shù)挠绊?/a>

    隨著計(jì)算機(jī)技術(shù)的發(fā)展,數(shù)據(jù)傳輸速度的要求越來越高。PCI Express(PCIe)作為一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),其性能和可靠性在很大程度上取決于布線設(shè)計(jì)。 1. 信號完整性(SI) 信號
    的頭像 發(fā)表于 11-13 10:38 ?1297次閱讀

    tpa3220中低頻諧波大,影響到THD+N,這是什么原因引起?

    tpa3220 中低頻諧波大,影響到THD+N。8K以上正常, 這是什么原因引起?附上原理圖和PCB。謝謝! TPA3220 SCH.pdf
    發(fā)表于 10-09 09:02

    功率地和信號地怎么布線

    在電子設(shè)計(jì)和布線中,功率地(Power Ground)和信號地(Signal Ground)是兩個(gè)非常重要的概念。功率地通常指的是為電路提供電源的地線,而信號地則是電路中用于信號參考的
    的頭像 發(fā)表于 09-06 10:17 ?2667次閱讀

    高速ADC PCB布局布線技巧分享

    在高速模擬信號鏈設(shè)計(jì)中,印刷電路板(PCB)布局布線需??要考慮許多選項(xiàng),有些選項(xiàng)比其它選項(xiàng)更重要,有些選項(xiàng)??則取決于應(yīng)用。最終的答案各不相同,但在所有情況下,??設(shè)計(jì)工程師都應(yīng)盡量消除最佳做法
    的頭像 發(fā)表于 07-24 08:42 ?1486次閱讀
    高速ADC <b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>技巧分享